SU799123A2 - Pulse signal selector - Google Patents
Pulse signal selector Download PDFInfo
- Publication number
- SU799123A2 SU799123A2 SU792750985A SU2750985A SU799123A2 SU 799123 A2 SU799123 A2 SU 799123A2 SU 792750985 A SU792750985 A SU 792750985A SU 2750985 A SU2750985 A SU 2750985A SU 799123 A2 SU799123 A2 SU 799123A2
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- input
- pulse
- output
- additional
- counter
- Prior art date
Links
Landscapes
- Discharge-Lamp Control Circuits And Pulse- Feed Circuits (AREA)
Description
1one
Изобретение относитс к импульсной технике и может быть использовано в устройствах дл paздeJleни импульсов по длительности.The invention relates to a pulse technique and can be used in devices for the propagation of pulses in duration.
По основному .авт.ев. 536594 известен селектор импульсных сигналов , содержащий входной элемент И, первый вход которого соединен с выходом генератора опорных импульсов , второй вход - со входной шиной а выход - с суммирующим входом счетчика импульсов, второй вход которого через инвертор и формирователь заднего фронта импульсов (дифференцирующий каскад) соединен с входной шиной, а выход через формирователь стробирующих импульсов - с входом выходного элемента И, второй вход которого соединен с выходом формировател переднего фронта импульсов RS-триггер, один из входов которого соединен с выходом формировател стробирующих импульсов, второй вход с выходом формировател заднего фронта импульсов, а выход подключен к третьему входу входного элемента И l .On the main avtov.ev. 536594 a pulse signal selector is known, containing an input element I, the first input of which is connected to the output of the reference pulse generator, the second input - with the input bus and the output - to the summing input of the pulse counter, the second input of which through the inverter and the back edge generator of the pulses (differential stage) connected to the input bus, and the output through the gate pulse shaper - to the input of the output element I, the second input of which is connected to the output of the front edge generator of the pulses RS-flip-flop, one of rows is connected to the output of the gate pulse, a second input from the output of adjustable pulse shaper front, and an output connected to a third input of the input member and l.
Недостатком известного устройства вл етс ограниченность функциональных возможностей.A disadvantage of the known device is its limited functionality.
Целью изобретени вл етс расширение функциональных возможностей устройства.The aim of the invention is to expand the functionality of the device.
Поставленна цель достигаетс тем, что в устройство, содержащее входной элемент И, первый вход которого соединен с выходом генератора опорных импульсов, второй вход .с инвертором, а выход - с сумми0 рующим входом счетчика импульсов, второй вход которого через формирователь заднего фронта импульсов соединен с выходом инвертора,а выход - через формирователь строби5 рующих импульсов соединен с входом выходного элемента И, второй вход которого соединен с выходом формировател заднего фронта импульсов, RS-триггер, один из входов которого The goal is achieved by the fact that the device containing the input element I, the first input of which is connected to the output of the reference pulse generator, the second input to the inverter, and the output to the summing input of the pulse counter, the second input of which through the forward edge generator of the pulses is connected to the output of the inverter, and the output through the gate generator of the strobe pulses is connected to the input of the output element I, the second input of which is connected to the output of the back edge pulse former RS-flip-flop, one of the inputs of which
0 соединён с выходом формировател стробирующих импульсов, второй вход с выходом формировател заднего фронта импульсов, а выход подключен к третьему входу вxoднofo элемента 0 is connected to the output of the gating pulse former, the second input with the output of the rear edge pulse former, and the output is connected to the third input of the element
5 И, введены п ть дополнительных элементов И, элемент ИЛИ, элемент выделени одного импульса, дополнительный формирователь импульсов, дополнительный инвертор и дополни0 тельный триггер, вход которого соедиен с первой входной шиной, с первым ходом первого дополнительного элеента И, а через дополнительный форирователь импульсов с первым вхоом второго дополнительного элеента И, второй вход которого через элемент выделени одного импульса подключен к сбросовому входу и к доюлнительному выходу счетчика импульсов соответственно, а выход дополнительного триггера соединен с первым входом третьего элемента И, второй вход которого подключен к второму входу первого дополнительного элемента И, второй входной шине и к управл ющему входу счетчика импульсов , а выход - к первому входу дополнительного элемента ИЛИ, второй вход которого соединен с выходом первого дополнительного элемента И, а выход - с входом инвертора, причем первые входы четвертого и п того дополнительных элементов И подключены к выходу, формировател переднего фронта импульсов, второй вход четвертого дополнительного Элемента И к пр мому выходу RS-триггера, и версный выход которого непосредственно , а через дополнительный инвертор соединены соответственно с вторым и третьим входами п того дополнительного элемента И.5 AND, five additional AND elements, an OR element, a single pulse selection element, an additional pulse shaper, an additional inverter and an additional trigger, whose input is connected to the first input bus, and the first stroke of the first additional I element, are introduced, and through an additional pulse forger with the first input of the second additional element I, the second input of which is connected via a pulse selection element to the dump input and to the pulse output of the pulse counter, respectively, and the output The additional trigger is connected to the first input of the third element I, the second input of which is connected to the second input of the first additional element I, the second input bus and to the control input of the pulse counter, and the output to the first input of the additional element OR, the second input of which is connected to the output the first additional element is And, and the output is with the input of the inverter, with the first inputs of the fourth and fifth additional elements And connected to the output of the front-of-pulse driver, the second input of the fourth additional element to the direct output of the RS-flip-flop, and the output of which is directly, and through an additional inverter are connected respectively to the second and third inputs of the fifth additional element I.
На чертеже представлена структурна электрическа схема селектора импульсных сигналов.The drawing shows a structural electrical circuit of a pulse signal selector.
Устройство содержит генератор 1 опорных импульсов, инвертор 2,формирователь 3 и 4 переднего и заднего фронтов импульсов, выполненные в виде дифференцирующего элемента, элемент И 5, входной счетчик б импульсов , формирователь 7 стробирующих импульсов, элемент И 8, RS-триггер 9.дополнительный триггер 10,элементы И 11-15, элемент ИЛИ 16, формирователь 17 импульсов и инвертор 18, элемент 19 выделени одного импульса.The device contains a generator 1 reference pulses, an inverter 2, a driver 3 and 4 of the front and rear edges of the pulses, made in the form of a differentiating element, the element And 5, the input counter b of pulses, the driver 7 of the gating pulses, element And 8, RS-flip-flop 9. additional trigger 10, elements AND 11-15, element OR 16, pulse shaper 17 and inverter 18, single pulse extraction element 19.
При этом генератор 1 подключен к первому входу элемента И 5,второйWhen this generator 1 is connected to the first input element And 5, the second
вход которого подключен к ВЬ1ХОДУthe input of which is connected to V1 input
элемента ИЛИ 16 и входу инвертора 2, а выход - к суммирующему входу счетчика 6, первый выход которого подключен к входу формировател 7, выход которого подключен к первому в4соду элемента И 8, к входу инвертора 18 и пр мому входу RS-триггера 9, инверсный выход которого .подключен к первому входу элемента И 14, а пр мой выход -. к первому входу элемента И 13 и третьему входу элемента И 5, причем выход инвер-, тора 18 подключен ко второму входу э.лемента И 14, третий вход которого подключен к выходу формировател 3 и ко вторым входам элементов И 8 и И 13, входы формирователей 3 и 4 подключены к выходу инвертора 2,выход формировател 4 подключен к сброthe element OR 16 and the input of the inverter 2, and the output - to the summing input of counter 6, the first output of which is connected to the input of the former 7, the output of which is connected to the first 44th element of the AND 8 element, to the input of the inverter 18 and the direct input of the RS flip-flop 9, inverse the output of which is connected to the first input of the element I 14, and the direct output -. to the first input element And 13 and the third input element And 5, and the output of the inverter, torus 18 is connected to the second input of the element And 14, the third input of which is connected to the output of the imaging unit 3 and to the second inputs of the elements And 8 And 13, inputs drivers 3 and 4 are connected to the output of inverter 2, the output of driver 4 is connected to the reset
совому входу счетчика 6, входу элемента 19 и инверсному входу RS-триггера 9. Втора входна шина подклюиена к управл ющему входу счетчика к инверсному входу элемента И 11 и к первому входу элемента И 12, , выходы которых подключены к входам элемента ИЛИ 16, перва входна шина подключена к входам элемента И 11, формировател 17 и триггера 10, выход которого подключен к второму входу элемента И 12, первый вход элемента И 15 подключен к выходу формировател 17, второй вход - к вьлходу элемента 19, который вторым входом подключен к второму выходу счетчика 6, выходами устройства вл ютс выходы логческих элементов И 8, 13, 14 и 15.input of counter 6, input of element 19 and inverse input of RS flip-flop 9. The second input bus is connected to the control input of the counter to the inverse input of element 11 and the first input of element 12, the outputs of which are connected to the inputs of the element 16, first the input bus is connected to the inputs of the element 11, the driver 17 and the trigger 10, the output of which is connected to the second input of the element 12, the first input of the element 15 is connected to the output of the driver 17, the second input to the input of the element 19, which is connected to the second input by the second the output of the counter 6, the outputs of the device are the outputs of the gates And 8, 13, 14 and 15.
Устройство работает следующим образом.The device works as follows.
При по влении потенциала 1 на второй входной шине входные сигналы поступают с первой входной шин на триггер 10, на выходе которого формируетс импульс, равный по длительности периоду следовани импульсов . Через элементы И 12, ИЛИ 16 импульсы с выхода триггера 10 поступают на инвертор 2 и с выхода формировател 4 устанавливают в нулевое состо ние счетчик 6 и триггер 9. Одновременно открываетс элемент И 5 и импульсы с генератора 1 поступают на суммирующий вход счетчика 6. Причем потенциалом 1 со второй входной шины счетчику 6 задаетс определенный коэффициент счета После заполнени счетчика 6,формирователь 7 выдает стробирующий импульс .When potential 1 appears at the second input bus, the input signals come from the first input bus to the trigger 10, at the output of which a pulse is formed that is equal in duration to the pulse following period. Through the elements 12, OR 16, the pulses from the output of the trigger 10 are fed to the inverter 2, and from the output of the shaper 4, the counter 6 and the trigger 9 are set to the zero state. At the same time, the element 5 and the pulses from the generator 1 are fed to the summing input of the counter 6. Potential 1 from the second input bus to counter 6 is set to a certain counting factor. After filling in counter 6, driver 7 issues a gate pulse.
При окончании входного сигнала с выхода формировател 3 на вход элемента И 8 выдаетс импульс..Если этот импульс совпадает по времени со стробирук цим на выходе формировател 7, то на выходе элемента И 8 по вл етс сигнал, указываюашй, что длительность пришедшего импульса соответствует ожидаемому значению .At the end of the input signal from the output of the imaging unit 3 to the input of the element And 8 a pulse is emitted .. If this impulse coincides in time with a gate at the output of the imaging device 7, then the output of the element And 8 appears a signal indicating that the duration of the incoming pulse corresponds to the expected value.
Если входной сигнал меньше ожидаемого ,, то импульс с выхода формировател 3 выделитс на выходе элемента И 14, так как разрешающие потенциалы на других его входах не были сн ты к этому моменту триггером 9 и инвертором 18, управл емым сигналом с выхода формировател 7.If the input signal is less than expected, then the pulse from the output of the imaging unit 3 is released at the output of the AND 14 element, since the permitting potentials at its other inputs were not removed by this time by the trigger 9 and the inverter 18, controlled by the signal from the imaging output 7.
Claims (1)
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU792750985A SU799123A2 (en) | 1979-04-12 | 1979-04-12 | Pulse signal selector |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU792750985A SU799123A2 (en) | 1979-04-12 | 1979-04-12 | Pulse signal selector |
Related Parent Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU536594 Addition |
Publications (1)
Publication Number | Publication Date |
---|---|
SU799123A2 true SU799123A2 (en) | 1981-01-23 |
Family
ID=20821335
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU792750985A SU799123A2 (en) | 1979-04-12 | 1979-04-12 | Pulse signal selector |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU799123A2 (en) |
-
1979
- 1979-04-12 SU SU792750985A patent/SU799123A2/en active
Similar Documents
Publication | Publication Date | Title |
---|---|---|
SU799123A2 (en) | Pulse signal selector | |
SU690617A1 (en) | Pulse shaper | |
SU400024A1 (en) | TIME-PULSE PONIUS CONVERTER | |
SU711673A1 (en) | Pulse train selector | |
SU616710A1 (en) | Pulse train-to-single rectangular pulse converter | |
SU661746A1 (en) | Pulse shaper | |
SU705660A1 (en) | Short pulse former operating in response to leading and trailing input pulse edges | |
SU739727A1 (en) | Pulse wifth signal selector | |
SU767958A1 (en) | Pulse former | |
SU438993A1 (en) | Device for logarithm frequency signals | |
SU378835A1 (en) | UNION {n; o-T ::: w: g € end | |
SU544115A1 (en) | Clock synchronization device | |
SU708501A1 (en) | Amplitude discriminator | |
SU930637A1 (en) | Device for forming time interval, equal to input signal period | |
SU839041A1 (en) | Frequency discriminator | |
SU481128A1 (en) | Pulse selector | |
SU773917A1 (en) | Staircase signal generator | |
SU930751A1 (en) | Pulse train discriminating device | |
SU1841237A1 (en) | Device for selecting pulses by period | |
SU746902A1 (en) | Selector of pulses by duration | |
SU984058A1 (en) | Pulse frequency divider | |
SU790305A1 (en) | Switching-over device | |
SU855978A1 (en) | Device for shaping pulses by voltage drops | |
SU573869A1 (en) | Frequency discriminator | |
SU617807A1 (en) | Variable-frequency pulse shaper |