SU792260A1 - Устройство дл матричной обработки данных - Google Patents

Устройство дл матричной обработки данных Download PDF

Info

Publication number
SU792260A1
SU792260A1 SU802855877A SU2855877A SU792260A1 SU 792260 A1 SU792260 A1 SU 792260A1 SU 802855877 A SU802855877 A SU 802855877A SU 2855877 A SU2855877 A SU 2855877A SU 792260 A1 SU792260 A1 SU 792260A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
output
block
data
unit
Prior art date
Application number
SU802855877A
Other languages
English (en)
Inventor
Валерий Вагаршакович Арутюнов
Альфред Карлович Айламазян
Александр Владимирович Веселовский
Юрий Соломонович Крайзман
Original Assignee
Всесоюзный Научно-Технический Информационный Центр
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Всесоюзный Научно-Технический Информационный Центр filed Critical Всесоюзный Научно-Технический Информационный Центр
Priority to SU802855877A priority Critical patent/SU792260A1/ru
Application granted granted Critical
Publication of SU792260A1 publication Critical patent/SU792260A1/ru

Links

Landscapes

  • Complex Calculations (AREA)

Description

54) УСТРОЙСТВО ДЛЯ МАТРИЧНОЙ ОБРАБОТКИ
ДАННЫХ
1
Изобретение относитс  к области вычислительной техники и может быть использовано в информационно-поисковых системах дл  .обработки данных и выдачи по ним различного рода справок .
Известно устройство дл  обработки данны х, содержгицее главный накопитель , блок управлени . и блок-обработки данных, дл  которого предусмотрено протокольное устройство, состо щее из первого буферного накопител , соединенного с блоком обработки дан .ных, второго накопител , включенного последовательно с первым 1 .
Первый и второй накопители управл ютс  от блока управлени  таким образом , что первый накопитель во врем  фазы исполнени  команд записывает все данные, соответствующие программе . ВО врем  следующей фазы опроса команды эти данные перевод т во второй накопитель дл  окончательного хранени .
Недостатокизвестного устройства дл  обработки данных закл10чаетс  в относительно низке быстродействии, которое определ етс  последовательностью двух .фаз обработки данных.
Из известных устройств наиболее близким по технической сущности к изобретению  вл етс  устройство,содержащее соединенные последовательно входной блок, блок пам ти текущих данных, процессор, включающий вход .йые регистры текущих и итоговых данных и операционный блок, блок пам ти итоговых данных и выходной блок,вы10 ходы блока пам ти итоговых данных и текуац1х данных соединены с входами соответствующих регистров процессора, регистр одноадресного сдвига, вход и выход которого соединены соответст15 венно с входом и выходом блока пам ти текущих данных, операционный блок ссщержит схему сравнени  признаков, вентиль, арифметический узел и схему задани  операции Г2 .
20
Недостатком этого устройства также  вл етс  относительно низкое быстродействие , обусловленное п -кратной обработкой входных учетных данных дл  получени  п таблиц.
25
Целью изобретени   вл етс  повышение быстродействи .
Поставленна  цель достигаетс  тем, что в устройство, содержащее блок . ввода учетных данных, блок пам ти
30 учетных данных, блок вывода, блок
сравнени , блок пам ти текущих данных и блок пам ти итоговых данных, причем выход блока ввода учетных данных соединен со входом блока пам ти учетных данных, выхЪд которого подключен к первому входу блока сравнени , первый выход которого соединен с входом блока пам ти текущих данных 1второй выход - с первым входом блока пам ти итоговых данных, второй вход которого соединен с выходом блока пам ти текущих данных,, введены блок ввода опорных признаков-,блок пам ти опорных признаков, сумматор, и шифратор данных, причем выход блока ввода опорных признаков соединен с входом блока пам ти опорных признаков , выход которого подключен ко второму вкоду блока сравнени , выход блока пам ти текущих данных подклю- . чей к входу сумлматора, выходы которого соединены соответственно с третьим входом блока сравнени  и с первым входом дешифратора данных, второй ,вход которого подключен к.выходу блока пам ти итоговых данных, второй вход которого подключен к выходу блока пам ти текущих данных, выход дешифратора данных подключен к входу блока вывода.
На чертеже приведена блок-схема устройства дл  матричной обработки данных.
В схему включены: блок 1 ввода опорных признаков, блок 2 ввода учетных данных, блок 3 пам ти опорны признаков, блок 4 пам ти учетных данных , блок 5 сравнени , блок б пам ти текущих данных, блок 7 пам ти итого вых данных, шифратор 8 данных, блок 9 вывода, сумматор 10, операционный блок 11.
Устройство работает следующим образом .
В блок 3 пам ти опорных признаков из блока 1 считываютс  все значени  опорных признаков, а в .блок 4 пам ти учетных данных из блока 2 считываютс  соотве-гствующие учетные данные дл  первого значени  первого опорного признака. Блок 1 служит дл  передачи в блок 3 пам ти опорных признаков данных, определ ющих количество выходных матриц и значений их строк и стобцов. Указанным блоком может служить экран видеотерминала, пульт пишущей машинки ЭВМ и т.п.
После сопоставлени  в блоке 5 сравнени  в блоке б пам ти текущих данных формируютс  сведени  дл  перг него значени  первого опорного признака и всех значений остальных к опорных признаков с одновременным формированием в блоке 7 пам ти итоговых данных итогов дл  первого значени  первого опорного признака и всех к опорных признаков.
По окончании формировани  сведений в блоке б пам ти текущих данных сформированные данные перезаписываютс  в сумматор 10, а по поступившему в блок сравнени  5 сигналу из сумматое ра 10 считываютс  в блок 4 данные из блока 2 дл  второго значени  первого опорного признака и далее осуществл етс  аналогична  обработка данных с суммированием в блоке 7 паQ м ти итоговых данных дл  первого и
второго значений первого опорного признака и значений всех к опорных признаков и формированием в сумматоре 10 сведений дл  всех значений первого опорного признака и значений
5 всех к опорных признаков. После окончани  об)аботки заключительной части учетных данных по последнему значению первого опорного признака по поступившему сигналу в блок 7 пам ти итоговых данных все итоговые
данные дл  всех к опорных признаков, просуммированные по всем значени м первого опорного признака, перезаписываютс  нар щу с сформированными в
5 сумматоре 10 сведени ми в блок 8,где в итоге оказываютс  сформированными п двумерных таблиц, которые блоком 9 вывода вывод тс , например, на алфавитно-цифровое печатающее устройство
п или экран видеотерминала.
Формула и.зобретени 
„ Устройство дл . матричной обработки данных, содержащее блок ввода
учетных д-анных, блок пам ти учетных данных, блок вывода, блок сравнени , блок пам ти текущих данных, блок пам ти итоговых данных, причем выход 0 блока ввода учетных данных соединен с входом блока пам ти учетных данных, выход которого подключен к первому входу блока сравнени , первый выход которого соединен с входом блока пае м ти текущих даиньох, второй выход с первым входом блока пам ти итоговых данных, второй вход которого соединен с выходом блока пам ти текущих данных, отличающеес  тем, n что,, с целью повышени  быстродействи  в него введены.блок ввода опорных признаков, блок пам ти опорных признаков , сумматор и шифратор данных, причем выход блока ввода опорных признаков соединен с выходом блока пам ти опорных признаков, выход которого подключен к второму входу блока сравнени , выход блокапам ти текущих данных подключен к входу сумматора , выходы которого соединены соответственно с третьим входом блока сравнени  и с первым входом шифратора данных, второй вход которого подключен к выходу блока пам ти итогоBfcix данных, второй вход которого подключен к выходу блока пам ти текущих
данных, выход шифратора данных под-г. ключен к входу блока вывода.
Источники информации, прин тые во внимание при экспертизе
1.Опубликованна  за вка ФРГ
№ 1936251, кл. G 06 F 11/00, 1975.
2.Авторское свидетельство СССР 375643, кл. G 06 Р 7/06, 1971.

Claims (1)

  1. Формула изобретения
    Устройство для. матричной обработки данных, содержащее блок ввода учетных данных, блок памяти учетных данных, блок вывода, блок сравнения, блок памяти текущих данных, блок памяти итоговых данных, причем выход блока ввода учетных данных соединен с входом блока памяти учетных данных, выход которого подключен к первому входу блока сравнения, первый выход которого соединен с входом блока памяти текущих данных, второй выход с первым входом блока памяти итоговых данных, второй вход которого соединен с выходом блока памяти текущих данных, отличающееся тем, что,, с целью повышения быстродействия, в него введены блок ввода опорных признаков, блок памяти опорных приз-: наков, сумматор и шифратор данных, причем выход блока ввода опорных признаков соединен с выходом блока памяти опорных признаков, выход которого подключен к второму входу блока сравнения, выход блока памяти текущих данных подключен к входу сумматора, выходы которого соединены соответственно с третьим входом блока сравнения и с первым входом шифратора данных, второй вход которого подключен к выходу блока памяти итоговых данных, второй вход которого подключен к выходу блока памяти текущих данных, выход шифратора данных под-г.
    ключей к входу блока вывода.
SU802855877A 1980-01-04 1980-01-04 Устройство дл матричной обработки данных SU792260A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU802855877A SU792260A1 (ru) 1980-01-04 1980-01-04 Устройство дл матричной обработки данных

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU802855877A SU792260A1 (ru) 1980-01-04 1980-01-04 Устройство дл матричной обработки данных

Publications (1)

Publication Number Publication Date
SU792260A1 true SU792260A1 (ru) 1980-12-30

Family

ID=20866264

Family Applications (1)

Application Number Title Priority Date Filing Date
SU802855877A SU792260A1 (ru) 1980-01-04 1980-01-04 Устройство дл матричной обработки данных

Country Status (1)

Country Link
SU (1) SU792260A1 (ru)

Similar Documents

Publication Publication Date Title
US3983380A (en) Auxiliary memory unit for use with an electronic display calculator
JPS6049332B2 (ja) マイクロプログラム制御方式
US3943347A (en) Data processor reorder random access memory
SU792260A1 (ru) Устройство дл матричной обработки данных
US2995303A (en) Matrix adder
JPS56111370A (en) Memory device of facsimile
JPS5481045A (en) Data processor
GB1378144A (en) Data processing arrangements
JPS5935451B2 (ja) 汎用レジスタ・アクセス方式
US3911405A (en) General purpose edit unit
US4247902A (en) Display for electronic calculator
SU765805A1 (ru) Устройство динамического преобразовани адресов
SU968804A1 (ru) Устройство дл определени экстремальных чисел
SU728125A1 (ru) Устройство дл определени положени числа на числовой оси
SU432448A1 (ru) Устройство для изготовления таблиц
SU771665A1 (ru) Устройство дл сравнени чисел
SU1674138A1 (ru) Устройство адресации пам ти
SU560228A1 (ru) Устройство дл передачи информации из основной пам ти в каналы ввода-вывода
JPS6242188A (ja) デイスプレ−カ−ソル移動制御方式
SU438014A1 (ru) Устройство дл формировани адресов
JPS5840421Y2 (ja) デイジタル微分解析機
JPS5525153A (en) Information processing system
SU694862A1 (ru) Устройство дл передачи управлени подпрограммам
SU830568A2 (ru) Устройство дл обмена информацией междуРЕгиСТРАМи
JPS5640367A (en) Solid image pickup device