SU788412A1 - Device for synchronizing timing generators of digital switching units - Google Patents

Device for synchronizing timing generators of digital switching units Download PDF

Info

Publication number
SU788412A1
SU788412A1 SU782692536A SU2692536A SU788412A1 SU 788412 A1 SU788412 A1 SU 788412A1 SU 782692536 A SU782692536 A SU 782692536A SU 2692536 A SU2692536 A SU 2692536A SU 788412 A1 SU788412 A1 SU 788412A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
unit
phase detector
digital switching
output
Prior art date
Application number
SU782692536A
Other languages
Russian (ru)
Inventor
Альгимантас Антано Каяцкас
Гедиминас Владо Чинчикас
Original Assignee
Каунасский Политехнический Институт Им. Антанаса Снечкуса
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Каунасский Политехнический Институт Им. Антанаса Снечкуса filed Critical Каунасский Политехнический Институт Им. Антанаса Снечкуса
Priority to SU782692536A priority Critical patent/SU788412A1/en
Application granted granted Critical
Publication of SU788412A1 publication Critical patent/SU788412A1/en

Links

Landscapes

  • Synchronisation In Digital Transmission Systems (AREA)

Description

Изобретение относитс  к- технике св зи и может использоватьс  в сет х обмена дискретной информацией с импульсно-кодовой модул цией. Известно устройство синхронизации тактовых генераторов узлов цифровой коммутации , содержащее последовательно соединенные генератор тактовых импульсов, блок управлени , фильтр, фазовый детектор, блок пам ти, блок вычислени  и блок сравнени  1. Однако точность синхронизации известного устройства невысока. Цель изобретени  - повышение точности синхронизации. Дл  достижени  этой цели в известное устройство синхронизации тактовых генераторов узлов цифровой коммутации введены источник меток времени, кодер и декодер , причем вход фазового детектора объединен с входом источника меток времени, выходы которого соответственно подключены к вторым входам блока пам ти, блока управлени  и блока вычислени , третий вход которого объединен с входом блока пам ти, а выход - с входом кодера, при этом второй вход фазового детектора объединен с входом декодера, выход которого подключен к другому входу блока сравнени , выход которого подключен к третьему входу блока управлени . На чертеже представлена структурна  электрическа  схема предложенного устройства . Устройство синхронизации тактовых генераторов узлов цифровой коммутации содержит генератор 1 тактовых импульсов, блок 2 управлени , фильтр 3, фазовый детектор 4, блок 5 пам ти, блок 6 вычислений, блок 7 сравнени , источник 8 меток времени , кодер 9 и декодер 10. Устройство работает следующим образом. На первый вход фазового детектора 4 через блок 2 управлени  и фильтр 3 подаетс  сигнал генератора 1,а на второй вход фазового детектора 4 nocTJnaeT тактовый сигнал принимаемого информационного потока одного узла коммутации двустороннего обмена информацией между двум  узлами по спутниковым каналам св зи. На выходе фазового детектора 4 получаетс  разница фаз между прин тым и местным тактовым сигналом. Величина разносThe invention relates to communication technology and can be used in discrete information exchange networks with pulse code modulation. A device for synchronization of clock generators of digital switching nodes is known, comprising a series-connected clock generator, a control unit, a filter, a phase detector, a memory unit, a calculation unit and a comparison unit 1. However, the synchronization accuracy of a known device is low. The purpose of the invention is to improve the synchronization accuracy. To achieve this goal, a time stamp source, an encoder and a decoder are entered into a known clock generator of digital switching nodes, and the phase detector input is combined with a time tag source input, the outputs of which are connected to the second inputs of the memory unit, the control unit and the calculation unit, respectively, the third input of which is combined with the input of the memory block, and the output with the input of the encoder, while the second input of the phase detector is combined with the input of the decoder, the output of which is connected to another input of the block comparison, the output of which is connected to the third input of the control unit. The drawing shows a structural electrical circuit of the proposed device. The clock synchronization device of digital switching nodes contains a clock pulse generator 1, control block 2, filter 3, phase detector 4, memory block 5, calculation block 6, comparison block 7, time stamp source 8, encoder 9 and decoder 10. The device works in the following way. The first input of the phase detector 4 through the control unit 2 and the filter 3 are fed to the generator 1, and to the second input of the phase detector 4 nocTJnaeT a clock signal of the received information flow of one switching node of the two-way exchange of information between the two nodes via satellite communication channels. At the output of the phase detector 4, a phase difference between the received and the local clock is obtained. Spacing value

Claims (1)

Формула изобретенияClaim Устройство синхронизации тактовых генераторов узлов цифровой коммутации, со11 держащее последовательно соединенные генератор тактовых импульсов, блок -управления, фильтр, фазовый детектор, блок памяти, блок вычисления и блок сравнения, отличающееся тем, что, с целью повышения го точности синхронизации, введены источник меток времени, кодер и декодер, причем вход фазового детектора объединен с входом источника меток времени, выходы которого соответственно подключены к вторым входам блока памяти, блока управления и блока вычисления, третий вход которого объединен с входом блока памяти, а выход — с входом кодера, при этом второй вход фазового детектора объединен с входом декодера, выход которого подключен к другому входу блока сравнения, выход которого подключен к третьему входу блока управле ния.A device for synchronizing clock generators of digital switching nodes, with 11 containing a series-connected clock generator, a control unit, a filter, a phase detector, a memory unit, a calculation unit and a comparison unit, characterized in that, in order to increase the accuracy of synchronization, a tag source is introduced time, an encoder and a decoder, wherein the input of the phase detector is combined with the input of the source of time stamps, the outputs of which are respectively connected to the second inputs of the memory unit, control unit and calculation unit, third second input of which is combined with the input of the storage unit, and output - with an input of the encoder, wherein the second input of the phase detector is integrated with the decoder input, the output of which is connected to another input of the comparator, whose output is connected to the third input driving unit Nia.
SU782692536A 1978-12-04 1978-12-04 Device for synchronizing timing generators of digital switching units SU788412A1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU782692536A SU788412A1 (en) 1978-12-04 1978-12-04 Device for synchronizing timing generators of digital switching units

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU782692536A SU788412A1 (en) 1978-12-04 1978-12-04 Device for synchronizing timing generators of digital switching units

Publications (1)

Publication Number Publication Date
SU788412A1 true SU788412A1 (en) 1980-12-15

Family

ID=20796862

Family Applications (1)

Application Number Title Priority Date Filing Date
SU782692536A SU788412A1 (en) 1978-12-04 1978-12-04 Device for synchronizing timing generators of digital switching units

Country Status (1)

Country Link
SU (1) SU788412A1 (en)

Similar Documents

Publication Publication Date Title
SU788412A1 (en) Device for synchronizing timing generators of digital switching units
KR860008647A (en) Phase Locked Stepper Motor Controlled Light Chopper
JPS558166A (en) Data transmission system
SU472468A1 (en) Device for asynchronous input of binary signals into the digital path of communication systems with two-way time shifts
US3336578A (en) Detector of aperiodic diphase marker pulses
SU661836A1 (en) Cycle synchronization device
SU687593A1 (en) Device for decoding pulse train
SU610310A1 (en) Device for time-division multiplexing of asynchronous channels
SU613326A1 (en) Digital data processing arrangement
SU995683A1 (en) COMPRESSION METHOD OF ANALOG SIGNALS IN THREE-CHANNEL COMMUNICATION SYSTEMS AND DEVICE FOR ITS IMPLEMENTATION
SU1112386A1 (en) Device for converting signals
SU1737746A1 (en) Device for synchronization of plesiochronous signals
SU657435A1 (en) K-digit pulse-phase adder
RU1827054C (en) Frame synchronizer
SU984057A1 (en) Pulse frequency divider
SU594583A1 (en) Expanding delta-decoder
SU497743A1 (en) Device for measuring the timing of communication systems with pulse code modulation and time division of channels
SU1297234A1 (en) Device for converting serial code to parallel code
SU565408A1 (en) Relative phase manipulations signals receiver
SU663122A1 (en) Device for distortion of start-stop text
SU1338099A1 (en) Cycle synchronization device
SU871325A2 (en) Pulse selector
SU364089A1 (en) UNION h; ~~:; - ;: • -; '- • h / yy ^ -' ^^ tm / ^ s. ; : L: ;; - y '^; - ^ l; ^:' ^ "C ^ .h ^^ hi
SU1075431A1 (en) Device for phasing binary signals
SU1396255A1 (en) Device for shaping relative bipulse signal