SU786005A1 - -Входовой универсальный многозначный логический элемент - Google Patents

-Входовой универсальный многозначный логический элемент Download PDF

Info

Publication number
SU786005A1
SU786005A1 SU782611474A SU2611474A SU786005A1 SU 786005 A1 SU786005 A1 SU 786005A1 SU 782611474 A SU782611474 A SU 782611474A SU 2611474 A SU2611474 A SU 2611474A SU 786005 A1 SU786005 A1 SU 786005A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
voltage
multivalued
inputs
elements
Prior art date
Application number
SU782611474A
Other languages
English (en)
Inventor
Зеновий Дмитриевич Коноплянко
Михаил Аркадьевич Раков
Original Assignee
Физико-Механический Институт Ан Украинской Сср
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Физико-Механический Институт Ан Украинской Сср filed Critical Физико-Механический Институт Ан Украинской Сср
Priority to SU782611474A priority Critical patent/SU786005A1/ru
Application granted granted Critical
Publication of SU786005A1 publication Critical patent/SU786005A1/ru

Links

Landscapes

  • Logic Circuits (AREA)
  • Analogue/Digital Conversion (AREA)

Description

(54) N -ВХОДОВОЙ УНИВЕРСАЛЬНЫЙ МНОГОЗНАЧНЫЙ ЛОГИЧЕСКИЙ ЭЛЕМЕНТ
I
Изобретение относитс  к импульсной технике и может быт11 испольоовано в различных устройствах, обработки информации .
Известен многовхоцовр 1й логический элемент, содержащий схемы преобразователей , схемы записи и считывани  кода jfl). Его функциональные озможности ограничены.
Известен также пвухвходовый фазо- импульсный многозначный логический элемент, содержащий оановкоаовый многозначный потенциальный элемент и многозначный элемент с преобразовател ми напр жени  в фазу и фазы в напр жение 2.
Функциональные возможности этого г лемента также ограничены в св зи с преобразованием только цвух вхоаных переменных.
Иплью изобр;етени   вл етс  расширение функциональных возможностей устройства .
Дл  достижени  этого в N -вхоаовом универсальном многозначном логическом элементе, содержащем одновхоаовый многозначный потенциальный элемент, входы компараторов которого подключены к его сигнальному входу , выходы компараторов которого подключены к управл ющим входам ключей, и многозначный элемент, в котором сигнальный вход преобразовател  напр жени  в фазу соединен с пер10 вым сигнальным входом устройства, выход преобразовател  напр жени  в фазу подключен к сигнальному входу преобразовател  фазы в напр жение, управл ющий вход которого подключен к выходу первоIS го одновходового MHOt-означного элемента, а выход - к выходной шине устройства, вторые входы ключей первого многозначного потенциального элемента подключены к выходам вновь введенных второго,
20 третьего ... К го многсхзначных потенциальных элементов, а входы второго, третьего ... К -ID мно1 означ 1ых потенциальных элементов поаключены, соот- ветственно, к третьему, четвертому, N-му сигнальному входу устройства, вт рые входы ключей второго, третьего , . -го многозначных потенциальных элементов подсоединены к шшшм источнико базисных напр жений. На чертеже преаставлена структурна  электрическа  схема предлагаемого элемента . -«ходовом универсальном много значном логическом элементе, содержащем одновходовый многозначный потенциальный элемент 1.1, входы компарато ров 2.1.1, 2.1.2 . . . 2.1.{К-1) которого подключены к его сигнальному входу 3.1, выходы компараторов 2.1.1, 2.1.2 ... . 2.1.(К-1) которого подключены к управл ющим входам ключей 4.1.1, 4.1.2 . . . 4.1. (K-l) и многозначный элемент 5, в котором сигнальный вход преобразовател  6 напр жени  в фазу соединен с первым сигнальным входом устройства, выход преобразовател  6 напр жени  в фазу подключен к сигнальному входу преобразовател  7 фазы в напр жение, управл ющий вход которого подключен к выходу 8 первого одновходового многозначного элемента 1.1,а выход-- к выходной шине устрой ства 9, вторые входы ключей 4.1.1, 4,1.2 . . . 4.1. {К-1) первого многозначного потенциального элемента 1.1 подключен к выходам вновь введенных многозначных потенциальных элементов 1.2,1.3, . . . 1.К, первые входы мног значных потенциальных элементов 1.2, 1 ... 1. К подключены, соответственно, к сигнальнокту входу устройства 3.. 3, 3.4. 3.Hi а вторые входы ключей многозначных потенциальных эдементов 1.2, 1.3 . . . 1. К подсоединены к шинам 10.1, 10.2 . . . 10.К источников базисных напр жений.
Устройство работает следующим образом .
На входы 3.1, 3.2 ... 3. Н подаютс  входные сигналы, а на шины 10.1, 1О.2 . . . 10. К-базисные напр жени. ;
В зависимости от величины входных
напр жений Х . Х . . . Х сраб
срабатывают компараторы 2.-Г. 4 {где п -н
-номер
многозначного потенциального элемента, а - номер его компаратора), таким образом, что через ключи 4,i . на вход управлени  преобразовател  фазы в напр жение 7 поступает только один из наборов базисных напр жений / , V/j

Claims (1)

  1. Формула изобретени 
    М-входовой универсальный многозначный логический элемент, содержащий одновходовой многозначный потенциальный элемент, входы компараторов которого подключены к его сигнальному входу, выходы компараторов которого подключены к управл ющим входам ключей, и многозначный элемент, в котором сигнальный вход преобразовател  напр жени  в фазу соединен с первым сигнальным входом устройства, выход преобразовател  напр жени  в фазу подключен к сигнальному входу преобразовател  фазы в напр 54 . . . Vf , Напр жение Xji поступает |на вход 3.2 элемента 5, т. е. на вход преобразовател  6 напр жени  в фазу, а затем на преобразователь 7 фазы в напр жение, на который поступают базисные напр жени  с ключей. Поскольку чиспо возможных базисных наборов напр жений дл  каждого элемента равно К , а число элементов равно N , то данный элемент может реализовать все функции К - значнбй ЛОГИКИ N переменных, число которых равно К Поэтому за вл емое устройство обладает широкими функциональными возможност ми и  вл етс  универсальным многозначным логическим элементом. Входные напр жени  % , Ха в элементах l.li 1.2 . . . 1.К преобразуютс  параллельным способом и -поступают в виде базисного напр жени  на преобразователь 7 фазы в напр жение. Это позвол ет достичь максимального быстродействи  многовходового логического элемента, ибо формирование базисного напр жени  происходит не последовательным , как в случае динамического преобразовани  информации, а параллельным способом. Кроме того, св зь выходов многозначных потенциальных логических элементов 1.2, 1.3 ... 1.К с ключами элемента 1.1 Позвол ет увеличивать количество входов многозначного элемента путем добавлени  потенциальных элементов на вторые входы ключей, уже имеющихс  в составе устройства потенциальных элементов, с соответствующим переносом подключени  источника базисных напр жений.
SU782611474A 1978-04-05 1978-04-05 -Входовой универсальный многозначный логический элемент SU786005A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU782611474A SU786005A1 (ru) 1978-04-05 1978-04-05 -Входовой универсальный многозначный логический элемент

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU782611474A SU786005A1 (ru) 1978-04-05 1978-04-05 -Входовой универсальный многозначный логический элемент

Publications (1)

Publication Number Publication Date
SU786005A1 true SU786005A1 (ru) 1980-12-07

Family

ID=20762807

Family Applications (1)

Application Number Title Priority Date Filing Date
SU782611474A SU786005A1 (ru) 1978-04-05 1978-04-05 -Входовой универсальный многозначный логический элемент

Country Status (1)

Country Link
SU (1) SU786005A1 (ru)

Similar Documents

Publication Publication Date Title
US4913557A (en) Intergrated logic circuit having testing function circuit formed integrally therewith
SU786005A1 (ru) -Входовой универсальный многозначный логический элемент
US3636555A (en) Analog to digital converter utilizing plural quantizing circuits
US6040709A (en) Ternary signal input circuit
US3277462A (en) Parallel-parallel encoding system
SU1653156A1 (ru) Делитель частоты следовани импульсов
SU1005302A1 (ru) Устройство дл преобразовани напр жени в код системы остаточных классов
SU384187A1 (ru) Универсальный многозначный элемент
SU567214A1 (ru) Устройство дл синхронизации фазы двух цифровых последовательностей
SU1001485A1 (ru) Двоичный умножитель числа импульсов
SU773930A1 (ru) Дешифратор
SU750535A1 (ru) Многоканальный преобразователь напр жени в код
SU930681A1 (ru) Многофункциональна схема многозначной логики
JPS62298229A (ja) 電圧−デジタルコ−ドコンバ−タ
SU617831A1 (ru) Преобразователь кода в импульсы сложной формы
JPS6149525A (ja) アナログ・デイジタル変換器
SU799131A1 (ru) Параллельно-последовательский пре-ОбРАзОВАТЕль НАпР жЕНи B КОд
RU2130200C1 (ru) Аналоговый логический элемент "запрет минимального и максимального значений информационной переменной"
SU1164695A1 (ru) Устройство дл сдвига
SU750726A1 (ru) Аналого-цифровой преобразователь
SU796838A1 (ru) Преобразователь двоичного кодаВ ТРОичНый КОд 1,0,1
RU1786661C (ru) Аналого-цифровой преобразователь
SU738135A1 (ru) Цифровой импульсный фазовый дискриминатор
SU711677A1 (ru) Преобразователь напр жени в код
SU718918A1 (ru) След ща цифрова декада