SU738135A1 - Цифровой импульсный фазовый дискриминатор - Google Patents

Цифровой импульсный фазовый дискриминатор Download PDF

Info

Publication number
SU738135A1
SU738135A1 SU731913622A SU1913622A SU738135A1 SU 738135 A1 SU738135 A1 SU 738135A1 SU 731913622 A SU731913622 A SU 731913622A SU 1913622 A SU1913622 A SU 1913622A SU 738135 A1 SU738135 A1 SU 738135A1
Authority
SU
USSR - Soviet Union
Prior art keywords
triggers
trigger
phase
discriminator
logical
Prior art date
Application number
SU731913622A
Other languages
English (en)
Inventor
Олег Саулович Голод
Иван-Борис Иванович Кампо
Шамиль Исаевич Исаев
Геннадий Георгиевич Олехнович
Original Assignee
Северо-Западный Заочный Политехнический Институт
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Северо-Западный Заочный Политехнический Институт filed Critical Северо-Западный Заочный Политехнический Институт
Priority to SU731913622A priority Critical patent/SU738135A1/ru
Application granted granted Critical
Publication of SU738135A1 publication Critical patent/SU738135A1/ru

Links

Landscapes

  • Analogue/Digital Conversion (AREA)

Description

(54) ЦИФРОВОЙ ИМПУЛЬСНЫЙ. ФАЗОВЫЙ ДИСКРИМИНАТОР
Изобретение относитс  к импульсной технике. Известен цифровой импульсно-фазовый дискриминатор, содержащий два канала, каждый из которых содержит счетчик импульсов,триггер, трехвходовый логический элемент И, блок индикации и логическую схему 1. Такой дискриминатор И1йеёт малый диапазон. Наиболее близким по технической сущности к предлагаемому  вл етс  цифровой импульсно-фазовый дискриминатор , содержащий триггерный фазовый дискриминатор, состо щий из триггеров, об-ьединенных в две группы первые выходы которых подключены к входам цифро-аналогового преобразова тел , логические элементы И, объединенные в четыре блока по числу триггеров 5 триггерном фазовом дискриминаторе кажда , причем выходы логических элементов И подключены к входам соответствующих триггеров, первые входы всех логических элементов И, кроме одного в каждом блоке, пер вых двгух блоков соединен с первыми .выходё ми триггеров, первые входы ло гических элементов И третьей и четвертой групп, кроме первого в каждо группе, соединен с вторыми выходами триггеров 2. Данный дискриминатор не обеспечивает необходимого фазового диапазона. Целью изобретени   вл етс  раа-трение фазового диапазона дискриминации . . Это достигаетс  тем, что в фазовый дискриминатор, содержащий триггерный фазовый дискриминатор, состо щий из триггеров, объединенных в две группы, первые выхода которых подключены к входам цифро-аналогового преобразовател , логические элементы И,объединенные в четыре блока по числу триггеров в триггерном фазовом дискриминаторе кажда , причем выходы логических элементов И подключены к входам соответствующих триггеров, первые входы всех логических элементов И, кроме одного в каждом блоке, первых двух блоков соединены с первыми выходами триггеров , первые входы логических элементов И третьей и четвертой групп, кро- ме первого в каждой группе, соединены с ёторымйвыходами триггеров, введены логический элемент: антисовпадени , два логических элемента ИЛИ и два логических элемента НЕ, причем входы ; логического элемеАта антисовпаде.ни , . соединены d входными шинами, одни tio ход логического элемента антисовпад ни  соединен с вторыми входгили логи ческих элементов И первого и четвер того блоков,а второй выход логическ го элемента йнтисовпадени  соединен вторыми входами логических элементо И .рторого и третьего блоков, входы каждого из логических элементов ИЛИ соединены с вторыми выхо аы  три:- геров соответствующей группы, а выходы каждого логического ИЛИ через логический элемент НЕ под ключены перекрестно к первым входам первых логических элементов И треть его и четвертого блоков. На чертеже приведена структурна  электрическа  схема предлагаемого фазового дискриминатора. Цифровой импульсный фазовый дискриминатор содержит фазовый триггер ный дискриминатор из двух групп 1,2 состо щих соответственно из триггеров , цифроаналоговый преобразо ватель 11, блоки 12-15 логических элементов И 16-31, логический элемент антисовпадени  32, логические элементы ИЛИ 33, 34, логические эле менты НЕ 35, 36. Входной сигнал под на входные шины 37, 38. Выходной сиг нал снимаетс  с вк1ходов 39, 40. Дискриминатор работает следующим образом. При нулевом положении всех триггеров 3-10 в группах 1, 2 триггерного фазового дискриминатора потенциала на выходе цифроаналогового преобразовател  11 также равны нулю и ток в нагрузке дискриминатора отсутствует; таким образом, исходна  точка выходной характеристики устройства проходит через начало координат . Поступающие на входы логического элемента антисовпадени  32 импульсы подвергаютс  фазовой селекции , в результате которой совпадающие по фазе импульсы не проход т на вторые входы блоков 12-15 логических элементов И и состо ние схемы не измен етс . Запись информации в группы 1, 2, триггеров триггерного фазового дискриминатора осуществл етс  импульсами с блоков 14, 15 элементов И последовательно , начина  с первого триггера в каждой группе (1 или 2), которому соответствует первый логический элемент И блоков 14, 15, первым входом соединенный с выходом соот1ветствующего логического элемента НЕ 35, 36. После записи логической Ч . в любую из групп 1, 2 триг геров запись, в другую группу триггеров блокируетс  сигналом логичесс выходов логических элементов НЕ группы 1 или 2, в которую осуществлена за:пись. логической 1 Запись в другую группу тригге«рв становитс  возможной лишь после возвращени  всех триггеров группы в нулевое положение, что осуществл етс  импульсами с блоков 12, 13 логических элементов И. Таким образом, работа триггеров групп 1, 2 происходит последовательно в соответствии со знаком фазового рассогласовани . Также последовательно происходит запись 1 и внутри групп 1, 2 триггеров. Последовательна  установка триа:- г-еров групп 1, 2 В положение логической 1 приводит к линейному изменению тока в нагрузке (не показана ) цифрЬаналогового преобразовател  11 до тех пор, пока все триггеры соответствующей группы не окажутс  в положении . Дальнейшее поступление импульсов на тот же вход устройства изменить состо ни  схемы не может,и выходна  характеристика дискриминатора с этого момента имеет вид типа ограничение. Так как периоду следовани  импульсов соответствует 2ТХ-радиан, то линейный фазовый диапазон дискриминации предлагаемого дискриминатора составл ет ±2Дп радиан (п - число импульсов заполнени  групп триггеров фазового дискриминатора ) . При поочередном поступлении импульсов на входные шины триггеры групп 1, 2 будут поочередно, начина  с первых, работать в режиме установка 1 - установка О. При этом через нагрузку цифроаналогогового преобразовател  11 будут протекать импульсы тока, ширина которых пропорциональна фазовому рассогласованию , а с учетом посто нства их амплитуды С1реднее значение процесса также будет пропорционально фазовому рассогласованию. Если разность фаз между импульсами на входах дискриминатора становитс  больше 2 Д радиан, т.е. периода следовани , то соответстьующий триггер группы 1 или 2 (в зависимости от знака фазового рассогласовани ) остаетс  в положении ЛО а последующий начигической нает работать, выдел   фазовое рассогласование за вычетом 2 Jc радиан. Предыдугаий триггер при этом  вл етс  по существу элементом пам ти, к содержимому которого добавл етс  среднее значение широтно-модулированного импульса последующего триггера. Таким образом, к концу линейного участка 1сарактеристики элемейтарного триггерно-фазового дискриминатора, представл ющего собой триггер группы 1 или 2, примыкает начальный участок характеристики последугогоего элементарного триггерного фазового дискриминатора и т.д. В целом устройство работоспособно в широком диапазоне частот, РазрешЪетаа  способность его определ етс  чувствител|)Ностью логического элемента антисовпадени  32, крутизной фро .тов примен емых элементов и линейностью цифроаналогового преобразовател  li.

Claims (2)

1. Патент Японии № 33309, .. кл. 110 Н 2, 28.12.67.
2. Патент ФРГ № 1301365, :
5 кл. Н 03 К, 08.05.6.
SU731913622A 1973-04-18 1973-04-18 Цифровой импульсный фазовый дискриминатор SU738135A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU731913622A SU738135A1 (ru) 1973-04-18 1973-04-18 Цифровой импульсный фазовый дискриминатор

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU731913622A SU738135A1 (ru) 1973-04-18 1973-04-18 Цифровой импульсный фазовый дискриминатор

Publications (1)

Publication Number Publication Date
SU738135A1 true SU738135A1 (ru) 1980-05-30

Family

ID=20551257

Family Applications (1)

Application Number Title Priority Date Filing Date
SU731913622A SU738135A1 (ru) 1973-04-18 1973-04-18 Цифровой импульсный фазовый дискриминатор

Country Status (1)

Country Link
SU (1) SU738135A1 (ru)

Similar Documents

Publication Publication Date Title
SU738135A1 (ru) Цифровой импульсный фазовый дискриминатор
US4139840A (en) Ladderless D/A converter
SU1653154A1 (ru) Делитель частоты
SU375559A1 (ru) Формирователь тока линейной разверткнг с цифровым управлением
SU507944A1 (ru) Реверсивный счетчик импульсов
RU2037958C1 (ru) Делитель частоты
SU736379A1 (ru) Реверсивный счетчик
SU1080175A1 (ru) Преобразователь угла поворота вала в код
SU855531A1 (ru) Цифровой фазовращатель
SU1376103A1 (ru) Устройство дл управлени позиционированием транспортного средства
SU1280610A1 (ru) Устройство дл сравнени чисел
SU1647900A1 (ru) Преобразователь угол-код
SU1003351A1 (ru) Счетчик с параллельным переносом
SU913366A1 (ru) УСТРОЙСТВО ДЛЯ СРАВНЕНИЯ ЧИСЕЛ<»>913366 (51)М.Кл.э С 06 ϊ\7/02 (53)УДК
SU995314A1 (ru) Двухканальный аналого-цифровой преобразователь
SU1325702A1 (ru) Врем импульсный преобразователь отношени величин
SU1001483A1 (ru) Реверсивный счетчик импульсов
SU1029193A1 (ru) Гибридное вычислительное устройство
SU822376A1 (ru) Реверсивное счетное устройство
SU1193658A1 (ru) Устройство дл сравнени двоичных чисел
SU1750058A1 (ru) Управл емый делитель частоты
SU1659997A1 (ru) Устройство дл сравнени чисел
SU1018039A1 (ru) Цифровой фазометр
SU370720A1 (ru) Аналого-цифровой преобразователь разности фаз
SU1078613A1 (ru) Устройство дл преобразовани кодов