SU769520A1 - Устройство дл управлени вводом- выводом информации - Google Patents

Устройство дл управлени вводом- выводом информации Download PDF

Info

Publication number
SU769520A1
SU769520A1 SU772453453A SU2453453A SU769520A1 SU 769520 A1 SU769520 A1 SU 769520A1 SU 772453453 A SU772453453 A SU 772453453A SU 2453453 A SU2453453 A SU 2453453A SU 769520 A1 SU769520 A1 SU 769520A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
switch
output
counter
register
Prior art date
Application number
SU772453453A
Other languages
English (en)
Inventor
Виктор Романович Дудкин
Юрий Григорьевич Федосеев
Владимир Лукич Комлык
Original Assignee
Отдел Специального Конструкторского Бюро Сейсмического Приборостроения (Скб Сп)
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Отдел Специального Конструкторского Бюро Сейсмического Приборостроения (Скб Сп) filed Critical Отдел Специального Конструкторского Бюро Сейсмического Приборостроения (Скб Сп)
Priority to SU772453453A priority Critical patent/SU769520A1/ru
Application granted granted Critical
Publication of SU769520A1 publication Critical patent/SU769520A1/ru

Links

Landscapes

  • Complex Calculations (AREA)

Description

1
Изобретение относитс  к области вводных устройств специализированных процессоров и предназначено дл  предварительного преобразовани  и ввода информации , полученной на сейсмических станци х, 5 и другой геофизической информации, и вывода результата обработки из процессора в ЭВМ.
Известно устройство дл  управлени  вводом-выводом 1, содержащее регистр хра- ю нени  информации и коммутаторы.
Недостатком известного устройства  вл етс  недостаточное быстродействие.
Наиболее близким по технической сущности к изобретению  вл етс  устройство is 2, содержащее входной коммутатор, вход которого соединен с первым входом устройства , а выход через последовательно соединенные буферный сдвигающий регистр и выходиой коммутатор - с выходом устрой- 20 ства, первый коммутатор, выход которого соединен с входом буферного сдвигающего регистра.
В таком устройстве производитс  обработка только упакованной информации, 25 причем результат выдаетс  в ЭВМ в неупакованном виде и упаковка информации производитс  в ЭВМ. Обработка материалов, полученных на цифровых сейсмических станци х, и другой геофизической информа- 30
цнн с плавающей зап той невозможна без предварительного преобразовани  информации в ЭВМ. Все это значительно снижает скорость ввода данных в процессор и вывода результата в ЭВМ.
Целью изобретени   вл етс  повыщение быстродействи  устройства.
Поставлеииа  цель достигаетс  тем, что в иредложенное устройство введены два счетчика сдвигов, счетчик слов, дещифратор , триггер, второй коммутатор, два формировател , элементы 2И-ИЛИ, И, ИЛИ-НЕ, НЕ. Входы второго коммутатора и нсрвого формировател  соединены со вторым входом устройства, третий вход которого соединен со входом второго формировател . Четвертый и п тый входы устройства через первые формирователь и элемент И соединены с соответствующими входами счетчика слов, выходы которого через дещифратор соединены с входами триггера, выход которого соединен с входом первого элемента И н через последовательно соединенные вторые коммутатор н формнрователь с нервыми входами счетчиков сдвигов, вторые входы которых соединены с выходами элементов 2И-ИЛИ. Группы выходов, счетчиков сдвигов соединены с входами соответствующих элементов ИЛИ-НЕ. Выход первого элемента ИЛИ-НЕ непосредственно , а выход второго элемента ИЛИ-НЕ через элемент НЕ соединены с входами второго элемента И, выход которого соединен с первыми входами первых коммутатора и элемента 2И-ИЛИ, второй и третий входы которого и первый вход второго элемента 2И-ИЛИ объединены и соединены с шестым входом устройства, седьмой вход которого соединен с входом третьего элемента И, четвертым входом первого элемента 2И-ИЛИ и вторым входом второго элемента 2И-ИЛИ, третий вход которого соединен с выходом первого счетчика сдвига. Выход второго элемента ИЛИ-НЕ соединен с четвертым входом второго элемента 2И-ИЛИ и вторым входом первого коммутатора , третий вход которого соединен с выходом третьего элемента И и п тым входом первого элемента 2И-ИЛИ. Выход буферного сдвигающего регистра соединен с входом третьего элемента И. Структурна  схема устройства приведена на чертеже.
Устройство содержит входной коммутатор 1, буферный сдвигающий регистр 2, выходной коммутатор 3, коммутаторы 4, 5, формирователи 6, 7, счетчик 8 слов, счетчики 9, 10 сдвигов, триггер 11, дешифратор 12, элементы 2И-ИЛИ 13, 14, элементы ИЛИ-НЕ 15, 16, элементы И 17-19 и элемент НЕ 20.
Устройство работает следующим образом .
При денормализации на формирователь 7 поступает код числа сдвигов вправо, который устанавливаетс  в счетчиках 9, 10.
Если на выходах счетчика 10 будет хот  бы одна «1, то через элемент ИЛИ-НЕ 16 сигнал поступит на элемент 2И-ИЛИ 14, что разрешит прохождение синхросигнала на счетчик 10, на коммутатор 4 дл  разрещени  сдвигов в буферном сдвигающем регистре 2 на четыре разр да за такт. Через элементы НЕ 20 и И 18 поступит запрет на элемент 2И-ИЛИ 13 и на коммутатор 4, что запретит поступление сигналов на счетчик 9 и сдвиги в регистре 2 на один разр д вправо и влево.
Таким образом, по каждому такту из счетчика 10 вычитаетс  единица, а в регистре 2 происходит сдвиг на четыре разр да вправо. При установлении на счетчике 10 кода, имеющего все нули, запрещающий сигнал через элементы ИЛИ-НЕ 16 и 2И-ИЛИ 14 закроет вход счетчика 10 и через коммутатор 4 остановит сдвиги па четыре разр да вправо за такт в регистре 2, а через элемент НЕ 20 этот сигнал как разрешающий поступит на элемент И 18. Если на выходах счетчика 9 будет хот  бы одна «1, то через элементы ИЛИ-НЕ 15 и И 18 разрешение поступит на элемент 2И-ИЛИ 13 и на коммутатор 4.
Теперь за каждый такт в регистре 2 производитс  сдвиг на один разр д вправо, а из счетчика 9 - вычитание единицы, до тех
пор, пока на его выходах не установ тс  все «О. При этом запрет через элементы ИЛИ-НЕ 15 и И 18 поступит на элемент 2И-ИЛИ 13 и на коммутатор 4. На этом заканчиваетс  процесс денормализации.
При упаковке или распаковке на коммутатор 5 и на формирователь 6 поступают сигналы, указывающие какой упакованный формат примен етс . По синхросигналу в
счетчик 8 формировател  6 заноситс  код количества упакованных слов минус единица . При наличии хот  бы одной «1 на выходе счетчика 8 через дешифратор 12, триггер 11 установитс  в такое состо ние, при
котором разрешающий сигнал поступит на элемент И 17, что разрешит прохождение синхросигнала на счетчик 8 и на коммутатор 5, и код числа сдвигов из формировател  7 перепишетс  в счетчики 9, 10. Сдвиги в
регистре 2 и управление этими сдвигами осуществл ютс  так же, как и при денормализации . По окончании сдвигов в регистре 2 и счетчиках 9, 10 вновь устанавливаетс  прежний код числа сдвигов, а из счетчика 8 вычитаетс  «1. Как только на выходе счетчика 8 установ тс  все «О, триггер 11 через дешифратор 12 переключитс  в другое состо ние и подаст запрет на коммутатор 5, что запретит установление кода числ а сдвигов в счетчиках 9, 10, и на элемент И 17, что запретит прохождение синхросигнала на счетчик 8. На этом заканчиваетс  процесс упаковки или распаковки.
При нормализации на формирователь 7 поступает константа, котора  устанавливаетс  в счетчиках 9, 10, а на элементы И 19, 2И-ИЛИ 13 и 2И-ИЛИ 14 поступает разрешающий сигнал. Таким образом, при нормализации счетчики 9, 10 объедин ютс  в
единый счетчик.
Элемент И 19 иодключаетс  к инверсному выходу того триггера регистра 2, который  вл етс  старшим разр дом мантиссы числа с плавающей зан той. На элементах И
19, 2И-ИЛИ 13 и на коммутаторе 4 будет разрешающий сигнал дл  сдвигов влево на один разр д до тех пор, пока в старшем разр де мантиссы числа будет «О. При этом по каждому такту в регистре 2 нроизвод тс  сдвиги на один разр д влево и вычитание единицы из содержимого счетчиков
9,10.
Как только в старшем разр де мантиссы по витс  «1, на элемент И 19 постунит запрещающий сигнал и через элемент 2И- ИЛИ 13 запретит поступление синхросигналов на вход объединенных счетчиков 9,
10,а через коммутатор 4 запретит сдвиги в регистре 2 и закончитс  нормализаци .
При этом на пр мых выходах счетчиков 9, 10 будет находитьс  пр мой код пор дка нормализованного числа, а в регистре 2- мантисса нормализованного числа.
Таким образом, значительно повышено
быстродействие устройства ввода .и обеспечено преобразование чисел с плавающей зап той в числа с фиксированной зап той и наоборот, что особенно важно при обработке сейсмической информации, поступающей с цифровых сейсморазведочиых станций, так как освобождает ЭВМ от выполнени  этих преобразований.
Макет устройства изготовлен и введеи в состав процессора дл  цифровой обработки сейсмической информации в Краснодарском филиале СКВ сейсмической техники и испытан в тресте «Краснодарнефтегеофизика .
Испытани  показали его высокую надежность и эффективность.
По предварительным расчетам годова  экономи  от внедрени  одного устройства составит 70 тыс. рублей.
В 1977 году намечен выпуск установочной серии процессоров дл  цифровой обработки сейсмической информации, в состав которого входит предложенное устройство.

Claims (2)

1.Авторское свидетельство СССР № 468234, кл. G 06F 3/04, 1972.
2.Авторское свидетельство СССР N° 521559, кл. G 06F 3/04, 1973 (прототип).
SU772453453A 1977-02-21 1977-02-21 Устройство дл управлени вводом- выводом информации SU769520A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU772453453A SU769520A1 (ru) 1977-02-21 1977-02-21 Устройство дл управлени вводом- выводом информации

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU772453453A SU769520A1 (ru) 1977-02-21 1977-02-21 Устройство дл управлени вводом- выводом информации

Publications (1)

Publication Number Publication Date
SU769520A1 true SU769520A1 (ru) 1980-10-07

Family

ID=20695894

Family Applications (1)

Application Number Title Priority Date Filing Date
SU772453453A SU769520A1 (ru) 1977-02-21 1977-02-21 Устройство дл управлени вводом- выводом информации

Country Status (1)

Country Link
SU (1) SU769520A1 (ru)

Similar Documents

Publication Publication Date Title
US3727037A (en) Variable increment digital function generator
SU769520A1 (ru) Устройство дл управлени вводом- выводом информации
SU1280624A1 (ru) Устройство дл умножени чисел с плавающей зап той
SU840891A1 (ru) Параллельный сумматор кодов фибоначчи
SU809387A1 (ru) Устройство сдвига
SU1383345A1 (ru) Логарифмический преобразователь
SU1290535A1 (ru) Преобразователь форматов данных
SU788109A1 (ru) Устройство дл вычислени разности двух чисел
SU586460A1 (ru) Устройство дл воспроизведени функций с крутизной,не превышающей 2к
SU1626253A1 (ru) Устройство дл извлечени квадратного корн
SU857982A1 (ru) Устройство дл извлечени квадратного корн
SU658566A1 (ru) Кусочно-линейный функциональный преобразователь
SU1137460A1 (ru) Конвейерный сумматор
SU370605A1 (ru) УСТРОЙСТВО дл ВЫЧИТАНИЯ
SU866747A1 (ru) Устройство считывани показаний счетчика
SU896616A1 (ru) Устройство дл взаимной нормализации двоичных чисел
SU792262A1 (ru) Устройство дл решени уравнений вида
SU842789A1 (ru) Микропроцессорна секци
SU435523A1 (ru) Устройство вычитания
SU1223225A2 (ru) Устройство дл извлечени корн @ -й степени
SU1656531A1 (ru) Устройство дл извлечени корн третьей степени
SU744561A1 (ru) Устройство дл выделени значащего разр да
SU1278888A1 (ru) Устройство дл выполнени базовой операции быстрого преобразовани Фурье
SU1198524A1 (ru) Устройство дл вычислени контрольного элемента
SU888102A1 (ru) Преобразователь двоичного кода в двоично-дес тичный