SU768001A1 - Многоканальный цифровой фазовый демодул тор - Google Patents

Многоканальный цифровой фазовый демодул тор Download PDF

Info

Publication number
SU768001A1
SU768001A1 SU782674514A SU2674514A SU768001A1 SU 768001 A1 SU768001 A1 SU 768001A1 SU 782674514 A SU782674514 A SU 782674514A SU 2674514 A SU2674514 A SU 2674514A SU 768001 A1 SU768001 A1 SU 768001A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
output
generator
frequency
unit
Prior art date
Application number
SU782674514A
Other languages
English (en)
Inventor
Евгений Николаевич Мохов
Николай Васильевич Мазуро
Иван Алексеевич Оболонин
Original Assignee
Новосибирский электротехнический институт связи
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Новосибирский электротехнический институт связи filed Critical Новосибирский электротехнический институт связи
Priority to SU782674514A priority Critical patent/SU768001A1/ru
Application granted granted Critical
Publication of SU768001A1 publication Critical patent/SU768001A1/ru

Links

Landscapes

  • Radar Systems Or Details Thereof (AREA)

Description

(54) МНОГОКАНАЛЬНЫЙ ЦИФРОВОЙ ФАЗОВЫЙ ДЕМОДУЛЯТОР
i
Изобретение относитс  к электросв зи и может использоватьс  в многоканальных системах передачи данных с фазо- или частотно-модулированными несущими при синхронных между собой каналах.
Известен многоканальный цифровой фазовый демодул тор, содержащий в каждом канале последовательно соединенные полосовой фильтр, усилите ь-органичитель и формирователь импульсов, к второму входу которого подключен первый выход блока задающих генераторов, и последовательно соединенные генератор тактовых импульсов и блок управлени , второй вход и выход которого соединены соответственно с первым выходом блока задающих генераторов и первым входом формировател  выходного сигнала 1.
Однако известный демодул тор имеет недостаточную помехоустойчивость.
Цель изобретени  - повыщение помехоустойчивости .
Дл  этого в многоканальный цифровой фазовый демодул тор, ссодержащий в каждом канале последовательно соединенные полосовой фильтр, усилитель-ограничитель и формирователь импульсов, к второму входу которого подключен первый выход блока задающих генераторов, и последовательно соединенйъге генератор тактовых импульсов и блок управлени , второй вход и выход которого соединены соответственно с первым выходом блока задающих генераторов и первым входом формировател  выходного сигнала , введены основной и промежуточный блоки пам ти, арифметический блок и измерительный счетчик, выход которого подключен к первому входу промежуточного блока пам ти, второй вход которого соединен с первым входом основного блока пам ти и первым дополнительным выходом блока управлени , второй дополнительный выход которого подключен к первому входу арифметического блока, выходы крторого соединены соответственно с вторым входом формировател  выходного сигнала и вторым входом основного блока пам ти, выход которого подключен к второму входу арифмртического блока, третий вход которого сое динен с выходом промежуточного блока пам ти , соответствующие входы которого соединены с выходами формирователей импульсов каждого канала, при этом второй выход блока задающих генераторов подключен к
входу, измерительного счетчика, а блок задающих генераторов содержит два генератора, регенератор и делитель частоты, вход которого соединен с выходом первого генератора и первым входом регенератора, к второму входу которого подключен выход второго генератора, причем выход делител  и выход регенератора  вл ютс  выходами блока задающих генераторов..
На чертеже представлена структурна  электрическа  схема предлагаемого демодул тора .
Демодул тор содержит в каждом канале полосовой фильтр 1, усилитель-ограничитель 2 и формирователь 3 импульсов, а также содержит блок 4 задающих генераторов , измерительный счетчик 5, основной блок 6 пам ти, промежуточный блок 7 пам ти , арифметический блок 8, генератор 9 тактовых импульсов, формирователь 10 выходного сигнала и, блок И управлени . Блок 4 содержит генераторы 12 и 13, делитель 14 частоты и регенератор 15.
Демодул тор работает следующим образом .
Сигнал каждого канала, имёющий частоты fo, подводитс  к входу канала и проходит через полосовой фильтр 1, который ослабл ет действие помех и соседних каналов . Усилитель-ограничитель 2 устран ет изменени  амплитуды сигнала и придает ему вид пр моугольного колебани . Формирователь 3 с помощью импульсов, получаемых от блока 4 задающих генераторов, создает на выходе импульсы, соответствующие одному из фронтов пр моугольного колебани  и совпадающие по щирине и положению с импульсами от блока 4. Такие импульсы подаютс на адресный вход промежуточного блока 7 пам ти.
Измерительный/счетчик 5 построен как двоичный счетчик, на вход которогопоступают от задающего генератора импульсы частоты . На -ti-разр дном вь1ходе измерительного счетчика 5 вбзникают кодовые числа, соответствующие текущим значени м фазь колебани  с частотой fo- Кодовые числа подведены к входу записи промежуточного блока 7 пам ти. При поступлении импульсов на ад ресный вход происходит запись кодового числа в соответствующую строку блока пам ти. Блок 7 пам ти допускает одновременную запись кодового числа во все те строки, на адресных входах которых возникли импульсы. Кодовое число, записанное в строке, обновл етс  каждый раз с приходом импульса на адресный вход строки.
Считывание информации из промежуточного блока 7 пам ти про.изводитс  один раз в течение посылки по командам от блока. 1 1 управлени , поступающим на другой адресный вход. Обращение к строкам при этом производитс  поочередно с помощью, вхо .1ЯЩИХ в блок 7 дещифратора и коммутатора строк. Скорость работы арифметического
блока 8 обычно недостаточна дл  обработки всех каналов за короткое врем , соответствующее средней части посылки. Поэтому перед началом вычислений информаци  из блока 7 пам ти переноситс  при участии
арифметического блока 8 в основной блок 6 пам ти, откуда извлекаетс  по мере проведени  вычислений.
Обмен информацией между арифметическим блоком 8 и основным блоком & пам ти производитс  по командам, поступающим с
выхода блока 11 управлени . Эти команды определ ют вид операций над кодовыми числами и пор док их выполнени . Блок 11 управлени  имеет в своем составе пам ть, в которой хранитс  программа реализации алгоритмов обработки сигналов всех каналов , предусматри вающа  операции получени  опорного колебани , прин ти  рещени  о передававщемс  сигнале и декодировани  относительности. Очередность обработки сигналов каналов также задаетс  блоком управлени . В процессе реализации алгоритмов информаци  о фазе принимаемого колебани  в виде кодового числа поступает из блока 6 пам ти в арифметический блок 8, а вычисл ема  информаци  о фазе опорного колебани  и об отклонении фазы прин того колебани  от фазы опорного колебани  направл етс  в блок 6 пам ти с тем, чтобы быть использованной в следующей посылке. Дл  каждой из величин в основном блоке цам ти имеетс  зона, число строк
0 в которой соответствует числу каналов.
Рещение о передававщемс  символе (или символах при многократной манипул ции) принимаетс  в арифметическом блоке 8. Символ с выхода арифметического блока 8 переноситс  в формирователь 10 по команде,
5 подаваемой на его стробирующий вход от блока 11. Чтобы сформировать синхронную последовательность символов на выходе формировател  10 в блоке И, нар ду с последовательностью тактовь1х импульсов, используетс  последовательность импульсов
с частотой в m-N раз больще (N - число каналов; m - крагность манипул ции). Обе последовательности вырабатываютс  генератором 9 тактовых импульсов. Программа реализации алгоритмов прив зана к этим
5 импульсам. При многократной манипул ции часть символов должна поступить на формирователь 10 с задержкой. Дл  этого они направл ютс  из арифметического блока 8 в Основной блок 6 пам ти, откуда возвращаютс  в арифметический блок 8 перед тем,
® как подать команду на формирователь 10. Построение алгоритмов и приоритет в выполнении операций подчинены двум цел м; во-первых, необходимости получени  синхронных сигналов на выходе формировател 
J 10, и, во-вторых, необходимости считывани  .. информации ;изпромежуточного блока 7 па .м ти в средней части посылки.

Claims (2)

  1. Генератор 13 имеет частоту импульсов . В простейщем случае эти импульсы используютс  также дл  подачи на стробирующие входы формировател  3 и на вход блока 11. Если по каким-либо соображени м задающа  частота не может быть использована как задающа  частота блока 11 управлени , то используетс  второй генератор 12, который имеет частоту, не менее чем в два раза выще частоты генератора 13. Делитель 14 частоты снижает частоту вдвое, после чего она Используетс  в формировател х импульсов сигнала и в блоке управлени . Частоты 2 fo от генератора 13 подаетс  на регенератор 15, к стробирующему входу которого подведены импульсы от генератора 12. В результате импульсы частоты 2(0 на выходе регенератора 15 имеют фронты, совпадающие с фронтами импульсов на выходе делител  14. Регенерированные импульсы подаютс  на вход измерительного счетчика 5. Тем самым обеспечиваетс  безощибочна  совместна  работа,блоков устройства , в частности становитс  возможным производить одновременно запись и считывание в промежуточном блоке 7 пам ти. Если в каналах используютс  неодинаковые частоты ffl, то блоки 13, 15 и 5 выполн ютс  по числу используемых частот, а выход измерительного счетчика 5 подводитс  к соответствующим строкам промежуточного блока 7 пам ти. Формула изобретени  1. Многоканальный цифровой фазовый демодул тор, содержащий в каждом канале последовательно соединенные полосовой фильтр, усилитель-ограничитель и формирователь импульсов, к второму входу которого подключен первый выход блока задающих генераторов, и последовательно соединенные генератор тактовых импульсов и блок управлени , второй вход и выход которого соединены соответственно с первым выходом блока задающих генераторов и первым входом формировател  выходного сигнала, отличающийс  тем, 4TD, с целью повыщени  помехоустойчивости, введены основной и промежуточный блоки пам ти, арифметический блок и измерительный счетчик, выход которого подключен к первому входу промежуточного блока пам ти, второй вход которого соединен с первым входом основного блока пам ти и первым дополнительным выходом блока управлени , второй дополнительный выход которого подключен к первому входу арифметического блока, выходы которого соединены соответственного с вторым входом формировател  выходного сигнала и вторым входом основного блока пам ти, выход которого подключен к второму входу арифметического блока, третий вход которого соединен с выходом промежуточного блока пам ти, соответствующие входы которого соединены с выходами формирователей импульсов каждого канала, при этом второй выход блока задаюпхих генераторов подключен к входу измерительного счетчика.
  2. 2. Демодул тор по п. 1, отличающийс  тем, что, блок задающих генераторов содержит два генератора, регенератор и делитель частоты, вход которого соединен с выходом первого генератора и первым входом регенератора, к второму входу которого подключен выход второго генератора, причем выход делител  частоты и выход регенератора  вл ютс  выходами блока задающих генераторов . Источники информации, прин тые во внимание при экспертизе 1. Бухвинер В. Е. Дискретные схемы в фазовых системах радиосв зи. М., «Св зь, 1969, с. 80-88, 126-131 (прототип). .
SU782674514A 1978-10-09 1978-10-09 Многоканальный цифровой фазовый демодул тор SU768001A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU782674514A SU768001A1 (ru) 1978-10-09 1978-10-09 Многоканальный цифровой фазовый демодул тор

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU782674514A SU768001A1 (ru) 1978-10-09 1978-10-09 Многоканальный цифровой фазовый демодул тор

Publications (1)

Publication Number Publication Date
SU768001A1 true SU768001A1 (ru) 1980-09-30

Family

ID=20789484

Family Applications (1)

Application Number Title Priority Date Filing Date
SU782674514A SU768001A1 (ru) 1978-10-09 1978-10-09 Многоканальный цифровой фазовый демодул тор

Country Status (1)

Country Link
SU (1) SU768001A1 (ru)

Similar Documents

Publication Publication Date Title
US3523291A (en) Data transmission system
US3071739A (en) Digital phase equalizer, automatically operative, in accordance with time-inverted impulse response of the transmission circuit
GB1053189A (ru)
GB960511A (en) Improvements to pulse transmission system
SU768001A1 (ru) Многоканальный цифровой фазовый демодул тор
US4149258A (en) Digital filter system having filters synchronized by the same clock signal
US4020449A (en) Signal transmitting and receiving device
US4006302A (en) Switching arrangement for extending the receiver stop pulse length in time division multiplex transmission
US3898572A (en) Code regenerating network for pulse code communication systems
SU1054924A1 (ru) Устройство дл демодул ции двоичных сигналов
SU853819A1 (ru) Устройство дл приема многопозиционныхСлОжНыХ СигНАлОВ
SU1096760A1 (ru) Устройство групповой тактовой синхронизации (его варианты)
SU1202070A1 (ru) Цифровой демодул тор дискретных сигналов
SU788400A1 (ru) Устройство дл измерени качества канала св зи
RU2030114C1 (ru) Устройство приема и передачи асинхронной информации
SU882029A1 (ru) Выделитель комбинации цифровых сигналов
JPH0338786B2 (ru)
JPS587945A (ja) デジタル信号伝送系
SU1190524A1 (ru) Устройство дл декодировани корректирующих циклических кодов
SU871325A2 (ru) Селектор импульсов
SU1113896A1 (ru) Стартстопное приемное устройство
SU1160563A1 (ru) Устройство для счета импульсов
SU1241517A1 (ru) Когерентный приемник частотноманипулированного сигнала
SU860326A1 (ru) Устройство асинхронного сопр жени цифровых сигналов
SU1107336A2 (ru) Устройство кадровой синхронизации