SU765800A1 - Сигнализатор неравенства параллельных импульсных кодов - Google Patents

Сигнализатор неравенства параллельных импульсных кодов Download PDF

Info

Publication number
SU765800A1
SU765800A1 SU782532568A SU2532568A SU765800A1 SU 765800 A1 SU765800 A1 SU 765800A1 SU 782532568 A SU782532568 A SU 782532568A SU 2532568 A SU2532568 A SU 2532568A SU 765800 A1 SU765800 A1 SU 765800A1
Authority
SU
USSR - Soviet Union
Prior art keywords
inequality
triggers
signalling
parallel pulse
codes
Prior art date
Application number
SU782532568A
Other languages
English (en)
Inventor
Павел Андреевич Сацюк
Леонид Федорович Гуслицер
Арнольд Александрович Тарсюк
Всеволод Владимирович Федоровский
Original Assignee
Киевский Институт Автоматики Им. Хху Съезда Кпсс
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Киевский Институт Автоматики Им. Хху Съезда Кпсс filed Critical Киевский Институт Автоматики Им. Хху Съезда Кпсс
Priority to SU782532568A priority Critical patent/SU765800A1/ru
Application granted granted Critical
Publication of SU765800A1 publication Critical patent/SU765800A1/ru

Links

Landscapes

  • Arrangements For Transmission Of Measured Signals (AREA)

Description

1
Изобретение относитс  к автоматике и вычислительной технике и предназначено дл  сигнализации неравенства параллельных импульсных кодов в слу- . ча х, когда не требуетс  вы влени  5 неравенства.
известно устройство дл  сравнени  чисел на неравнозначность, содержащее элементы И,-ИЛИ, И-НЕ и триг- геры 1.-lO
Недостатком зтого устройства  вл етс  недостаточна  достоверность работы, так как необходимо одновременное присутствие сравниваемых двоичных кодов на входах устройства, 15 что делает невозможным применение их в системах передачи информации с обратной св зью, когда необходимо сравнить переданный параллельный импульсный код с аналогичным кодом, 20 пришедшим по цепи обратной св зи, разделенные между собой во времени.
Наиболее близким техническим решением к предложенному  вл етс  устройство дл  сравнени  Двоичных чисел,25 содержащее элементы ИЛИ, триггеры и реле времени 21.
Недостатком данного устройства  вл етс  невысока  надежность работы, св занна  с.невозможностью обнаруже- 30
ни  ошибки в случае, когда в какомнибудь разр де шаблона записан О, а в соответствующем разр де анализи-. руемого числа 1.
Целью изобретени   вл етс  повышение надежности в работе устройства.
Поставленна  цель достигаетс  тем, что в устройстве дл  сравнени  кодов, содержащем элементы ИЛИ, триггеры реле времени, первый вход каждого f-ro элемента ИЛИ, где ,2...,nj п - число разр дов сравниваеьалх ч.сел;соединен с входом i-ro разр да первого числа, второй вход каждого
1-го злемента ИЛИ подключен к входу {-го разр да второго числа, выход каладого 1-го элемента ИЛИ соединен с информационным входом i-го триггера , выходы триггеров подключены к входам ()-го злемента ИЛИ, выход которого соединен с входом реле времени , выход которого подключен к входам установки в нулевое состо ние триггеров.
На чертеже представлена .блок-схема устройства.
Устройство содержит злементы ИЛИ ., 1, ,...1,1,,/ , триггеры 2,2,...
2f, , реле времени 3, входы 4,,42,..4|i первого числа входы 5,Sj,...5rt
второго числа, выход устройства.6.
Устройство работает следу ощим образом .
Кодовые импульсы, поступившие на . входы 4i,42,;.,4n, пройд  через элементы ИЛИ 1, переключают соответстByicaisHe триггеры в единичное состо ние
Импульсы, поступившие на входы 5i 5{.,...5,, пройд  также через элементы ИЛИJповторно переключают соответствукйцие триггеры.
При соответствии переданного и прин того кодов триггеры устанавливаютс  в исходное состо ние.
При несоответствии этих кодов в триггере . (триггерах) будет записана единица. Эта единица через элемент ИЛИ 1. поступает на вход реле времени 3, врем  задержки которого выбираетс  таким, чтобы оно было больше времени, необходимого дл  прихода импульсов по цепи обратной св зи и переброса триггеров 2. На выходе реле времени 3 в этом случае по вл етс  сигнал не равно.
При соответствии переданных и прин тых кодов триггеры 2 устанавливаютс  в исходное состо ние импульсами , поступившими -ПО цепи обратной св зи, при несоответствии - сигналом Не,равно, который возникает на выходе реле времени 3 и воздействует на шину Установка в О триггеров 2
Использование устройства по сравнению с известными ацалогичными устройствами имеет то преимущество, что не требуетс  одновременного присутстВИЯ сравниваемых двоичных кодов на входах устройств, в результате чего отпадает необходимость в установке дополнительньох запоминающих устройств

Claims (2)

1.Авторское свидетельство СССР 309360, кл. G Об F 7/04, 15.03.61,
2.Авторское свидетельство СССР 473181, кл. G в6 F 7/04, 21.02.72 (прототип).
SU782532568A 1978-10-07 1978-10-07 Сигнализатор неравенства параллельных импульсных кодов SU765800A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU782532568A SU765800A1 (ru) 1978-10-07 1978-10-07 Сигнализатор неравенства параллельных импульсных кодов

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU782532568A SU765800A1 (ru) 1978-10-07 1978-10-07 Сигнализатор неравенства параллельных импульсных кодов

Publications (1)

Publication Number Publication Date
SU765800A1 true SU765800A1 (ru) 1980-09-23

Family

ID=20728360

Family Applications (1)

Application Number Title Priority Date Filing Date
SU782532568A SU765800A1 (ru) 1978-10-07 1978-10-07 Сигнализатор неравенства параллельных импульсных кодов

Country Status (1)

Country Link
SU (1) SU765800A1 (ru)

Similar Documents

Publication Publication Date Title
SU765800A1 (ru) Сигнализатор неравенства параллельных импульсных кодов
US3056108A (en) Error check circuit
SU1084749A1 (ru) Устройство дл допускового контрол последовательностей импульсов
KR850004669A (ko) 연산 기능 회로 내의 선택 및 로킹회로
SU428385A1 (ru)
SU884148A1 (ru) Устройство дл контрол счетчика
SU723558A1 (ru) Устройство дл ввода информации
SU1552171A1 (ru) Устройство дл сравнени чисел в системе остаточных классов
SU1061075A2 (ru) Устройство автоматизированного контрол электронных систем
SU1394452A1 (ru) Устройство дл формировани набора кодовых комбинаций
SU560222A1 (ru) Устройство дл преобразовани двоичного кода в код гре и обратно
SU444190A1 (ru) Устройство дл вычислени функций упор доченного выбора
SU1128250A1 (ru) Устройство дл сравнени чисел
SU1425608A1 (ru) Устройство дл выделени сигналов реверса
SU1262709A2 (ru) Устройство дл контрол серий импульсов
SU489104A1 (ru) Устройство дл сравнени двоичных чисел
SU666645A1 (ru) Двоичный счетчик с контролем ошибок
SU433483A1 (ru)
SU485445A1 (ru) Устройство дл сравнени двоичных чисел
SU1589263A1 (ru) Устройство дл ввода информации
SU921094A1 (ru) Дес тичный счетчик
SU1363178A1 (ru) Устройство дл ввода информации
SU468234A1 (ru) Устройство дл ввода дискретных данных
RU1837275C (ru) Устройство дл ввода информации
SU425177A1 (ru)