SU763950A1 - Device for coding speech signal in data voice output - Google Patents
Device for coding speech signal in data voice output Download PDFInfo
- Publication number
- SU763950A1 SU763950A1 SU772517334A SU2517334A SU763950A1 SU 763950 A1 SU763950 A1 SU 763950A1 SU 772517334 A SU772517334 A SU 772517334A SU 2517334 A SU2517334 A SU 2517334A SU 763950 A1 SU763950 A1 SU 763950A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- output
- coefficients
- speech signal
- voice output
- signal
- Prior art date
Links
Landscapes
- Transmission Systems Not Characterized By The Medium Used For Transmission (AREA)
Description
pa активности соединен с выходом источника сообщений, а выход - с вторым входом блока управлени , первый выход которого св зан с управл ющим входом первой схемы сравнени , второй выход св зан с управл кнцим входом регистра признаков, третий выход св зан с входом счетчика , четвертый выход св зан с упрал ющим входом коммутатора, п тый выход св зан с управл квдим входом запоминающего устройства, шестой выход св зан с входом регистра адреса запоминающего устройства, седьмой , выход св зан с управл квдим входом второй схемы сравнени , синхронизирующий выход подключен к синхронизирующим входам блока разложени , первой схемы сравнени , блока преобразователей аналог-код, блока буферных регистров, коммутатора, регистра признаков, сумматора, чеек пам тии второй схемы сравнени , а выход счетчика подключен к третье группе входов коммутатора.The pa activity is connected to the output of the message source, and the output is connected to the second input of the control unit, the first output of which is connected to the control input of the first comparison circuit, the second output is connected to the control input of the sign register, the third output is connected to the counter input, the fourth the output is connected to the switch control input, the fifth output is connected to the memory input control, the sixth output is connected to the memory address register input, the seventh, the output is connected to the control input of the second comparison circuit, sync The diagonal output is connected to the synchronization inputs of the decomposition block, the first comparison circuit, the analog-code converter block, the buffer register block, the switch, the characteristic register, the adder, the memory cells of the second comparison circuit, and the counter output is connected to the third group of switch inputs.
На чертеже изображена структурна схема описываемого устройства. При по влении сигнала на выходе источника сообщений 1 анализатор активности 2 выдает сигнал о начале работы в блок управлени -Ш, который устанавливает начальный адрес в регистре адреса 4 запоминающего устроства 5, заполн ет единицами регистр признаков б, устанавливает в нуль счетчик 7 и увеличивает на единицу содержимое регистра адреса.4.The drawing shows a block diagram of the described device. When a signal appears at the output of the message source 1, the activity analyzer 2 issues a start signal to the control unit -Ш, which sets the starting address in the address register 4 of the storage device 5, fills the sign register register with units, sets the counter 7 to zero and increases by unit contents of the address register.
Полезный сигнал на каждом интервале раскл 1дываетс блоком разложени 8 в соответствии с пр мым преобразованием Уолша-Фурье на коэффициенты . Значение этих коэффициентов передаютс на первую схему сравнени У, котора приравнивает нулю меньшие порога (задаваемого с блока управлени ) коэффициенты и заполн ет нул ми те разр ды регистра признаков 6, которые соответствуют этим нулевым коэффициентам. Блок преобразователей аналог-код 10 преобразует величины коэффициентов в дискретную форму и посылает их в блок буферных регистров 11 и сумматор 12. Сумматор производит суммирование коэффициентов одинаковой частоты, суммарные коэффициенты запоминаютс в чейках пдм ти 13 до . следукхдего такта и используютс дл оценки спектральных свойств сигнала на интервале разложени , в последующих тактах в чейках пам ти хран тс суммарные коэффициенты, соответствующие тем, которые были записаны в запоминанхцее устройство 5 последними.The useful signal at each split interval is produced by decomposition unit 8 in accordance with the direct Walsh-Fourier transform into coefficients. The value of these coefficients is transmitted to the first comparison circuit Y, which equals zero lower thresholds (specified from the control unit) coefficients and fills zero signs of register 6 of characters that correspond to these zero coefficients. The analog-code converter unit 10 converts the values of the coefficients into a discrete form and sends them to the block of buffer registers 11 and adder 12. The adder performs summation of the coefficients of the same frequency, the total coefficients are stored in the cells 13 to. This is followed by a clock cycle and is used to estimate the spectral properties of the signal over the decomposition interval. In subsequent cycles, the total coefficients corresponding to those that were recorded in memory 5 last are stored in memory cells.
По сигналу блока управлени чере коммутатор 14 и регистр числа 15 запоминающего устройства производитс запись в запоминакицее устройство 4The signal from the control unit of the switch 14 and the register of the number 15 of the memory device are written to the memory device 4.
информации, хран щейс в регистре признаков (маска), а затем по пор дку те коэффициенты, которые отличны от нул . При воспроизведении распределени коэффициентов производитс по считанной заранее маске.information stored in the register of signs (mask), and then in order those coefficients that are different from zero. When reproducing, the distribution of coefficients is performed on the mask read in advance.
При записи информации второго и последующих интервалов разложени второй схемы сравнени 16 производитс сравнение текущих значений коэффициентов, получившихс в сумматоре , со значени ми суммарных коэффициентов, хран щимис в чейках пам ти 13. Если их разница не превышает устанавливаемого с блока управлени порога (т.е. сигнал на данном интервале аналогичен сигналу на предыдущем интервале) блок управлени прибавл ет К счетчику 7 единицу и производит подсчет квазистационарных интервалов. По окончании квазистационарного участка блок управле и записывает в запоминающее устройство маску, состо щую из единиц во всех разр дах за исключением восьми последних, на место которых записываетс содержимое счеИчика. На этих интервалах при восстановлении сигнала используютс коэффициенты, считанные из запоминающего устройства последними .When recording information of the second and subsequent decomposition intervals of the second comparison circuit 16, the current values of the coefficients obtained in the adder are compared with the values of the total coefficients stored in memory cells 13. If the difference does not exceed the threshold set from the control unit (i.e. The signal at this interval is similar to the signal at the previous interval) the control unit adds 7 units to the counter and calculates the quasi-stationary intervals. At the end of the quasi-stationary section, the control unit records a mask in the memory device, consisting of units in all bits except the last eight, in whose place the contents of the disk are written. At these intervals, when recovering the signal, the coefficients read last from the storage device are used.
Когда полезный сигнал на выходе источника сообщений 1 заканчиваетс анализатор активности 2 вьщает сигнал об окончании работы в блок упралени . Блок управлени вычисл ет значение объема помехи, потребовавшегос дл данного слова, и записывает его по начальному адресу данного слова.When the useful signal at the output of message source 1 terminates the activity analyzer 2, the signal about the end of work to the control unit is terminated. The control unit calculates the value of the amount of interference required for the given word and records it at the starting address of the given word.
Величины порогов в первой и второй схемах сравнени задаютс в зависимости от требуемого качества воспроизведени речевых сигналов.The threshold values in the first and second comparison schemes are set depending on the desired quality of speech signal reproduction.
Таким образом, описанное устройство позвол ет дополнительно сократить избыточность речевого сигнала за счет использовани квазистационарных участков спектра.Thus, the described device makes it possible to further reduce the redundancy of the speech signal by using quasi-stationary spectral regions.
Claims (2)
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU772517334A SU763950A1 (en) | 1977-08-22 | 1977-08-22 | Device for coding speech signal in data voice output |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU772517334A SU763950A1 (en) | 1977-08-22 | 1977-08-22 | Device for coding speech signal in data voice output |
Publications (1)
Publication Number | Publication Date |
---|---|
SU763950A1 true SU763950A1 (en) | 1980-09-15 |
Family
ID=20722030
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU772517334A SU763950A1 (en) | 1977-08-22 | 1977-08-22 | Device for coding speech signal in data voice output |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU763950A1 (en) |
-
1977
- 1977-08-22 SU SU772517334A patent/SU763950A1/en active
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US4677421A (en) | Digital information signal encoding method with reduced run length and improved self-clocking | |
JPS58165443A (en) | Encoded storage device of signal | |
JPS5875950A (en) | Encoding method for binary data | |
KR950009538A (en) | Magnetic recording and reproducing apparatus and method | |
SU763950A1 (en) | Device for coding speech signal in data voice output | |
JPH0828052B2 (en) | Frame generation method for PCM data | |
JPS6118827B2 (en) | ||
JPS62274948A (en) | Frame synchronizing system | |
JP2578754B2 (en) | Digital data recording method | |
SU1037336A1 (en) | Digital data recording and reproducing device | |
KR970010528B1 (en) | Digital modulation method and apparatus thereof | |
SU978189A1 (en) | Device for data magnetic recording and reproduction | |
JP2523554B2 (en) | Digital signal recording device | |
JP2612423B2 (en) | Frame generation method for PCM data | |
SU1191936A1 (en) | Device for recording-reproducing digital information on magnetic medium | |
SU1089614A1 (en) | Process for recording digital information on mobile magnetic medium | |
RU1775839C (en) | Frequency multiplicated digital shaper | |
JPS6023761Y2 (en) | Phase control circuit for delay modulation circuit | |
JPS634270B2 (en) | ||
JPS61154237A (en) | Synchronizing system | |
SU964725A2 (en) | Device for recording information of drum-type magnetic carrier | |
JPS6029027A (en) | Signal converting circuit | |
JPS5857805B2 (en) | code conversion circuit | |
JPS62146072A (en) | Picture data recording and reproducing device | |
JPH04302866A (en) | Magnetic recording and reproducing device |