SU748870A1 - Дешифратор - Google Patents
Дешифратор Download PDFInfo
- Publication number
- SU748870A1 SU748870A1 SU782592078A SU2592078A SU748870A1 SU 748870 A1 SU748870 A1 SU 748870A1 SU 782592078 A SU782592078 A SU 782592078A SU 2592078 A SU2592078 A SU 2592078A SU 748870 A1 SU748870 A1 SU 748870A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- output
- decoder
- multiplexer
- counter
- inputs
- Prior art date
Links
Landscapes
- Arrangements For Transmission Of Measured Signals (AREA)
Description
Изобретение относитс к области автоматики и телемеханики. Дешифратор может быть использован дл преобразовани двоичной записи передан ного сообщени в команду. Известно устройство декодировани импульсной пос.$1едовательности/ содержащее генератор импульсов, схему задержки, основной счетчик, элементы совпадени , дополнительное декодирующее устройство, состо щее из элементов совпадени и счетчиков, выходной элемент совпадени I. Недостатком этого устройства вл етс невозможность декодировани сигналов, имек дих разные временные базы кодов. Кроме того, известны дешифраторы содержащие блок управлени , генератор , выход которого через последовательно соединенные делитель частоты и счетчик подключен к первым входам выходной матрицы, вторыми входами со единенной с входной шиной, и однрвиб ратор 2. Недостаток этих дешифраторов сост ит в избыточности элементов, что вле чет за собой ухудаиение их габаритновесовых характеристик. С целью упрощени и расширени функциональных возможностей в дешифратор , содержащий соединенные последовательно генератор, делитель частоты , счетчик и выходную матрицу, вторые входы которой подключены к входной шине и одновибратору, соединенному с входами делител частоты и счетчика, а блок управлени и инвертор, введены распределитель импульсов , состо щий, например, из счетчика и дешифратора, мультиплексер и формирователь. Причем выход счетчика соединен с входом счетчика распределител импульсов, другие входы которого подключены к выходу одновибратора, а выходы - через дешифратор и мультиплексер ; третьим входам выходной матрицы и через соединенные последовательно инвертор и формирователь, к другому входу одновибратора , при этом выходы блока управлени ,соединены с другими входами мультиплексера. На чертеже представлена структурна блок-схема дешифратора. Дешифратор содержит входную шину 1, соединенную с входом одновибратора 2., выход которого соединен с делителем частоты 3, св заннып с генератором 4, и счетчиком 5, выводом ШйклйЧённого к входу распределител 6 Ййнульсой, внполненного йа dcнове счетчика 7 и дешифратора 8, В ы5соды которого соединены с соотвёт .ствунвдими входами выходной матрицы 9 |через мультиплексер 10. Выходы блоки управлени 11 подключены к входам мультиплексера 10, выход которого через инвертор 12 и формирователь 13 подключен к входу синхронизации одновибратора 2.
Дешифратор работает следующим образом .
В ждущем состо ний с выхода одно вибратора 2 на вход делител частоты 3, счетчика 5 и счетчика 7, распрёделител 6 импульсов подаетс запрещающий потенциал (логический нуль), под действием которого перечисленные узлы наход тс в заторможенном состо нии .
Первый импульс кодовой группы, пришедший на вход дешифратора, запускает одновибратор 2, вырабатывающий импульс, длительности, несколько большей, чем ожидаемый максимально возможный кодовый интервал.
В Течение времени -первого заполнени счетчика 5 происходит декодирование сообщений с минимальньпий кодовыми интервалами. В этс врем распределитель б импульсов в работе устройства участи не принимает.
Под воздействием команды (трех логических нулей), поступающей с блока управлени 11 на входы мультиплексера .10, и логического нул на первом входе мультиплексера с выхода пойледнего поступает разрешающий потенциал на выходную матрицу 9. В этом случае декодируютс сигналы с минимальными кодовыми интервалами.
После первого переполнени счетчика 5 начинает функционировать распределитёль б импульсо в. В результате его работы на входы коммутации мультиплексера 10. поочёредно подаютс разрешающие уровни напр жени (логические нули), длительность действи каждого из которых равна времени, в течение которого заполн етс счетчик 5. Решение о том, какой импульс перейть на выход мультитглексёра приниаетс блоком управлени 11, который вьщает соответствующую команду на ходы управлени мультиплёксёра. Задний фронт (перепад, единица-нуль) импульса разрешени , действующего на выйоде муль ип лёксе а7 пре 6Бр азуётс ормирователем 13 в импульс остановки одновибратора 2. На этом цикл раоты дешифратора заканчиваетс .
В дальнейшем, есликоманда на шиах управлени мультиплексера не мен етс , устройство продолжает декодировать сигналы с минимальными кодовыми интервалами. При необходимости декодировани сообщений с большими кодовыми интервалами на шины управлени мультиплексера 10 подаетс код, в соответствии с которым с одного из -Ьходов коммутации мультиплексера на, его выход транслируетс импульс, в течение действи которого к вторым входам выходной матрицы 9 приложен разрешающий потенциал. В течение указанного времени дешифратор может декодировать кодовые группы, межимпульсные интервалы которых синтезированы на основе временной базы В Влн1/1 ьп) ,
где BjtMM- минимально возможна кодова база выбранна ., например , на основе критери компактности ) ; п - число йходовкоммутации
мультиплексера. Дешифратор при одной и той же электрической длине дискретной линии задержки Позвол ет декодировать кодовые Группы, межимпульсные временные интервалы которых в - раз больше , чем в известных устройствах.
Claims (2)
1.Авторское свидетельство СССР
№ 515277, кл. Н 03 К 13/00, 08.07.74.
2.Авторское свидетельство СССР по за вке 2470657, кл. Н 03 К 13/24 31.01.78.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU782592078A SU748870A1 (ru) | 1978-03-22 | 1978-03-22 | Дешифратор |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU782592078A SU748870A1 (ru) | 1978-03-22 | 1978-03-22 | Дешифратор |
Publications (1)
Publication Number | Publication Date |
---|---|
SU748870A1 true SU748870A1 (ru) | 1980-07-15 |
Family
ID=20754214
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU782592078A SU748870A1 (ru) | 1978-03-22 | 1978-03-22 | Дешифратор |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU748870A1 (ru) |
-
1978
- 1978-03-22 SU SU782592078A patent/SU748870A1/ru active
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US4041403A (en) | Divide-by-N/2 frequency division arrangement | |
SU748870A1 (ru) | Дешифратор | |
SU785859A1 (ru) | Генератор двоичных последовательностей | |
SU790213A1 (ru) | Устройство дл синхронизации импульсов | |
SU1487154A1 (ru) | Генератор кодовых последовательностей | |
SU1385283A1 (ru) | Селектор последовательности импульсов | |
SU765970A1 (ru) | Четырехтактный распределитель импульсов дл управлени шаговым двигателем | |
SU1197068A1 (ru) | Управл ема лини задержки | |
SU1495905A1 (ru) | Устройство дл синхронизации генераторов переменного тока | |
SU1182657A1 (ru) | Многофазный широтно-импульсный модулятор | |
SU762206A1 (ru) | Кольцевой делитель частоты с нечетным коэффициентом деления 1 | |
SU743179A1 (ru) | Формирователь многофазных напр жений | |
SU1226619A1 (ru) | Формирователь последовательности импульсов | |
SU1457160A1 (ru) | Управл емый делитель частоты | |
SU405165A1 (ru) | Многоканальный релаксационный генератор | |
SU1298903A1 (ru) | Синхронный делитель частоты по модулю 2 @ -1 | |
SU1758858A1 (ru) | Устройство дл формировани импульсных сигналов | |
SU913568A1 (ru) | Устройство для формирования серий импульсов 1 | |
SU1555855A1 (ru) | Управл емый кольцевой счетчик | |
SU805190A1 (ru) | Устройство дл определени моментовэКСТРЕМуМОВ | |
SU785891A1 (ru) | Имитатор радиосигналов | |
SU1056422A1 (ru) | Устройство дл управлени двухфазным асинхронным электродвигателем | |
SU602975A1 (ru) | Генератор псевдослучайных чисел | |
SU1525884A1 (ru) | Формирователь тактовых импульсов | |
SU886247A1 (ru) | Функциональный счетчик |