SU739723A1 - Устройство временного квантовани - Google Patents
Устройство временного квантовани Download PDFInfo
- Publication number
- SU739723A1 SU739723A1 SU762380500A SU2380500A SU739723A1 SU 739723 A1 SU739723 A1 SU 739723A1 SU 762380500 A SU762380500 A SU 762380500A SU 2380500 A SU2380500 A SU 2380500A SU 739723 A1 SU739723 A1 SU 739723A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- output
- signal
- input
- trigger
- time
- Prior art date
Links
Landscapes
- Manipulation Of Pulses (AREA)
- Compression, Expansion, Code Conversion, And Decoders (AREA)
Description
Изобретение относится к обработке информации, может быть использовано в устройствах обработки радиолокационной, гидролокационной, оптической или подобной, развертываемой во времени, информации.
Известен временной квантователь сигналов импульсного радиолокатора, входящий в состав бинарного амплитудно-временного квантовате-' . ля, содержащий два триггера и элемент совпадения [ 1 ].
Если входной сигнал Попадает одновременно 1 в несколько интервалов временного квантования, стандартные сигналы на выходе временного квантователя формируются в каждом из этих интервалов, т.е. возникает неоднозначность.
Наиболее близко к предлагаемому устройство временного квантования, содержащее пороговый блок, первый вход которого подключен к выходу приемника радиолокационной станции, а второй служит для установки порога амплитудного квантования (2). Выход порогового блока соединен с первым входом трехвходового элемента совпадения, выход которого подсоединен к· двум триггерам, формирования стандартных импульсов. К выходу порогового блока присоединен также через инвертор первый вход дополнительного триггера, выход которого соединен со вторым входом элемента совпадения, на третий вход которого подаются импульсы временного квантования. Выход первого триггера соединен со вторым входом дополнительного триггера.
Условием появления импульса на; выходе элемента совпадения является одновременное наличие на его входах трех сигналов: сигнала разрешения с выхода дополнительного триггера, импульса временного квантования и амплитудно-квантованного импульса с выхода порогового блока. Если амплитудно-квантованный импульс поступит на первый вход элемента совпадения во время отсутствия на ее третьем входе импульса временного квантования, то стандартный импульс на выходе квантования не сформируется и данный амплитудноквантованный импульс не зафиксируется, в результате чего увеличится вероятность пропуска сигнала на выходе амплитудно-временного кван-
739723 -'· 4 тора 1 сигнал отсутствует, а с его выхода на первые входы элементов совпадения 5 и 6 ' подается разрешающий сигнал .
В исходном состоянии с первого выхода 5 триггера 4 на второй вход элемента совпадения 2 поступает разрешающий сигнал Т$, а со второго выхода триггера 4 на второй вход элемента совпадения 5 подается сигнал Tfe, инверсный по отношению к Т5.
Импульс Tt, поступающий на первый вход триггера 10, устанавливает его в единичное состояние, формируя на его первом выходе передний фронт сигнала Т?, а. на втором выходе - задний фронт сигнала Тй, инверсный по отношению к Т?. По сигналу Та, подаваемому на первый вход элемента совпадения 2, на его выходе при наличии сигналов Т5 , и Т? формируется сигнал Тд, устанавливающий триггер 3 в единичное состояние, при
2о котором на его выходе и выходе временного квантователя формируется передний фронт сигнала Т1о. По сигналу Т^, поступающему на второй вход триггера 3, формируется задний фронт сигнала Т(о, а триггер 3 устанавли25 вается в нулевое состояние.
При установлении устройства в исходное состояние возможны два случая:
1) Импульс расположен только в одном интервале временного квантования (первый эд из серии импульсов , показанных на фиг. 2);
2) Импульс ΐγ расположен в нескольких интервалах временного квантования (второй, третий и четвертый из серии импульсов 1/ , показанных на фиг. 2).
В первом случае к моменту формирования сигнала Тд сигнал Tt на входе инвертора 1 отсутствует и с инвертора 1 на первый вход схемы совпадения 10 подается разрешающий сигнал Тд. При поступлении на второй вход элемента 40 совпадения 6 сигнала Тд на ее выходе формируется сигнал Т(Ъ , поступающий через элемент ИЛИ на второй вход триггера 10 и устанавливающий его в исходное состояние, при котором сигнал Т? равен нулю, а сигнал Т8 45 поддерживает триггер 4 в единичном состоянии. После этого устройство готово для временного квантования сигнала Тд следующего интервала;
Во втором случае к моменту формирования сигнала Тд сигнал Ϊ£ еще присутствует на входе инвертора 1 и на'первом входе элемента совпадения 7, поэтому на выходе инвертора 1 сигнал Тд отсутствует, а схемы совпадения 5, 6 заперты. По импульсу Тд на выходе схемы совпадения 7 формируется сигнал Тд^, устанавливающий триггер 4 в нулевое состояние, при котором сигнал Т5 равен нулю, а сигнал Т6, поступающий на второй вход схе3 тователя, что и является недостатком устронства. *''........“ ·...... .........---- - - ·
Целью изобретения является повышение достоверности. . ’
Цель изобретения достигается тем, что в устройство временного квантования, содержащее первый, второй и третий триггеры, инвертор и первый элемент совпадения, выход которого соединен с первым входом первого триггера, а один из входов - с первым выходом 'второго триггера, введены второй, третий и четвертый элементы совпадения, элемент ИЛИ и элемент задержки, причем вход инвертора Соединен с. одним из входов третьего триггера и Четвертого элемента совпадения, а выход еГо - с одним из входов второго и третьего элементов совпадения, вторые входы третьего и четвертого элементов совпадения через элемент задержки подсоединены к выходу первого элемента совпадения, выходы второго, третьего элементов совпадения соединены соответственно С первым и вторым входами элемента ИЛИ, выход которого подсоединен ко второму входу третьего триггера, второй вход которого соединен с одним из входов второго триггера, второй вход которого присоединен R'выходу четвертого элемента совпадения, а второй выход - ко второму входу второго элемента совпадения.
На фиг. 1 представлена структурная электрическая схема устройства временного квантования, а на фиг. 2 - временные диаграммы, поясняющие его работу. В устройство входят инвертор 1, первый элемент совпадения 2, первый триггер 3, второй триггер 4, второй элемент совпадения 5, третий элемент совпадения 6, четвертый элемент совпадения 7, элемент ИЛИ 8, элемент задержки 9 и третий триггер 10.
Устройство работает следующим образом.
: На его Вход поступают двоично-квантованные и нормированные по амплитуде сигналы , длительность которых определяется временем превышения сигналом порога амплитудного квантования и может быть произвольной. Задачей временного квантователя является нормирование сигналов Т4 по длительности, распределение сигналов Т3 по интервалам временного квантования с запретом формирования нескольких сигналов по одному сигналу Тр если, он попадает одновременно в несколько интервалов временного квантования.
На второй и третий входы подаются тактовые импульсы Т4 и Т3, период следования которых определяет интервал временного квантования. ч .
В исходном состоянии при отсутствии сигнала Tt на первых входах триггера 10 и элемента совпадения 7. а также на входе инверi t/,· ·.
мы совпадения 5, разрешает формирование сигнала по сигналу Т4. Пс сигналу Т4 после окончания сигнала 1\ формируется сигнал Т χ, устанавливающий триггер в нулевое состояние. При этом передним фронтом сиг- 5 нала Τρ триггер 4 устанавливается в единичное состояние. После этого устройство готово к временному квантованию следующего сигнала Т4.
Таким образом, наличие дополнительно вве- щ денных элемента задержки, трех схем совпадения, элемента ИЛИ и соответствующих связей позволяем производить временное квантование входных сигналов без пропусков. В результате этого устройство обладает более высокой f$ надежностью квантования сигналов.
Claims (2)
- Изобретение относитс .к обработке информации , может быть использовано ,в устройствах обработки радиолокационной, гидролокацион-. ной, оптической или подобной, развертываемой во времени, информации. Известен временной квантователь сигналов импульсного радиолокатора, вход щий в состав бинарного амплитудно-временного квантовате- . л , содержащий два триггера и элемент совпадени (1 . Если входной сигнал Попадает одновременно в несколько интервалов временного квантовани , стандартные сигналы на выходе временного квантовател формируютс в каждом из этих интервалов, т.е. возникает неоднозначность . Наиболее близко к предлагаемому устройств временного квантовани , содержащее пороговый блок, первый вход которого подключен к выходу приемника радиолокационной станции, а второй служит дл установки порога амплитудного квантовани 2. Выход порогового блока соединен с первым входом трехвходовото эле (:мента совпадени , выход которого подсоединен К двум триггерам, формировани стандартных импульсов. К выходу порогового блока присоединен также через инвертор первый вход дополнительного триггера, выход которого соединен со вторым входом элемента совпадени , на третий вход которого подаютс импульсы временного квантовани . Выход первого триггера соединен со вторым входом дополнительного триггера. Условием по влени импульса на вьжоде элемента совпадени вл етс одновременное наличие на его входах трех сигналов: сигнала разрешени с выхода дополнительного триггера , импульса временного квантовани и амплитудно-квантованного импульса с выхода порогового блока. Если амплитудно-квантованный импульс поступит на первый вход элемента совпадени во врем отсутстви на ее третьем входе импульса временного квантовани , то стандартный импульс на выходе квантовани не сформируетс и данный амплитудноквантованный импульс не зафиксируетс , в результате чего увеличитс веро тность пропуска сигнала на выходе амплитудно-временного кван3 товател , что и вл етс недостатком устронства .---..-..--.. Целью изобретени вл етс повьпиение дост верности., Цель изобретени достигаетс тем, что в устройство временного квантовани , содержащее первый, второй и третий триггеры, инвертор и первый элемент совпадени , выход кото рого соединен с первым входом первого трчггёра , а один нз входов - с первым выходом второго триггера, введены второй, третий и четвертый элементы совпадени , элемент ИЛИ йэлежеЯ1г задержки, причем вход инвертора Соединен с. одним из входов третьего триггера и четвертого элемента совпадени , а выход (ёГо - с одним из входов второго и третьего элементов совпадени , вторые входы третьего и четвертого элементов совпадени через эле™ЙёГт задержки подсоединены к выходу первого элемента совпадени , выходы второго, iirettero элементов совпадени соединены соот TSefctBeiffflO с первым и вторым входами элемента ИЛИ, выход которого подсоединен ко второму входу третьего триггера, второй вход которбгй соединен с одним из входов второго триггера, второй вход которого присоединен иВьГхбДУ четвертого элемента совпадени , а второй выход - ко втopoмy входу второго элемента совпадени . На фиг. 1 представлена структурна электр ческа схема устройства временного квантовани , а на фиг. 2 - временные диаграммы, по сн ющие его работу. В устройство вход т инвертор 1, первый элемент, совпадени 2, первый триггер 3, второй триггер 4, второй элемент совпадени 5, третий элемент совпадени 6, четвертый элемент совпадени 7, элемент ИЛИ 8, элемент задержки 9 и третий триггер 10. Устройство работает следующим образом. На его Вход поступают двоично-квантованные и нормированные по амплитуде сигналы Т длительность которых определ етс временем гфёВЬшГенй сигналбм порога амплитудного квантовани и может быть произвольной. Задачей временного квантовател вл етс нормирование сигналов Tj по длительности, распределение сигналов Т по интервалам вр менного квантовани с запретом формировани нескольких сигналов по одному сигналу Т, если, он попадает одновременно в несколько интервалов временного квантовани . На второй и третий входы подаютс тактовые тлпульсы Т и Т, период следовани которых определ ет интервал временного ква товани ., В исходном состо нии при отсутствии сигнала Т на первых входах триггера 10 и эле мента совпадени 7. а также на входе инвертора 1 сигнал отсутствует, а с его выхода на первые входы элементов совпадени 5 и 6 подаетс разрешающий сигнал Т. В исходном состо нии с первого выхода триггера 4 на второй вход элемента совпадени 2 поступает разрешающий сигнал Тд, а со второго выхода триггера 4 на второй вход элемента совпадени 5 подаетс сипгал Т, , инверсный по отношению к Тд. Импульс Tj, поступающий на первый вход триггера 10, устанавливает его в единичное состо ние, формиру на его первом выходе передний ,фронт сигнала Т.,, а. на втором выходе - задний фронт (угнала Tg, инверсный по отношению к Т.,. По сигналу Тд,, подаваемому на первый вход элемента совпадени 2, на его выходе при наличии сигналов Т и Т., формируетс сигнал Тд, устанавливающий триггер 3 в единичное состо ние, при котором на его выходе и выходе временного квантовател формируетс передний фронт сигнала Т,о. По сигналу Т, поступающему на второй вход триггера 3, формируетс задний фронт сигнала T,Q , а триггер 3 устанавливаетс в нулевое состо ние. При установлении устройства в исходное состо ние возможны два случа : 1) Импульс Т расположен только в одаом интервале временного квантовани (первый «з серии импульсов Т, показанных на фиг.2); 2) Импульс Tj расположен в нескольких интервалах временного квантовани (второй, третий и четвертый из серии импульсов Tj , показаннь1Х на фиг. 2). В первом случае к моменту формировани сигнала Тд сигнал Тj на входе инвертора 1 отсутствует и с инвертора 1 на первый вход схемы совпадени 10 подаетс разрешающий сигнал Т. При поступлении на второй вход элемента совпадени 6 сигнала Тд на ее выходе формируетс сигнал Т,,,, , поступающий череэ элемент ИЛИ на второй вход триггера 10 и устанавливающий его в исходное состо ние, при котором сигнал Т., равен нулю, а сигнал Tg поддерживает триггер 4 в единичном состо нии . После этого устройство готово дл временного квантовани сигнала Т следующего интервала; Во втором случае к моменту формировани сигнала Тд сигнал Tjj еще присутствует на входе инвертора 1 и на первом входе элемента совпадени 7, поэтому на выходе инвертора 1 сигнал 1 отсутствует, а схемы совпадени 5, 6 эапёрты. По импульсу Тд на выходе схемы совпадени 7 формируетс сигнал Тj, устанавливающий триггер 4 в нулевое состо ние, при котором Т равен нулю, а сигнал Т, поступающий на второй вход схемы совпадени 5, разрешает формирование сигнала Tj. по сигналу J. Пс сигналу Т после окончани сигнала Т фор1 дируетс сиг нал Т, 2, устанавливающий триггер в нулевое состо ние. При этом передним фронтом сигнала Т триггер 4 устанавливаетс в единичное состо ние. После этого устройство готово к временному квантованию следующего сигнала Т. Таким образом, наличие дополнительно введенных элемента задержки, трех схем совпадени , элемента ИЛИ и соответствующих св зей позвол ет производить временное квантова ние входных сигналов без пропусков. В резуль тате этого- устройство обладает более высокой надежностью квантовани сигналов. Формула изобретени Устройство временного квантовани , содержащее первый, второй и третий триггеры, инвертор и первый элемент совпадени , выход которого соединен с первым входом первого триггера, а один из входов - с первым выходом второго триггера, отличающеес тем. Что, с целью повышени достоверности , оно снабжено вторым, третьим и четвертым элементами совпадени , элементом ИЛИ к элементом задержки, причем вход инвертора соединен с оданм иэ входов третьего триггера и четвертого элемента совйадени , а выход его - с одним из входов второго и третьего элементов совпадени , вторые входы третьего и четвертого элементов совпадени через элемент задержки подсоединены к выходу первого элемента совпадени , выходы второго и третьего элементов совпадени соединены Соо ветственно с первым и вторым входами элемента ИЛИ, выход которого подсоединен, ко втором} входу третьего триггера, i второй выход которого соединен с одним из входов второго триггера, второй вход которого присоединен к выходу четвертого элемента совпадени , а второй выход - ко второму входу второго элемента совпадени . Источники, информации, прин тые во внимание при экспертизе 1.Кузьмин С. 3. {фрова обработка радиолокационной информации, Сов. радио, Москва, 1967, с. 148-151.
- 2.Авторское свидетельство СССР N 304683, кл. Н 03 К 5/153, 1968 (прототип).
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU762380500A SU739723A1 (ru) | 1976-07-02 | 1976-07-02 | Устройство временного квантовани |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU762380500A SU739723A1 (ru) | 1976-07-02 | 1976-07-02 | Устройство временного квантовани |
Publications (1)
Publication Number | Publication Date |
---|---|
SU739723A1 true SU739723A1 (ru) | 1980-06-05 |
Family
ID=20668545
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU762380500A SU739723A1 (ru) | 1976-07-02 | 1976-07-02 | Устройство временного квантовани |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU739723A1 (ru) |
-
1976
- 1976-07-02 SU SU762380500A patent/SU739723A1/ru active
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US3947697A (en) | Synchronizing circuit including two flip-flops and circuit means to protect a synchronized signal from an unstable state of the flip-flops | |
US4694291A (en) | Device for transmitting a clock signal accompanied by a synchronization signal | |
SU739723A1 (ru) | Устройство временного квантовани | |
US2535266A (en) | Blanking pulse generating circuit | |
US3487317A (en) | System for isolating a single pulse from a series of pulses | |
GB1507652A (en) | Circuit arrangement for indicating within an incoming pulse train only signal pulses having a length exceeding a limit value | |
SU839041A1 (ru) | Частотный дискриминатор | |
SU434581A1 (ru) | Устройство синхронизации импульсов | |
SU553737A1 (ru) | Устройство синхронизации | |
SU1091162A2 (ru) | Блок приоритета | |
SU409353A1 (ru) | Устройство для синхронизации импульсов | |
SU1272511A2 (ru) | Селектор дл импульсных асинхронных систем св зи | |
SU1167729A2 (ru) | Делитель частоты импульсов | |
SU807487A1 (ru) | Селектор сигналов по длительности | |
SU873397A1 (ru) | Бинарный амплитудно-временной квантователь | |
SU1106022A1 (ru) | Логический узел | |
SU790217A1 (ru) | Устройство дл задержки импульсов | |
SU739727A1 (ru) | Селектор широтно-импульсных сигналов | |
SU744622A1 (ru) | Устройство дл определени отклонени частоты импульсной последовательности от заданной | |
SU869009A1 (ru) | Селектор импульсов по длительности | |
US3207928A (en) | Pulse width discrimination circuit | |
SU451172A1 (ru) | Генератор пр моугольных импульсов | |
SU871319A1 (ru) | Формирователь импульсов малой длительности | |
SU437208A1 (ru) | Синхронизатор импульсов | |
SU983978A1 (ru) | Частотно-фазовый компаратор |