SU734893A1 - Система дл передачи и приема данных с решающей обратной св зью - Google Patents

Система дл передачи и приема данных с решающей обратной св зью Download PDF

Info

Publication number
SU734893A1
SU734893A1 SU782563115A SU2563115A SU734893A1 SU 734893 A1 SU734893 A1 SU 734893A1 SU 782563115 A SU782563115 A SU 782563115A SU 2563115 A SU2563115 A SU 2563115A SU 734893 A1 SU734893 A1 SU 734893A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
output
unit
control unit
information
Prior art date
Application number
SU782563115A
Other languages
English (en)
Inventor
Анатолий Григорьевич Андрущенко
Валерий Иванович Глушков
Владимир Акимович Комиссаров
Павел Михайлович Табатчиков
Владимир Васильевич Федоренко
Original Assignee
Предприятие П/Я М-5156
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я М-5156 filed Critical Предприятие П/Я М-5156
Priority to SU782563115A priority Critical patent/SU734893A1/ru
Application granted granted Critical
Publication of SU734893A1 publication Critical patent/SU734893A1/ru

Links

Landscapes

  • Arrangements For Transmission Of Measured Signals (AREA)

Description

(54) СИСТЕМА ДЛЯ ПЕРЕДАЧИ И ПРИЕМА ДАННЫХ С РЕШАЮЩЕЙ ОБРАТНОЙ СВЯЗЬЮ
1
Изобретение относитс  к радиотехнике и может быть использовано дл  организации обмена информацией между двум  пунктами .
Известна система дл  передачи и приема данных с решающей обратной св зью, содержаща  на передающей стороне последовательно соединенные датчик информации первый элемент ИЛИ, кодирующий блок, модул тор и второй элемент ИЛИ, выход которого подключен ко входу дискретного канала св зи, при этом выход блока управ- ю лени  соединен с управл ющими входами датчика информации, модул тора, кодирующего блока, элемента И и накопител , выход которого подключен ко входу элемента И, выход которого соединен со вторым входом элемента ИЛИ, выход которого подключен ко входу накопител , а вход и выход блока дешифрировани  сигналов обратной св зи соединены соответственно с выходом канала обратной св зи и входом блока управлени , на приемной стороне - демодул тор, 20 решающий блок, блок управлени  и последовательно соединенные декодирующий блок, накопитель, элемент И и получатель 1 нформации , причем выходы блока управлени 
подключены к управл ющим входам получател  информации, элемента И, накопител , декодирующего блока и формировател  сигналов обратной св зи, выход которого соединен со входом канала обратной св зи, а вход демодул тора и выход решающего блока соединены соответственно с выходом дискретного канала св зи и входом блока управлени  1.
Однако известна  систем.а имеет низкую помехоустойчивость.
Цель изобретени  - повышение помехоустойчивости .
Дли этого в систему дл  передачи и приема данных с решаюшей обратной св зью, содержащую на передающей стороне последовательно соединенные датчик информации, первый элемент ИЛИ, кодирующий блок, модул тор и. второй элемент ИЛИ, выход которого подключен ко входу дискретного канала св зи, при этом выход блока управлени  соединен с управл ющими входами датчика информации, модул тора, кодирующего блока, элемента И и накопител , выход которого подключен ко входу элемента И, выход которого соединен со вторым входом
элемента ИЛИ, выход которого подключен ко входу накопител , а вход и выход блока дешифрировани  сигнала обратной св зи соединены соответственно с выходом канала обратной св зи и входом блока управлени , на приемной стороне - демодуд тор , решающий блок, блок управлени  и последовательно соединенные декодирующий блок, накопитель, элементы И и получатель информации, причем выходы блока управлени  подключены к управл ющим вхо
.дам получател  информации, элемента И, накопи.тел , декодирующего блока и формировател  сигналов обратной св зи, выход которого соединен со входом какала обратной св зи, а вход демодул тора и выход рещающего блока соединены соответственно с выходом дискретного канала св зи и входом блока управлени , на передающей стороне введен дополнительный модул тор, входы которого соединены соответственно с выходами кодирующего блока и блока, управлени , а выход дополнительного модул тора подключен ко второму входу второго элемента ИЛИ, на приемной стороне введены элемент ИЛИ, дополнительный демодул тор, и анализатор вида молаул ции, выход к&торого подключен к первому входу решающего блока, второй вход которого соединен со входом декодирующего блока и выходом
элемента ИЛИ, входы которого соединены с выходами демодул тора и дополнительного демодул тора, бход которого соединен с выходом дискретного канала св зи и входом анализатора вида модул ции, второй вход которого соединен с дополнительным выходом блока управлени .
На чертеже изображена функциональна  схема предложенной системы.
Устройство содержит на передающей стороне последовательно соединенные датчик 1 информации, первый элемент 2 ИЛИ, кодирующий блок 3, модул тор 4 и второй
элемент 5 ИЛИ, выход которого подключен ко в.ходу дискретного канала б св зи. Выход блока 7 управлени  соединен с управл ющими входами датчика 1 информации, модул тора 4, кодирующего блока 3, элемента 8 И и накопител  9, выход которого подключен ко входу элемента 8 И. Выход элемента 8 И соединен со вторым входом элемента 2 ИЛИ, выход которого подключен ко входу накопител  9. Вход и выход блока 10 дещифровани  сигнала обратной св зи соединены соответственно с выходом канала 11 обратной св зи и входом блока 7 управлени .
На приемной стороне система содержит демодул тор 12, рещающий блок 13, блок 14 управлени  и последовательно соединенные декодирующий блок 15, накопитель 16, элемент 17 И и получатель 18 информации.
Выходы блока 14 управлени  подключены к управл ющим входам получател  18 информации . Элемента 17 И, накопител  16, декодирующего блока 15 и формировател 
19 сигналов обратной св зи, выход которого соединен со входом канала 11 обратной св зи. Вход демодул тора 12 и выход рещающего блока 13 соединены соответственно с выходом дискретного канала 6 св зи и входом блока 14 управлени .
Входы дополнительного модул тора 20 соединены соответственно с выходами кодирующего блока 3 и блока 7 управлени , а выход дополнительного модул тора 20 подключен ко второму входу второго элемента 5 ИЛИ.
Второй вход рещающего блока 13 соединен со входом декодирующего блока 15 и выходом элемента 21 ИЛИ, входы которого соединены с выходами демодул тора 12 и дополнительного демодул тора 22. Вход дополнительного демодул тора 22 соединен с выходом дискретного канала 6 св зи и входом анализатора 23 вида модул ции, второй вход которого соединен с дополнительным выходом блока 14 управлени , а выход подключен к первому .входу рещающего блока 13.
Система работает следующим образом.
Кодова  комбмаци  с датчика 1 информации в неизбыточном коде через первый вход элемента 2 ИЛИ поступает в накопитель 9, где запоминаетс , и в кодирующий блок 3, в котором производитс  преобразование кодовой комбинации, из неизбыточHord кода в избыточный. С выхода кодирующего блока кодова  комбинаци  через модул тор 4, модулирующий кодовую комбинацию по закону, прин тому дл  передачи ее по дискретному каналу св зи, поступает на вход элемента 5 ИЛИ и с выхода ее в дискретный канал 6 св зи. С выхода дискретного , канала 6 св зи кодова  комбинаци  поступает на входы демодул торов 12 и 22, в одном из которых осуществл етс  их демодул ци , и на вход анализатора 23 вида модул ции. С выхода одного из демодул торов принимаема  кодова  комбинаци  через элемент 21 ИЛИ поступает на вход декодирующего блока 15, в котором осуществл етс  преобразование кодовой комбинации из избыточного кода в неизбыточный , и на вход решающего блока 13, в качестве которого может использоватьс , например, устройство обнаружени  ощибок избыточного кода. С выхода декодирующего блока 15 производитс  запись прин той кодовой комбинации в накопитель 16.
В решающем блоке 13 принимаетс  одно из двух решении: либр кодова  комбинаци  выдаетс  получателю 18 информации, либо кодова  комбинаци  стираетс .
В анализаторе 23 вида модул ции производитс  определение вида модул ции, с которым поступает кодова  комбинаци , причем при включении системы передачи данных в анализатор 23 вида модул ции вводитс  сигнал о признаке вида модул ции, с которым должна поступить перва  кодова 
5
комбинаци  (например, пр:1чнак первого вида модул ции).
При соответствии вида модул ции ожидаемому и отсутствии ошибок решающим устройством принимаетс  решение на выдачу прин той кодовой комбинации получателю 18 информации.
В этом случае в блоке 14 управлени  формируютс  управл ющие сигналы, с помош ,ью которых прин та  кодова  комбинаци  списываетс  с накопител  16 и через элемент 17 И подаетс  на вход получател . 18 информации. Одновременно из блока 14 управлени  выдаетс  управл ющий сигнал на вход формировател  19 сигналов обрат-, ной св зи, в котором формируетс  комбинаци  «Подтверждение, подаваема  на вход канала 11 обратной св зи. С выхода канала 11 обратной св зи комбинаци  «Подтверждение поступает на вхрд блока 10 дешифрировани  сигналов обратной св зи.
Если приход ща  комбинаци  дешифрирована как комбинаци  «Подтверждение, то на вход блока 7 управлени  подаетс  соответствующий сигнал. Блок 7 управлени  производит запрос от датчика 1 информации следующей комбинации, котора  так же, как и предыдуща , передаетс  в канал св зи и с тем же видом модул ции. Элемент 8 И в этом случае закрыт, и ранее переданна  кодова  комбинаци , хран ща с  в накопителе 9, стираетс  при поступлении новой кодовой комбинации.
При обнаружении ошибки в прин той кодовой комбинации решающим блоком 13 принимаетс  решение настирание, и кодова  комбинаци , записанна  в накопителе 16 стираетс , а из блока 14 управлени  выдаетс  управл ющий сигнал на вхОд формировател  19 сигналов обратной св зи, в котором формируетс  комбинаци  «Запрос, и сигнал в анализатор 23 вида модул ции, в котором производитс  запоминание того, что следующа  кодова  комбинаци  должна поступить с другим видом модул ции.
Если блоком 10 дешифрировани  сигналов обратной св зи поступающа  на его вход комбинаци  дешифрирована как «Запрос , то на вход блока 7 управлени  поступает соответствующий управл ющий сигнал . Блок 7. управлени -осуществл ет управление элементами передающей стороны предложенной системы таким образом, что производитс  повторна  передача комбинации , хран щейс  в накопителе 9, с другим видом модул ции,; т. е. через дополнительный модул тор 20. При отсутствии ошибок в прин той кодовой комбинации и соответствии вида модул ции, с которым поступила кодова  комбинаци , ожидаемому в рещающем блоке 13 принимаетс  решение на выдачу кодовой комбинации получателю 1,8 информации и передачу по каналу 11 обратной св зи комбинации «Подтверждение.
6
При искажении комбинации «Подтверждение эквивалентно комбинации «Запрос с передающей стороны производитс  пов . торна  передача кодовой комбинации с другим видом модул ции. Тогда поступивша 
кодова  комбинаци  не передаетс  получателю информации, так как вид модул ции не соответствует ожидаемому, и решающим блоком 13 принимаетс  решение на стирание прин той кодовой комбинации, записанной в накопителе 16, передачу по каналу 11 обратной св зи повторной комбинации «Подтверждение и введение в анализатор 23 вида модул ции признака смены вида модул ции .
Дл  образовани  вставки в предложенной системе необходимо, чтобы кодова  комбинацИ  первый раз была прин та без ошибок , в канале 11 обратной св зи произошло искажение комбинации «Подтверждение и произощло искажение модул ции символов повторной кодовой комбинации таким образом , чтобы анализатор 23 вида модул ции восприн л ее, как модул цию прежнего вида.
Предложенна  система обладает более высокой технико-экономической эффективностью по сравнению с известной, так как
при ее использовании веро тность ошибочного приема информации определ етс  величиной веро тности необнаружени  ошибки , т. е. на несколько пор дков меньше, чем в известной системе передачи данных, причем уменьшение веро тности ошибочного приема информации в предложенной системе осуществл етс  без увеличени  избыточности передаваемы.х комбинаций, что позвол ет увеличит скорость передачи информации .

Claims (1)

  1. Формула изобретени 
    Система дл  передачи и приема данных с решающей обратной св зью, содержаща 
    на передающей стороне последовательно соединенные датчик информации, первый элемент ИЛИ, кодирующий блок, модул тор и второй элемент ИЛИ, выход которого подключен ко входу дискретного канала св зи, при этом выход блока управлени  соединен с управл ющими входами датчика информа- ций , модул тора, кодирующего блока, элемента И и накопител , выход которого подключен ко входу элемента И, выход которого соединен со вторым входом элемента
    ИЛИ, выход которого подключен ко входу накопител , а вход и выход блока дешифрировани  сигналов обратной св зи соединены соответственно с вьтходом канала обратной св зи и входом блока управлени , на приемной стороне - демодул тор, решающий блок, блок управлени  и последовательно соединенные декодирующий блок, накопитель, элемент И и получатель информации , причем выходы блока управле:; i , 7. Нй  подключены к управл ющим .входам получател  информации, элемента И, накопител , декодирующего блока и формировател  сигналов обратной св зи, выход которого соединен со входом канала обратной Шй:зй,а в;хбд демодул тора й бь1хЪ д решающего блока соедййены соответственно с вы хбйбм дискретного канала св зи и входом блокауггравлени , отличающа с  тем, что, с целью повышени  помехоустойчивости, на передающей сторойге ввеДёН дш 0лйительный йодул тор, входы которогосоединены соответственно с выходами кодирующего блока,и блока управлени , а выход, дополнительного модул тора подключен ко второму входу второго элемента ИЛИ, на приемной с гЪроне введены элемент ИЛИ, допол; .,-- ;{М. 3 ,8. нительный демодул тор и анализатор вида модул ции, выход которого подключен к первому в-ходу решающего блока, второй вход которогб соединен со входом декодирующего блока и выходом элемента ИЛИ, входы которого соединены с выходами демодул тора и дополнительного демодул тора, вход которого соединен с выходом дискретного канала св зи и входом анализатора вида модул ции, второй вход которого соединен с дополнительным выходом блока управлени . Источники информации, прин тие во внимание при экспертизе 1. Пуртов Л. П. Элементы теории передачи дискретной информации, М., «Св зь, 1972, с. 162-167, 186-191.
    iSfcteaa i:-..;.
    22
    0
    L
    А
    S3
SU782563115A 1978-01-03 1978-01-03 Система дл передачи и приема данных с решающей обратной св зью SU734893A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU782563115A SU734893A1 (ru) 1978-01-03 1978-01-03 Система дл передачи и приема данных с решающей обратной св зью

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU782563115A SU734893A1 (ru) 1978-01-03 1978-01-03 Система дл передачи и приема данных с решающей обратной св зью

Publications (1)

Publication Number Publication Date
SU734893A1 true SU734893A1 (ru) 1980-05-15

Family

ID=20741603

Family Applications (1)

Application Number Title Priority Date Filing Date
SU782563115A SU734893A1 (ru) 1978-01-03 1978-01-03 Система дл передачи и приема данных с решающей обратной св зью

Country Status (1)

Country Link
SU (1) SU734893A1 (ru)

Similar Documents

Publication Publication Date Title
US4447903A (en) Forward error correction using coding and redundant transmission
US5640160A (en) Pulse modulation method
EP0054583B1 (en) Method of transmitting binary data sequences and arrangement for enabling the rapid determination of the end of a transmitted binary data sequence
KR960016299A (ko) 제어 시스템, 신호 변조 및 복조 방법
EP0086482B1 (en) Digital signal communication system
BR9914166A (pt) Transmissor e método para transmitir um primeiro e segundo fluxos de bits, sinal de dados realizado em uma onda portadora, receptor e método para receber um fluxo de dados, sistema de comunicação digital, e, método de comunicação digital
KR840007341A (ko) 데이타 송수신 시스템
SU734893A1 (ru) Система дл передачи и приема данных с решающей обратной св зью
US4815105A (en) Selective signalling encoder/decoder for multipoint data communication networks
JPH0823310A (ja) 光信号伝送装置
JPS5952587B2 (ja) デ−タ伝送方式
GB1205722A (en) System for transmitting signals in groups (blocks)
SU809639A1 (ru) Система дл передачи и приема данныхС РЕшАющЕй ОбРАТНОй СВ зью
JP2606593B2 (ja) コマンド伝送システム
US4078225A (en) Arrangement and a method for error detection in digital transmission systems
SU1107144A1 (ru) Устройство дл передачи и приема информации
SU375807A1 (ru) Устройство защиты информации от ошибок
SU745009A1 (ru) Устройство дл приема дискретной информации в системах с решающей обратной св зью
SU767993A1 (ru) Устройство дл передачи и приема дискретной информации с коррекцией ошибок
SU418987A1 (ru) Устройство для передачи-приема циклических номеров информационных блоков систематическогокода
JPH024036A (ja) 光ビーム通信方式
JP2712680B2 (ja) 符号誤り検出方式
SU1241514A1 (ru) Устройство дл передачи сигналов дистанционного управлени и сигнализации
SU809306A2 (ru) Устройство дл защиты от ошибокВ СиСТЕМЕ пЕРЕдАчи C РЕшАющЕйОбРАТНОй СВ зью
SU1252781A1 (ru) Устройство дл передачи и приема цифровой информации