SU734715A1 - Рекурсивный перестраиваемый фильтр - Google Patents

Рекурсивный перестраиваемый фильтр Download PDF

Info

Publication number
SU734715A1
SU734715A1 SU782574180A SU2574180A SU734715A1 SU 734715 A1 SU734715 A1 SU 734715A1 SU 782574180 A SU782574180 A SU 782574180A SU 2574180 A SU2574180 A SU 2574180A SU 734715 A1 SU734715 A1 SU 734715A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
output
filter
counter
control
Prior art date
Application number
SU782574180A
Other languages
English (en)
Inventor
Василий Алексеевич Попов
Александр Львович Зельцов
Геннадий Васильевич Королев
Original Assignee
Ленинградский Институт Авиационного Приборостроения
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Ленинградский Институт Авиационного Приборостроения filed Critical Ленинградский Институт Авиационного Приборостроения
Priority to SU782574180A priority Critical patent/SU734715A1/ru
Application granted granted Critical
Publication of SU734715A1 publication Critical patent/SU734715A1/ru

Links

Landscapes

  • Complex Calculations (AREA)

Description

1
Изобретение относитс  к вычислительной технике.
Известен перестраиваемый фильтр, содержащий управл емый квантующий генератор , перестраиваемый аналого-цифровой преобразователь, пере множит ель, к одному из входов которого подключен блок коэффициентов, а к выходу - накапливаюший сумматор, выход которого  вл етс  выходом фильтра, блок переключени  Диа-. пазоиов, подключенный своими выходами к управл ющему квантуюшему генератору, блоку коэффициентов и запоминающему устройству, к которому он подключен своим входом i )5
Однако данный фильтр имеет сложное управлёнио, что снижает надежность его работы.
Наиболее близким по технической сущности к изобретению  вл етс  фильтр, д содержащий элементы И, ИЛИ, запоминающее УСТ1ЮЙСТБО соспо тш , запоминающее устройство коэф(ицпентов фильтра, умножитель, первый чис;7овой- вход которого соединен с выходом запоминающего .устройства коэффициентов, а выход подключен к числовому входу сумматора, выход сумматора подсоединен к числовому входу первого элемента И, управл ющий вход которого соединен с выходом одновибратора , триггер, единичный вход которого подключен к входной щине тактовых импульсов, нулевой выход триггера подключен к входу одновибратора, а единичный выход соединен с первым входом второго элемента И, ко второму входу которого подключен генератор счетных импульсов, выход второго элемента И подключен ко входу управлени  выборкой. запоминающего устройства состо ни , регистр начального адреса, регистр ад«реса-коэффициентов , регистр адреса записи , схемы сравнени , счетчик выходных дискрет, пусковое устройство, элементы задержки и регистр адреса входных данных 2 .

Claims (2)

  1. Однако данный фильтр не обладает достаточным быстродействием, так как он обрабатывает уже готовую числовую последовательность, котора  записываетс  в записывающее устройство до начала работы. Кроме того, фильтр не монсет работать в реальном времени и имеет более сложную схему, вследствие наличи  запоминающего устройства большой емкости . Цель изобретени  - повьш1ение быстро- цействи  устройства и расширение функциональных возможностей за счет обеспечени  работы в реальном времени с развивающимис , продолжающимис  входными последовательност ми и.с последовательност ми заранее неизвестной длины Поставленна  цель достигаетс  тем, что в рекурсивный перестраиваемый фильт содержащий элементы И, ИЛИ, запоминаю щее устройство состо ни , запоминбиощее устройство коэффициентов, умножитель, первый вход которого соединен с выходом запоминающего устройства коэффициентов, выход умножител  подключен ко входу сумматора, выход сумматора подключен к выходу фильтра и ко входу пернюго элемента И, управл ющий вход которого соединен с выходом одновибратора, триггер единичный вход которого подключен к тактовому входу фильтра, нулевой выход триггера подключен к входу одновибратор единичный выход соединен с первым вход второго элемента И, второй вход которог подключен к выходу генератора импульсов выход второго элемента И подключен к первому управл ющему входу запоминающего устройства состо ни , введены счет чики и дещифратор адреса, гфичем выход первого счетчика подключен к адресному входу запоминающего -стройства коэффициентов , вход первого счетчика соединен с выходом первого элемента ИЛИ, первый вход которого подключен к выходу второго элемента И, вход дешифратора адреса подключен к выходу первого счотчика , выход - к нулевому входу триггера выход второго счетчика через третий элемент И подключен к первому входу второго элемента ИЛИ, выход которого подключен к адресному входу запоминающего устройства состо ни , вход второго счетчика и управл ющий вход третьего элемента И подключены квыходу одновибратора , вход третьего счетчика соединен с выходом второго элемента И, выход третьего счетчика через четвертый элемент И подключен к второму входу второго элементI) ИЛИ, первый вход тре154 тьего элемента ИЛИ подключен к тактовому входу фильтра, второй вход - к выходу второго элемента И, выход третьего элемента ИЛИ подключен к управл ющему входу четвертого элемента И, Ш1формационный вход п того элемента И соеди нен с информационным входом фильтра, управл ющий йход.соединен с тактовым входом фильтра, выход п того элемента И через четвертый элемент ИЛИ подключен ко второму входу умножител  и через п тый элемент ИЛИ соединен с информационным входом, запомипаюшегх) устройства состо ни , вход п того элемента ИЛИ соединен с выходом первого элемента И, выход запоминающего устройства состо ни  подключен ко входу четвертого элемента ИЛИ, второй управл ющий вход запоминающего устройства состо ни  соединен с выходом щестого элемента ИЛИ, входы которого соединены соответственно с тактовым входом фильтра и с выходом одновибра- тора, управл ющий вход запоминающего устройства коэффициентов соединен с выходом седьмого элемента ИЛИ, входы которого подключены соответственно к выходу второго элемента И и к тактовому входу фильтра, управл юи.ий вход умножител  соединен с выходом восьмого элемента ИЛИ, входы которо1Х) соединены соответственно с тактовым входом фильтра и с выходом BTOfjoro элемента И, управл ющий вход сумматора соединен с тактовым входом фильтра, управл кгЩие входь первого, второго и третьего счетчиков подключены к управл ющему входу фильтра, второй вход перЕюго элемента ИЛИ соединен с выходом одновибратора. Схема фильтра представлена на чер- теже. Фильтр включает сумматор 1, элементы 2-1 - 2-5 И, счетчик 3, умножитель 4, запоминающее ycTfxjiicTBO 5 коэффициентов, триггер 6, одновибратор 7f запоминаюиюе устройство 8 состо ни , дещифратор 8 адреса, элементы 10-1 1О-8 ИЛИ, генератор 11 импульсов, счетчики 12 и 13, управл ющий, тактовый и информационный входыг 14, 15 и 16 фильтра, выход 17 фильтра. Фильтр работает следующим образом. По импульсу начальной устоювки, поступающему на вход 14 фильтра, счетчики 12 и 13 устанавливаютс  в исходное состо ние. По тактовому импульс;у. поступившее на вход 16 значение через элементы 2-5 и поступлет на вход умножител  4, на другой вход которо1Х) подаетс  соответствующий коэффициент 57 фильтра подачей тактового импульса чере эломонт 10-7 на вход управлени  выборкой олпоминаютего устройства 5. Эти значени  перемножаютс  через элементы 2-5 и 1О-5, входной сигнал подаемс  в запоминаюи.-е устройство состо ни  8 и записываетс  по адресу, определ емому состо нием счетчика 3, значение ко- торог-о через элементы 2-4 и 1О-2 поступает на адресный вход запоминающего устройства 8. На управл ющий вход элемента 2-4 через элемент 1О-3 также подаетс  тактовый импульс. Триггер 6 устанЬвливаетс  в единичное состо ние. ЭлеР/ент 2-2 открываетс  и импульсы от генератора 18 поступают на вход счетчика 3 и через элемент 1О-1 на вход счет чика 12 и измен ют их значени , обеспечива  последовательность поступлени  на умножитель 4 данных и соответствуюших коэффициентов из устройства 5. Импульсь; с выхода элемента 2-2 поступают также через элементы 10-3 на 2-4, обеспечива  передачу значени  счетчика 3 на адресный вход устройства В, а также на входы управлени  выборкой устройства 8, через элемент 10-7 на управл Ю11;ий вход запоминающего устройства 5, через элемент 10-8 па управл ющий вход умножител , обеспечива  перемножение поступающих величин. В таком режиме фильтр находитс  до тех пор, пока на выходе счетчика -12 не по витс  значение , соответствующее адресу последнего коэффициента фильтра. Тогда на выходе дещифратора адреса 9 образуетс  сигнал, который устанавливает триггер 6 в нулевое состо ние, элемент 2-2 закрываетс , об:овибратор 7 формирует импульс, который , поступа  на управл ющий вход элемента 2-1 и через элемент 10-6 на управл ющий вход записи устройства 8, записывает считанное выходное значение, по адресу, определ емому состо нием счетчика 13. Значение счетчика 13 элемент 2-3, на управл ющий вход которого также подаетс  импульс одновибратора 7, и элемент 10-2 подаетс  на адресный вход устройства 8. После этого сигнала одновибратор 7 измен ет состо ни  счетчиков 12 и 13 на единицу , подготавлива  фильтр к новому циклу. Рскурс;ивный фильтр в два раза болыиим быстродействием по сравне нию с известным, позвол ет работать в реальном времени, т.е. с последовательност ми заранее неизвестной и бесконечной ДЛИНЬ. 156 Формула изобретени   Рекурсивный перестраиваемый филь1-р, содержащий элементы И, ИЛИ, запоминающее устройство состо ни , запоминающее -стройство коэффициентов, умножитель , первый вход которого соединен с выходом запоминающего устройства коэффициентов , ук-шожител  подключен ко входу сумматора, выход которого подключен к выходу фильтра и ко входу первого элемента И, управл ющий вход которого соединен с выходом одновибратора, триггер, единичный вход которого подключен к тактовому входу фильтра, нулевой выход триггера подключен к входу одновибратора , единичный выход соединен с первым входом второго элемента И, второй вход -которого подключен к выходу генератора импульсов, выход второго элемента И подключен к первому управл ющему входу запоминающего -уетройства состо ни , отличающийс  тем, что, с целью повыщени  быстродействи  и расщирени  фут1кциональных возможностей за счет обеспечени  работы в реальном времени с развивающимис , продолжающимис  входными последовательност ми и последовательност ми заранее неизвестной длины, в него введены счетчики и дешифратор адреса, причем выход первого счетчика подклю-чен к адресному входу запоминающего устройства коэффициентов , вход первого счетчика соединен с выходом первого элемента ИЛИ, первый вход которого подключен к выходу второго элемента И, вход дешифратора адреса подключен к выходу первого счетчика , выход - к нулевому входу триггера, выход второго счетчика через третий элемент И подключен к первому входу второго элемента ИЛИ, выход которого подключен к адресному входу запоминающего устройства состо ни , вход второго счетчика и управл ющий вход третьего элемента И подключены к выходу оД1к вибратора , вход третьего счетчика соединен с выходом второго элемента И, выход третьего счетчика через четвертый элемент И подключен к второму входу второго элемента ИЛИ, первый вход третьего элемента ИЛИ подключен к тактовому входу фильтра, второй вход - к выходу второго элемента И, выход элемента ИЛИ подключен к управл ющему входу четвертого элемента И, информационный вход п того элемента И соединен с информационным входом фильтра, управл юший вход соединен с тактовым входом фвльтра, выход п того элемента И переа четвертый элемент ИЛИ подключен ко второму входу умножител  и через п тый элемент ИЛИ соединен с информационным входом запокганаюшего т:тройства состо ни , вход п того элемента ИЛИ соединен с выходом перйого элемента И, запоминаюшего усгройства состо вв  подключен ко входу четвертого элемента ИЛИ, второй управл ющий вход запомвнаюшетх) устройства состо ни  сое waen с выходом шестого элемента ИЛИ, входы которого соединены соответстве 1но с тактовым входом фильтра и с выходом одновибратора, управл ющий вход запоминающего стройства коэффициентов соединен с выходом седьмого элемента ИЛИ, входы которого подключены соответственно к выходу второго элемента Инк так- говому входу фильтра, управл юший ход умножител  соединен с выходом восьмого элемента ИЛИ, входы которого соединены соответственно с тактовым входом фильтра и с выходом второго элемента И, управл ющий вход суглматора соединен с тактовым входом фильтра, управл ющие ВХОДЫ первого, второго и третьего счетчиков подключены к управл ющему входу фильтра, второй вход первого элемента ИЛИ соединен с выходом, одновибратсра.
    Источники информации, прин тые во внимание при экспертизе 1. Авторское свидетельство CCCF
    № 563676, кл. G 06 F 15/34, 1976.
  2. 2. Патент CUl/ № 37О3632, кл. 235-152, кл..С Об F 7/38, 1972 (прототип).
SU782574180A 1978-01-25 1978-01-25 Рекурсивный перестраиваемый фильтр SU734715A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU782574180A SU734715A1 (ru) 1978-01-25 1978-01-25 Рекурсивный перестраиваемый фильтр

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU782574180A SU734715A1 (ru) 1978-01-25 1978-01-25 Рекурсивный перестраиваемый фильтр

Publications (1)

Publication Number Publication Date
SU734715A1 true SU734715A1 (ru) 1980-05-15

Family

ID=20746457

Family Applications (1)

Application Number Title Priority Date Filing Date
SU782574180A SU734715A1 (ru) 1978-01-25 1978-01-25 Рекурсивный перестраиваемый фильтр

Country Status (1)

Country Link
SU (1) SU734715A1 (ru)

Similar Documents

Publication Publication Date Title
KR100220672B1 (ko) 병렬구조를 갖는 시간간격 측정기
SU734715A1 (ru) Рекурсивный перестраиваемый фильтр
SU1550558A1 (ru) Устройство дл сжати информации
SU1401479A1 (ru) Многофункциональный преобразователь
SU928353A1 (ru) Цифровой умножитель частоты
SU758007A1 (ru) Преобразователь частота-напряжение 1
SU1169154A1 (ru) Устройство дл формировани серий импульсов
SU1425834A1 (ru) Устройство дл измерени отношений временных интервалов
SU1591010A1 (ru) Цифровой интегратор
SU1164890A1 (ru) Устройство преобразовани кодов
SU1188696A1 (ru) Цифровой измеритель отношени временных интервалов
SU1013872A1 (ru) Измеритель сдвига фаз
SU1190456A1 (ru) Цифровой умножитель частоты
SU1193652A1 (ru) Цифровой генератор периодических функций
SU1056190A1 (ru) Устройство дл определени разности двух чисел
SU1432509A1 (ru) Устройство дл вычислени полиномов
SU739527A1 (ru) Устройство дл упор доченной выборки значений параметра
SU907840A1 (ru) Устройство дл измерени коэффициента ошибок
SU690609A1 (ru) Цифровой умножитель частоты
SU1049819A1 (ru) Устройство дл измерени средней частоты импульсов нестационарного случайного потока
SU1420546A1 (ru) Цифровой фазометр
SU1520535A1 (ru) Комбинаторное устройство
RU1778716C (ru) Цифровой интенсиметр
SU1486952A1 (ru) Устройство для преобразования в код сопротивлений регулирующих резисторов (5.7)
SU572933A1 (ru) Делитель частоты с дробным коэффициентом делени