SU703916A1 - Устройство дл имитации искажений двоичных сигналов - Google Patents

Устройство дл имитации искажений двоичных сигналов

Info

Publication number
SU703916A1
SU703916A1 SU772498233A SU2498233A SU703916A1 SU 703916 A1 SU703916 A1 SU 703916A1 SU 772498233 A SU772498233 A SU 772498233A SU 2498233 A SU2498233 A SU 2498233A SU 703916 A1 SU703916 A1 SU 703916A1
Authority
SU
USSR - Soviet Union
Prior art keywords
error
output
input
control
shift register
Prior art date
Application number
SU772498233A
Other languages
English (en)
Inventor
Александр Александрович Пыжов
Вячеслав Александрович Светличный
Владислав Захарович Ханин
Виктор Степанович Миронов
Владимир Степанович Пуденков
Алексей Федорович Толочко
Original Assignee
Предприятие П/Я А-3327
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я А-3327 filed Critical Предприятие П/Я А-3327
Priority to SU772498233A priority Critical patent/SU703916A1/ru
Application granted granted Critical
Publication of SU703916A1 publication Critical patent/SU703916A1/ru

Links

Landscapes

  • Detection And Prevention Of Errors In Transmission (AREA)

Description

Изобретение относитс  к радиотехнике и может использоватьс  при разработке и проверке аппаратуры передачи данных.
Известно устройство дл  имитации искажений двоичных сигналов, содержащее последовательно соединенные генератор случайных импульсов, формирователь последовательности и дешифратор I.
Однако известное устройство не позвол ет установить любую заданную кратность ошибок со случайным распределением по длине кодовой комбинации.
Цель изобретени  - обеспечение заданной кратности ошибок со случайным распределением по длине кодовой комбинации.
Дл  этого в устройство дл  имитации искажений двоичных сигналов, содержащее последовательно соединенные генератор случайных импульсов, формирователь последовательности- и дешифратор, введены блок управлени  набором ошибок, накопитель, регистр сдвига, счетчик числа ошибок, блок установки количества ошибок и сумматор по модулю два, при этом выход дешифратора соединен через последовательно соединенные блок управлени  набором ошибок.
на коп ител ь, ре гйстр сдвига с бД ни и из вх о дов сумматора по модулю два, на другой вход котброго подаН йнформаци-онный сигнал , кроме того, управл ющие входы регистра сдвига соединены соответственно с тактовым входом и вторым выходом блока управлени  набором ошибок, третий выход которого соединен с первым входом счетчика числа ошибок, выход которого подключен к управл ющему входу блока управлени  набором ошибок, а второй вход счетчика ошибок соединен с выходом блока установки количества ошибок.
На чертеже приведена структурна  электрическа  схема устройства.
Устройство дл  имитации искажений двоичного сигнала содержит генератор 1
5 случайных импульсов, формирователь 2 последовательности , дешифратор 3, блок управлени  4 набором ошибок, накопитель 5, регистр 6 сдвига, сумматор 7 по модулю два, блок установки 8 количества ошибок, счетчик 9 числа ошибок.
Устройство дл  имитации искажений двоичных сигналов работает следующим образом .
Сигнал с генератора 1 случайных импульсов поступает на формирователь 2, формирующий п случайных последовательностей, которые подаютс  на дешифратор 3, обеспечивающий преобразование входной п-элементной случайной комбинации в выходную m-элементную случайную комбинацию, при этом m 2.
По сигналу начала кодовой комбинации, поступающему на тактовый вход блока уп ,,равл.ени  4 набором ошибок выходна  тэлементна  комбинаци  ощибок с дешифратора 3 поступает через выход блока управлени  4 набором ошибок на первый вход счетчика 9, обеспечивающего счет установленной кратности ощибок, заданной блоком установки 8 количества ошибок, а также начинает накапливатьс  в накопителе 5.
При наборе в накопителе 5 установленной кратности ошибок по сигналу со счетчика 9 блок управлени  4 набором ошибок блокирует выход дешифратора 3 и тем самым прекращает накопление ошибок в накопителе 5.
С приходом следующего сигнала начала кодовой комбинации по тактовому входу устройства происходит перепись накопленного вектора ошибок из накопител  5 в регистр 6 сдвига, установка блока управлени  4 набором ошибок в исходное состо ние и накопление нового вектора ошибок в накопителе 5.
После переписи вектора ощибок из накопител  5 в регистр 6 сдвига по сигналу, поступающему на регистр 6 сдвига со второго выхода блока управлени  4 набором ошибок, вектор ощибок из регистра 6 сдвига поступает в сумматор 7 по модулю два, где накладываетс  на информацию, поступающую синхронно с сигналом начала кодовой комбинации по информационному входу устройства. Искаженна  кодова  комбинаци , на которую наложен вектор ощибок с заданной кратностью ошибок со случайным распределением по длине кодовой комбинации , поступает на выход Устройства.
Технический эффект использовани  данного устройства в отличие от прототипа и других аналогичных устройств заключаетс  в том, что данное устройство может имитировать ошибки от однократной до п-кратной , что повышает точность оценки помехоустойчивости аппаратуры передачи данных и дает возможность получени  конкретных результатов по ошибкообнаруживающей способности кодирующих устройств при любой кратности ошибок, возникающих в канале св зи.

Claims (1)

  1. Формула изобретени 
    Устройство дл  имитации искажений двоичных сигналов, содержащее последовательно соединенные генератор случайных импульсов , формирователь последовательности и дешифратор, отличающеес  тем, что, с целью обеспечени  заданной кратности ошибок со случайным распределением по длине кодовой комбинации, введены блок управлени  набором ощибок, накопитель, регистр сдвига, счетчик числа ошибок, блок установки количества ошибок и сумматор по модулю два, при этом выход дешифратора соединен через последовательно соединенные блок управлени  набором ошибок, накопитель , регистр сдвига с одним из входов сум-, матора по модулю два, на другой вход которого подан информационный сигнал, кроме того, управл ющие входы регистра сдвига соединены соответственно с тактовым входом и вторым выходом блока управлени  набором ошибок, третий выход которого соединен с первым входом счетчика числа ошибок , выход которого подключен к управл ющему входу блока управлени  набором ошибок , а второй вход счетчика ошибок соединен с выходом блока установки количества ошибок.
    Источники информации, прин тые во внимание при экспертизе 1. Авторское свидетельство СССР № 349115, кл. Н 04 М 3/22, 1963 (прототип).
SU772498233A 1977-06-20 1977-06-20 Устройство дл имитации искажений двоичных сигналов SU703916A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU772498233A SU703916A1 (ru) 1977-06-20 1977-06-20 Устройство дл имитации искажений двоичных сигналов

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU772498233A SU703916A1 (ru) 1977-06-20 1977-06-20 Устройство дл имитации искажений двоичных сигналов

Publications (1)

Publication Number Publication Date
SU703916A1 true SU703916A1 (ru) 1979-12-15

Family

ID=20714095

Family Applications (1)

Application Number Title Priority Date Filing Date
SU772498233A SU703916A1 (ru) 1977-06-20 1977-06-20 Устройство дл имитации искажений двоичных сигналов

Country Status (1)

Country Link
SU (1) SU703916A1 (ru)

Similar Documents

Publication Publication Date Title
SU703916A1 (ru) Устройство дл имитации искажений двоичных сигналов
FR2245957B1 (ru)
SU558658A3 (ru) Устройство дл передачи цифровой информации
US3526713A (en) Data signal distorting generator
US3157745A (en) Band width comparison transmission system for recurring similar signals utilizing selective pulse indications
SU605220A1 (ru) Устройство дл моделировани дискретных каналов
SU1084828A2 (ru) Устройство дл моделировани дискретного радиоканала
SU1103256A2 (ru) Устройство дл моделировани дискретного радиоканала
SU720774A1 (ru) Устройство дл моделировани дискретного канала св зи
SU1741151A1 (ru) Устройство дл моделировани систем св зи
ES463651A1 (es) Perfeccionamientos en generadores de senales de prueba
SU625311A1 (ru) Устройство дл передачи и приема двоичной информации
SU944130A1 (ru) Устройство дл исправлени ошибок в кодовой комбинации
SU813810A1 (ru) Устройство дл передачи дискретныхСигНАлОВ
SU842827A1 (ru) Имитатор дискретных каналов св зи
RU1800637C (ru) Способ имитации искаженных двоичных сигналов
JPS5797249A (en) Data transmission system
GB1530406A (en) Detection of errors in digital signals
SU363174A1 (ru) Имитатор двоичного канала связи с замираниями
JPS5338912A (en) Sending/stop system for signal sound
SU1190524A1 (ru) Устройство дл декодировани корректирующих циклических кодов
SU1037287A1 (ru) Устройство дл моделировани потока импульсных помех
JPS5289402A (en) Data transmitting device
SU1309324A2 (ru) Автоматический генератор кода Морзе
RU1815670C (ru) Устройство перемежени данных