SU699672A1 - Arrangement for majority decoding of binary codes - Google Patents

Arrangement for majority decoding of binary codes

Info

Publication number
SU699672A1
SU699672A1 SU782589776A SU2589776A SU699672A1 SU 699672 A1 SU699672 A1 SU 699672A1 SU 782589776 A SU782589776 A SU 782589776A SU 2589776 A SU2589776 A SU 2589776A SU 699672 A1 SU699672 A1 SU 699672A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
output
register
message
logical
Prior art date
Application number
SU782589776A
Other languages
Russian (ru)
Inventor
Виктор Николаевич Горшков
Original Assignee
Пушкинское Высшее Ордена Красной Звезды Училище Радиоэлектроники Противовоздушной Обороны
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Пушкинское Высшее Ордена Красной Звезды Училище Радиоэлектроники Противовоздушной Обороны filed Critical Пушкинское Высшее Ордена Красной Звезды Училище Радиоэлектроники Противовоздушной Обороны
Priority to SU782589776A priority Critical patent/SU699672A1/en
Application granted granted Critical
Publication of SU699672A1 publication Critical patent/SU699672A1/en

Links

Landscapes

  • Detection And Prevention Of Errors In Transmission (AREA)

Claims (2)

Изобретение относитс  к телемеха нике, техн1-1ке св зи и вычислительной технике и может быть использовано в системах передачи и хранени  данных ,цл  декодировани  двоичных кодов пр трехкратном повторении сообщений. Известны устройства дл  мажоритар ного декодировани  двоичных кодов используемые в системах передачи данных, содерх ащие логические элементы И и ИЛИ 1 ., Из известных устройств наиболее близким к изобретению по технической сущности  вл етс  устройство, содержащее вспомогательный регистр выход которого соединен с первым зходс и логического элемента И, логический элемент ИЛИ, первый вход которого соединен с выходом логического элемента И, а выход - со входом информационного регистра 2. Однако наличие в известных устройствах мажоритарного элемента и управл емого элемента И, требующего специальной схемы дл  выработки управл ющего сигнала, усложн ют их. Целью изобретени   вл етс  упрощение устройства. Дл  этого устройство дл  мажорита ного декодировани  двоичных кодов, содержащее вспомогательный регистр, выход которого соединен с первым входом логического элемента И, логический элемент ИЛИ, первый вход которого соединен с выходоти логического элемента И, а выход - со входом информационного регистра, содержит дополнительный логический элемент ИЛИ, пернлй вход которого соединен с выходом вспомогательного регистра, второй вход - с вторым входом логического элемента И, а выход - со входом вспомогательного регистра, выход информационного регистра соединен с вторым входом логического элемента ИЛИ. На чертеже дана структурна  схема устройства дл  мажоритарного декодировани  двоичных кодов. Оно содержит дополнительный элемент ИЛИ 1, .вспомогательный регистр 2, элемент И 3, элемент ИЛИ 4, информагиюнный регистр 5. Устройство работает следующим образом . В исходном состо нии вспомогательный регистр 2 и информационный регистр 5 установлены в нулевое состо ние . Первое сообщение через дополнительный элемент ИЛИ 1 записываетс  во вспомогательный регистр 2, при этом информационный регистр 5 на ходитс  в нулевом состо нии, так как на вход элемента И 3 с выхода вспомогательного регистра поступает код О. При повторении сообщени  с выхода вспомогательного регистра 2 разр ды первого сообщени  поступают на вход элемента ИЛИ 1 и на вход элемента И 3. Если в разр де первого сообщени  код Ч и на вход устройства при повторении сообщени  поступает также код , то открываетс  элемент И 3 и через элемент ИЛИ 4 код записываетс  в соответствующий разр д информационного регистра. Если в разр де первого сообщени  код , а на вход устройства- при повторении сообщени  посту пает код О, то соответствующий разр д информационного регистра остаетс  в нулевом состо нии. После повторени  сообщени  во вспомогатель ный регистр 2 -Ьудет записана логичес ка  сумма разр дов первого и повтор ного сообщений.. . При поступлении третьего сообщени  устройство работает аналогично, только; дополнительно содержимое информационного регистра 5 поступает на вход элемента.ИЛИ 4. После приема третьего сообщени  в информационном регистре 5 получаетс  результат декодировани , который может быть выдан как последовательным, так и параллельным кодами. Таким образом, в предложенном устройстве вместо трехвходового мажоритарного элемента при1 1енен дополнительный двухвходовой элемент ИЛИ и отсутствует необходимость подачи управл ющего сигнала на элемент И, Формула изобретени  Устройство дл  мажоритарного декодировани  двоичных кодов, содержащее вспомогательный регистр, выход которого соединен с первым входом логического элемента И, логический элемент ИЛИ, первый вхоц которого соединен с выходом логического элемента И, а выход - со входом информационного регистра, отличающеес   тем, что, с целью упрощени , оно содержит дополнительный логический элемент ИЛИ, первый вход которого соединен с выходом вспомогательного регистра, второй вход - с вторым .входом I логического элемента И, а выход - со входом вспомогательного регистра, выход информационного регистра соединён со вгорым входом логического элемента ИЛИ И сточники информации, прин тые во внимание при экспертизе 1.Авторское свидетельство СССР 328459, кл. G 06 F 11/00, 1973. The invention relates to telemechanics, communication technology and computer technology and can be used in data transmission and storage systems, for decoding binary codes by repeating messages three times. BACKGROUND OF THE INVENTION BACKGROUND OF THE INVENTION BACKGROUND OF THE INVENTION BACKGROUND OF THE INVENTION Binary codes used in data transmission systems containing logical elements AND and OR 1. And, the logical element OR, the first input of which is connected to the output of the logical element AND, and the output - to the input of the information register 2. However, the presence in the known devices is majority The element and the control element AND, which requires a special circuit for generating a control signal, complicate them. The aim of the invention is to simplify the device. For this, a device for majorizing decoding of binary codes containing an auxiliary register, the output of which is connected to the first input of the logical element AND, the logical element OR, the first input of which is connected to the output of the logical element AND, and the output with the input of the information register, contains an additional logical element OR, the first input of which is connected to the output of the auxiliary register, the second input is connected to the second input of the logical element AND, and the output is connected to the input of the auxiliary register, the output is information th register is connected to the second input of the logical element OR. The drawing is a block diagram of a device for majority decoding of binary codes. It contains the additional element OR 1, the auxiliary register 2, the element AND 3, the element OR 4, the information register 5. The device operates as follows. In the initial state, the auxiliary register 2 and information register 5 are set to the zero state. The first message through the additional element OR 1 is written to the auxiliary register 2, while the information register 5 is in the zero state, since the O input of the auxiliary register receives the O code. When the message from the auxiliary register 2 repeats, the message repeats the first message goes to the input of the element OR 1 and to the input of the element AND 3. If the code H in the discharge of the first message and the device also enter the input when the message is repeated, the element AND 3 opens and through the element OR 4 the code for written to the corresponding bit of the information register. If the code O in the bit of the first message, and the input of the device when the message is repeated, the corresponding bit of the information register remains in the zero state. After repeating the message in auxiliary register 2, a logical sum of the bits of the first and repeated messages will be written. When the third message arrives, the device works in the same way, only; additionally, the content of information register 5 is fed to the input of the element. OR 4. After receiving the third message in information register 5, a decoding result is obtained, which can be issued by both serial and parallel codes. Thus, in the proposed device, instead of a three-input major element, an additional two-input element OR is attached, and there is no need to supply a control signal to the element AND, Invention The device for the majority decoding of binary codes containing an auxiliary register whose output is connected to the first input of the logical element AND, the logical element OR, the first input of which is connected to the output of the logical element AND, and the output to the input of the information register, characterized by For the sake of simplicity, it contains an additional logical element OR, the first input of which is connected to the output of the auxiliary register, the second input - to the second input I of the logical element AND, and the output - to the input of the auxiliary register, the output of the information register is connected to the input of the logical element OR AND the information sources, taken into account during the examination 1. USSR author's certificate 328459, cl. G 06 F 11/00, 1973. 2.Авторское свидетельство СССР № 497729, кл. Н 03 К 13/32, 1976.2. USSR author's certificate number 497729, cl. H 03 K 13/32, 1976.
SU782589776A 1978-03-13 1978-03-13 Arrangement for majority decoding of binary codes SU699672A1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU782589776A SU699672A1 (en) 1978-03-13 1978-03-13 Arrangement for majority decoding of binary codes

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU782589776A SU699672A1 (en) 1978-03-13 1978-03-13 Arrangement for majority decoding of binary codes

Publications (1)

Publication Number Publication Date
SU699672A1 true SU699672A1 (en) 1979-11-25

Family

ID=20753253

Family Applications (1)

Application Number Title Priority Date Filing Date
SU782589776A SU699672A1 (en) 1978-03-13 1978-03-13 Arrangement for majority decoding of binary codes

Country Status (1)

Country Link
SU (1) SU699672A1 (en)

Similar Documents

Publication Publication Date Title
KR840005958A (en) Aligner of digital transmission system
KR840002780A (en) Pages Receiver
SU699672A1 (en) Arrangement for majority decoding of binary codes
JPS57112158A (en) Code converting circuit
SU840886A1 (en) Device for comparing two n-digit numbers
SU608154A1 (en) N-digit binary number comparing arrangement
SU419885A1 (en) TERMINAL DEVICE
SU822225A2 (en) Signal receiver
SU1543549A1 (en) Device for conversion of binary equal-weighted code to dense binary code
SU696624A1 (en) Device for quality control of transmission of telegrams
SU690476A1 (en) Device for sequential discriminating of "ones" from n-digit binary code
SU1644123A1 (en) Device for data input
KR920004978A (en) Address Expansion Method Using I / O Function of Microprocessor
SU623258A1 (en) Majority decoding arrangement
SU1283746A1 (en) Calculating device
SU881734A1 (en) Device for determining extremum numbers
SU744526A1 (en) Equilibrium code shaper
KR940000948A (en) Key input device and method
KR910008418A (en) Baud Rate Measurement System
JPS5683163A (en) Encoding system
KR850002125A (en) Combination method of matrix key and data sorter
JPS57188158A (en) Parity bit addition circuit
JPS5492108A (en) Lead-solomon code encoding method
JPS54111229A (en) Input control system
KR910010322A (en) Security Module Circuit Using RSA Algorithm