SU684619A1 - Аналоговое запоминающее устройство - Google Patents

Аналоговое запоминающее устройство

Info

Publication number
SU684619A1
SU684619A1 SU772465511A SU2465511A SU684619A1 SU 684619 A1 SU684619 A1 SU 684619A1 SU 772465511 A SU772465511 A SU 772465511A SU 2465511 A SU2465511 A SU 2465511A SU 684619 A1 SU684619 A1 SU 684619A1
Authority
SU
USSR - Soviet Union
Prior art keywords
output
read
address
pulses
information
Prior art date
Application number
SU772465511A
Other languages
English (en)
Inventor
Владимир Михайлович Сидоров
Original Assignee
Новосибирский электротехнический институт
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Новосибирский электротехнический институт filed Critical Новосибирский электротехнический институт
Priority to SU772465511A priority Critical patent/SU684619A1/ru
Application granted granted Critical
Publication of SU684619A1 publication Critical patent/SU684619A1/ru

Links

Landscapes

  • Complex Calculations (AREA)

Description

(54) АНАЛОГОВОЕ ЗАПОМИНАЮЩЕЕ УСТТОЙСТВО
1
Изобретение относитс  к области аналоговой вычислительной техники н может найти применение в устройствах автоматики, измерительной и вычислительной техники.
Известны аналоговые запоминающие устройства , построенные на трансфлюксорах, прошитые обмотками записи, считывани  и выходными обмотками 1.
В Известном устройстве осуществл етс  операци  сложени  аналотовых сигналов при одновременном считывании информации с трансфлюксоров , расположенных на одной выходной обмотке , при этом необходимо осуществл ть одновременное считывание информации с нескольких элементов пам ти на трансфлюксорах При этом сшнал на выходной обмотке будет определ тьс  как сумма сигналов, считываемых с выбираемых одновременно элементов пам ти. Однако невозможно осуществить суммирование информации, считываемой одновременно с двух элементов пам ти, расположенных нэ разных координатных шинах как по X координате, так и по У, поскольку при этом считываетс  информаци  не с двух, а с четырех элементов
пам ти одаовременно. Например, при о.цновременном считывании информации с элементов пам ти, расположенных в пересечении первой по X и первой по У координат и вторым по X и по У координат будет считыг атьс  информаци  с элементов, расположенных в пересечении первой по X и второй по У координат, а также второй по X и первой по У координат.
Наиболее близким техническим решением  вл етс  аналоговое запоминающее устройство, содержащее накопитель, выпо тненный на трансфлюксорах и подключенный к последовательно соединенным блоку стробировани , фильтру низких частот и усилителю посто нного тока, выход которого соединен с Bbixo.rjoM устройства, управл ющий вход устройства подключен ко входу генератора тактовых импульсов считывани , выход которого соединен с одним из входов блока адресов и одним из входов блока стробировани , другой вход которого подключен к выходу накопител , входы накопител  соединены с выходами блока выбори адресов, и адресные щины 2. К недостаткам известного устройства относ тс  огран гченные функциональные возможнос ти, то есть устройство может выполн ть только операцию запоминани  информаили. Целью изобретени   вл етс  расширение функциональньЕХ возможностей устройства, за счет обеспечени  операций сложени  и вычитани . Поставленна  цель достигаетс  тем, что в него введен блок поочередной выдачи кодов адресов , первый вход которого соединен с выходом генератора тактовых импульсов считывани  второй вход подключен к управл ющему входу устройства, третьи входы соединены с адресными шинами устройства, а выходы подклю чены ко входам блока выбора адресов. На фиг. 1 изображена его функциональна  схема, а на фиг. 2 - временна  диаграмма его работы. Аналоговое запоминающее устройство содержит накопитель 1, выполненный на трансфлюксорах; блок выбора адреса 2, выходные шины которого  вл ютс  координатными шинами выборки накопител  1; блок 3 поочередной выдачи кодов адресов, в котором осуществл етс  сложение и вычитание, генератор 4 тактовых импульсов считывани , выходы которого присоединены к блоку выбора адреса 2, блоку 3 поочередной выдачи кодов адресов и бло ку стробировани  5, который в свою очередь соединен с одной стороны с выходной шиной накопител , с другой через фильтр нижних частот 6 с усилителем посто нного тока 7. Кроме того, устройство имеет управл ющий вход 8, который  вл етс  входом блока 3 поочередной выдачи кодов адресов и генератора 4 тактовых импульсов считывани . Выходные шины блока 3 соединены с блоком выбора адреса 2. Запоминающее устройство при считывании работает в следующих четырех режимах: а)режим считывани  информации; б)режим считывани  с инверсией пол рности выходного сигнала элемента пам ти; в)сложение сигналов, считываемых с неско ких элементов пам ти; г)вычитание сигналов. При считывании информаш1и адрес считываемого числа запоминаетс  в блоке 3 поочередной выдачи кодов адресов и блок выбора адре са 2 возбуждает координатные шины накопител  1, соответствующие данному .адресу. Генера тор тактовых импульсов считывани  4 посто н но вырабатывает по своему первому выходу импульсы, как показано на временной диаграм ме Вых. 4, 1, (фиг. 2). При зтом блок выбора адреса вырабатывает на координатных ши нах импульсы тока таким образом, что на выбранный элемент пам ти накопител  будут действовать импульсы тока переменной пол рности , последовательность которых изображена на сре.менной диаграмме Лсч зтом на выходаой обмотке вырабатываютс  импульсы напр жени , вольт-секущша  плошадь которых пропорциональна информации, записан1гой в элементы пам ти. При обычном считывании генератор тактовых импульсов считывани  по своему второму выходу вырабатывает импульсы строба таким образом, что стробируютс  только импульсы напр жени  одной пол рности, такой, котора  соответствует пол рности считываемого сигнала. Эта последовательность, соответствующа  режиму считывани  изображена на временной диаграмме Вых. 4, 2, а. При считывании с инверсией пол рности стробируюшие имгульсы соответствуют импульсам напр жени  пол рностью противоположной пол рности считываемого сигнала, как это показано на временной диаграмме Вых 4, 2, б. В режиме считывани  как пр мого, так и с инверсией выходного сигнала, абсолютна  величина считываемого сигнала УВЫХ определ етс  следующим выражением: -вых -2 / где S - вольт-секундна  площадь сигнала, считываемого с элемента пам ти, f - частота следовани  импульсов на первом выходе генератора тактовых импульсов, а К - коэффициент усилител  посто нного тока. В режиме вьшолнени  операш{й сложени  и вычитани  в блоке 3 поочередной кодов выдачи адресов запоминаютс  адреса элементов, по которым осушествл етс  операции, и адреса выдаютс  на блок выбора адреса 2 таким образом , что за врем  очередного возбуждени  координатных шин выбранных элементов через них проход т не менее двух пар импульсов считывани , как зто показано на временных ( т ti диаграммах jj и dy, при выполнении операции над двум  числами. Така  последовательность импульсов считывани  необходима в накопителе на основе трансфлюксорной матрицы с геометрическим совпадением токов, поскольку перва  пара импульсов тока осуществл ет подготовку всех злементов по выбранным адресам , а только втора  обеспечивает выходной сигнал, соответствующий е/1инственному выбранному элементу пам ти. Генератор 4 тактовых импульсов считывани  вырабатывает в режиме сложени  и вычитани  по всему второму выходу импульсы строба выходных сигналов соответствующей пол рности только по вторым парам импульсов, следующих через выбранные элементы. Режим вычитани  отличаетс  от ре.жима сложени  тем, какой пол рности импульс стробируетс  при обращении к вычитаемому. Стробирование в укаДанных режимах иллюстрируетс  временными диаграммами Вых 4, 2в и Вых 4, 2, г. Абсолютна  величина сигнала в режиме сложени  или вычитани  определ етс  следующими вырэл ени ми: V.X V 6° БЬ,х S-T V где Si и Sj - вольт-секундные площади сигна лов, считываемых с элементов пам ти по перво му и второму адресам соответственно. Знаки плюс и минус в приведенных выражени х определ ютс  видом операции и пол рностью величины, хранимой в элементе пам ти. Введение блока поочередной выдачи кодов адресов и управлени  режимами в аналоговое запоминающее устройство позвол ет обеспечить выполнение операций непосредственно в запоминающем устройстве без введени  специальных вычислительных блоков. Универсализаци  запоминающего устройства позвол ет осуществить операции над величинами одновременно с их считыванием. Таким образом, можно не только избежать дополнительных вычислительнььх блоков при обработке информации, но и обеспечить повыщение быстродействи , поскольку операции суммировани , вычитани  и инвертиро вани  пол рности осуществл ютс  одновременно с выдачей информации. Предлагаемое аналоговое устройство используетс  при разработке регистрирующей аппаратуры дл  определени  параметров одиночного импульса. Фор.мула изобретени  Аналоговое запоминающее устройство, содержащее накопитель, выполненный на трансфлюксорах н подключенный к последовательно соединенным блоку стробировани , фильтру низких частот и усилителю посто нного тока, выход которого соединен с выходом устройства, управл ющий вход устройства подключен ко входу генератора тактовых импульсов считывани , выход которого соединен с одним из входов блока выбора адресов и одним из входов блока стробировани , другой вход которого подключен к выходу накопител , входы накопител  соединены с выходами блока выбора адресов, и адресные щины, отличающеес  тем, что, с целью расширени  функциональных возможностей устройства за счет обеспечени  операций сложени  и вычитани , в него введен блок поочередной выдачи кодов адресов , первый вход которого соединен с выхо-, дом генератора тактовых импульсов считывани , второй вход подключен к управл ющему входу устройства, третьи входы соединены с адресными щинами устройства, а выходы подключены ко входам блока выбора адресов. Источники информации, прин тые во внимание при экспертизе 1. Магнитные элементы непрерывного действи . Сборник, М., Наука, 1972. 2.Отчет по НИР. --Аналоговое запо минающее устройство Комплекс средств организации сжати  информации до ее регистрации № гос. регистрации 73028237.
-
SU772465511A 1977-03-22 1977-03-22 Аналоговое запоминающее устройство SU684619A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU772465511A SU684619A1 (ru) 1977-03-22 1977-03-22 Аналоговое запоминающее устройство

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU772465511A SU684619A1 (ru) 1977-03-22 1977-03-22 Аналоговое запоминающее устройство

Publications (1)

Publication Number Publication Date
SU684619A1 true SU684619A1 (ru) 1979-09-05

Family

ID=20700684

Family Applications (1)

Application Number Title Priority Date Filing Date
SU772465511A SU684619A1 (ru) 1977-03-22 1977-03-22 Аналоговое запоминающее устройство

Country Status (1)

Country Link
SU (1) SU684619A1 (ru)

Similar Documents

Publication Publication Date Title
SU684619A1 (ru) Аналоговое запоминающее устройство
SU959111A1 (ru) Устройство дл регистрации однократных процессов
SU798972A1 (ru) Устройство дл отображени информации
SU945903A1 (ru) Аналоговое запоминающее устройство
SU789856A1 (ru) Измеритель разности временных интервалов
SU728141A1 (ru) Устройство дл считывани графической информации
SU656078A1 (ru) Устройство дл считывани информации с двухпозиционных датчиков
SU748413A1 (ru) Микропрограммное устройство управлени
SU1739967A1 (ru) Селектор QRS-комплексов электрокардиосигнала
SU783822A1 (ru) Измерительна информационна система
SU875411A1 (ru) Устройство дл контрол и учета рабочего времени абонентов
SU1374237A1 (ru) Устройство дл определени параметров графа
SU547702A1 (ru) Устройство дл определени параметров экстремумов
SU830377A1 (ru) Устройство дл определени кодаМАКСиМАльНОгО чиСлА
SU1462288A1 (ru) Устройство дл ввода аналоговой информации
SU708362A1 (ru) Множительно-делительное устройство
SU851144A1 (ru) Устройство дл измерени деформации
SU1320729A1 (ru) Импульсное вихретоковое устройство дл многопараметрового контрол
SU742977A1 (ru) Цифровой дифференциальный анализатор
SU744600A1 (ru) Устройство дл вычислени значений полинома
SU765881A1 (ru) Аналоговое запоминающее устройство
SU1278926A1 (ru) Генератор векторов
SU370701A1 (ru) Всесоюзная
JPS5840421Y2 (ja) デイジタル微分解析機
SU1402878A1 (ru) Мессбауэровский спектрометр