SU675418A1 - Information input arrangement - Google Patents

Information input arrangement

Info

Publication number
SU675418A1
SU675418A1 SU772497184A SU2497184A SU675418A1 SU 675418 A1 SU675418 A1 SU 675418A1 SU 772497184 A SU772497184 A SU 772497184A SU 2497184 A SU2497184 A SU 2497184A SU 675418 A1 SU675418 A1 SU 675418A1
Authority
SU
USSR - Soviet Union
Prior art keywords
inputs
output
control unit
decoder
information
Prior art date
Application number
SU772497184A
Other languages
Russian (ru)
Inventor
Владимир Васильевич Гудовский
Дмитрий Тимофеевич Сорокин
Михаил Иванович Тараров
Original Assignee
Предприятие П/Я Г-4677
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я Г-4677 filed Critical Предприятие П/Я Г-4677
Priority to SU772497184A priority Critical patent/SU675418A1/en
Application granted granted Critical
Publication of SU675418A1 publication Critical patent/SU675418A1/en

Links

Landscapes

  • Image Processing (AREA)

Description

(54) УСТРОЙСТВО ДЛЯ ВВОДА ИНФОРМАЦИИ(54) DEVICE FOR INPUT OF INFORMATION

Claims (2)

: I ; Изобретение относитс  к вычислительной технике и предназначено дл  ввода информации. Известно устройство дл  передачи данных от цифрового вычислительного блока к периферийным органам, содержащее дешифратор и периферийные адресные Шины {1 . Наиболее близким по технической сущности к преотагаеМому  вл етс  устройство дл  ввода информации, содержащее блок сопр жени , соединенный с первы в1 входом и выходом бло ка управлени , одними входами дешифратора, и одними входами регистров, выходы которых подключены к входам первого элемента ИЛИ, выход которого соединен со вторым входом бл ка управлени , второй выход которого подключен к другому входу дешифратора, выходы которого соединены с входами второго элемента ИЛИ, выход которого подключен к третьему входу блока управлени  2. Недостатком известных устройств  вл етс  низка  надежность. Цель изобретени  - повышение надежности устройства. Поставлешса  цель достигаетс  тем, что устройство содержит элементы И, первые входы которых подключены к третьему выходу блока управлени , вторые входы - к соответствующим выходам дешифратора, а выходы - к другим входам регистров. На чертеже представлена структурна  схема устройства. Устройство содержит дешифратор 1, регистры 2, второй элемент ИЛИ 3, первый элемент ИЛИ 4, элементы И 5, блок управлени  6 и блок сопр жени  7. Устройство работает следующим образом. Первое слово, содержащее код адреса, поступает с блока сопр жени  7 на дешифратор 1 с пам тью по выходу. Входы дешифратора автоматически закрываютс  после приема информации одного слова. Если код адреса соответствует одному из регистров 2, то сигнал с выхода дешифратора 1 поступает на соответствующий элемент И 5 и одновременно через второй элемент ИЛИ 3 - в блок управлени  6, в который также поступает с блока сопр жени  7 импульс сопровождени  каждого слова информации.. Блок управлени  6 вырабатывает управл ющий сигнал, который поступает на вторые входы элемента И 5. Выходы элементов И 5 yjfpItfiffliOT соответственно управл ющими входами регистров 2 и открывают их входы дл  приема информации . Информаци  второго слова поступает на входы соответствующего регистра и.запоминаетс  в нем. После приема информации из регистра поступает управл ющий сигнал через первый эле мент ИЛИ 4 в блок управлени  6, который выр батывает на дешифратор 1 команду дл  сн ти  сигнала с выхода последнего и дл  подключени  его входов к блоку сопр жени  7. Одновременно из блока управлени  6 поступает сигнал в блок сопр жени , разрешающий поступление следующего слова-. Формула изобретени  Устройство дл  ввода информации, содержащее-блок сопр жени , соединенный спервыми входом и выходом блока управлени , одними входами дешифратора и одними входами ре .nictpoB, выходы которых подключены к входам первого элемента ИЛИ, выход которого соединен со вторым входом блока управлени , второй выход которого подключен к другому входу дешифратора, выходы которого соединены с входами второго элемента ИЛИ, выход которого подключен к третьему входу блока управлени , отличающеес  тем, что, с целью повышени  Надежности устройства, оно содержит элементы И, первьге входы которых подключены к третьему выходу блока управлени , вторые входы - к соответствующим выходам дешифратора , а выходы - к другим входам регистров . Источники информации, прин тые во внимание при экспертизе 1.Патент Франции N2155415, кл. G 06 F 3/00, 1973. : I; The invention relates to computing and is intended to enter information. A device for transmitting data from a digital computing unit to peripheral organs is known, comprising a decoder and peripheral address buses {1. The closest in technical essence to the precessible is an information input device containing an interface block connected to the first input and output of the control unit, one of the decoder inputs, and one of the inputs of registers whose outputs are connected to the inputs of the first OR element, the output of which connected to the second input of the control unit, the second output of which is connected to another input of the decoder, the outputs of which are connected to the inputs of the second OR element, the output of which is connected to the third input of the control unit 2. Do not residue of the known devices is the low reliability. The purpose of the invention is to increase the reliability of the device. The goal is achieved by the fact that the device contains AND elements, the first inputs of which are connected to the third output of the control unit, the second inputs to the corresponding outputs of the decoder, and the outputs to other inputs of the registers. The drawing shows a block diagram of the device. The device contains a decoder 1, registers 2, the second element OR 3, the first element OR 4, elements AND 5, the control unit 6 and the interface unit 7. The device works as follows. The first word containing the address code comes from the conjugation block 7 to the decoder 1 with the memory at the output. The inputs of the decoder are automatically closed after receiving the information of one word. If the address code corresponds to one of the registers 2, the signal from the output of the decoder 1 is fed to the corresponding AND 5 element and simultaneously through the second OR 3 element to the control unit 6, which also receives from the interface unit 7 a tracking pulse of each information word .. The control unit 6 generates a control signal that arrives at the second inputs of the element AND 5. The outputs of the elements 5 and yjfpItfiffliOT respectively control inputs of the registers 2 and open their inputs for receiving information. The information of the second word is fed to the inputs of the corresponding register and is stored in it. After receiving the information from the register, a control signal is sent through the first element OR 4 to the control unit 6, which sends a command to the decoder 1 to remove the signal from the output of the last one and to connect its inputs to the interface unit 7. At the same time, from the control unit 6 signal arrives at the interface block, allowing the receipt of the next word-. The device for input of information contains an interface block connected with the first inputs and output of the control unit, one decoder inputs and one .pe.tisktB re inputs whose outputs are connected to the inputs of the first OR element, the output of which is connected to the second input of the control unit, the output of which is connected to another input of the decoder, the outputs of which are connected to the inputs of the second OR element, the output of which is connected to the third input of the control unit, characterized in that, in order to increase the Reliability device, it contains And elements, first of which the inputs are connected to the third output of the control unit, the second inputs to the corresponding outputs of the decoder, and the outputs to the other inputs of the registers. Sources of information taken into account in the examination 1.Patent of France N2155415, cl. G 06 F 3/00, 1973. 2.Авторское свидетельство СССР № 437064, кл. G 06 F 3/00, 1975.2. USSR author's certificate number 437064, cl. G 06 F 3/00, 1975.
SU772497184A 1977-06-16 1977-06-16 Information input arrangement SU675418A1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU772497184A SU675418A1 (en) 1977-06-16 1977-06-16 Information input arrangement

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU772497184A SU675418A1 (en) 1977-06-16 1977-06-16 Information input arrangement

Publications (1)

Publication Number Publication Date
SU675418A1 true SU675418A1 (en) 1979-07-25

Family

ID=20713675

Family Applications (1)

Application Number Title Priority Date Filing Date
SU772497184A SU675418A1 (en) 1977-06-16 1977-06-16 Information input arrangement

Country Status (1)

Country Link
SU (1) SU675418A1 (en)

Similar Documents

Publication Publication Date Title
JPS5580164A (en) Main memory constitution control system
SU675418A1 (en) Information input arrangement
PL116724B1 (en) Method and system for executing data processing instructions in a computer
JPS55134442A (en) Data transfer unit
JPS57130150A (en) Register control system
JPS56156978A (en) Memory control system
SU705450A1 (en) Microprogram control apparatus
SU989586A1 (en) Fixed storage device
JPS53107240A (en) Control system of register memory
SU743030A1 (en) Memory
JPS57196334A (en) Memory interface
SU666545A1 (en) Device for converting codes from one language to another
SU855662A2 (en) Microprogram control device
SU760076A1 (en) Interface
SU911498A2 (en) Microprogramme interface
SU970366A1 (en) Microprogram control device
SU530351A1 (en) Memory device
SU748413A1 (en) Microprogramme-control device
SU560228A1 (en) Device for transferring information from main memory to input / output channels
SU1069003A1 (en) Static register
JPS5637892A (en) Memory unit
SU1003151A1 (en) Storage device with information check at recording
SU1735864A1 (en) Data processing unit
SU991405A1 (en) Data output device
SU922742A1 (en) Microprogramme-control device