SU655081A2 - Устройство дл приема информации по двум параллельным каналам св зи в системе передачи данных с решающей обратной св зью - Google Patents

Устройство дл приема информации по двум параллельным каналам св зи в системе передачи данных с решающей обратной св зью

Info

Publication number
SU655081A2
SU655081A2 SU772494969A SU2494969A SU655081A2 SU 655081 A2 SU655081 A2 SU 655081A2 SU 772494969 A SU772494969 A SU 772494969A SU 2494969 A SU2494969 A SU 2494969A SU 655081 A2 SU655081 A2 SU 655081A2
Authority
SU
USSR - Soviet Union
Prior art keywords
decoder
receiving information
code
channels
commuication
Prior art date
Application number
SU772494969A
Other languages
English (en)
Inventor
Роберт Иванович Юргенсон
Анатолий Михайлович Плотников
Анатолий Владимирович Бормисов
Original Assignee
Ленинградский Ордена Ленина Электротехнический Институт Им. В.И. Ульянова (Ленина)
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Ленинградский Ордена Ленина Электротехнический Институт Им. В.И. Ульянова (Ленина) filed Critical Ленинградский Ордена Ленина Электротехнический Институт Им. В.И. Ульянова (Ленина)
Priority to SU772494969A priority Critical patent/SU655081A2/ru
Application granted granted Critical
Publication of SU655081A2 publication Critical patent/SU655081A2/ru

Links

Landscapes

  • Error Detection And Correction (AREA)

Description

36 чик контрол  несовпадений, при этом дополнительные управл ющие выходы блоков повЕлшени  достоверности подклнрчены к соответствующим входам дешифратора , а выход сумматора по модулю два подключен к соответствующему входу дешифратора через счетчикконтрол  несовпадений, На чертеже представлена структур на  электрическа  схема устройства дл  приема информации по двум параллельным каналам св зи в системе пере дачи данных с решающей обратной св зью . Устройство содержит блоки 1 и 2 повышени  достоверности (БПД) по одному в каждом канале, блок 3 управлени  повторением кодовых комбинаций, логическую схему 4, сумматор 5 по модулю два, регистр б выдачи информации и два ключевых блока 7 и 8,причем информационный выход каждого БПД 1 и 2 подключен к входу соответствующего накопител  9 и 10 и к соответствующему входу сумматора 5 по модулю два, а управл ющий выход - к соответствующему входу логической схемы 4, включенной на выходе сумматора 5 по модулю два, при этом выходы каждого накопител  9 и 10 подк.лючены к соответствующим входам регистра б выдачи информации через ключевой блок 7,8, управл емый логической схемой 4, один из выходов которой,подключен к управл ющему входу блока 3 управлени  повторением кодовых комбинаций, логическа  схема 4 выполнена в виде де1лифра тора, .а также счетчик 11 контрол  несовпадений , при этом дополнительные управл ющие выходы БПД 1 и 2 подключе ны к соответствующим входам дешифратора 4, а выход сумматора 5 по модулю два подключен к соответствующему вхо ду дешифратора через счетчик 11 контрол  несовпадений, кроме того, входы 12 и 13 и выход 14 устройства. Устройство работает следующим образом , ; Двоичные символы кодовых комбинаций с информационных выходов КПД 1 и 2 в последовательном коде поступают в накопители 9 и 10, Сигнал с первого управл ющего выхода БПД 1(БПД 2), поступающий на вход c)g, дешифратора 4, равен тогда, когда в БПД 1 ( БПД 2) обнаружена и исправлена ошибка (ошибки), и равен О в остальных случа х. Сигнал со второго управл кицего выхода БПД 1(БПД 2), поступающий на вход ( )г дешифратора 4, равен тогда, когда в БПД 1(БПД 2) произошло только обнаружение ошибки (ошибок), и равен О в остальных случа х. Одновременно про , 2П nfd-i i . Pnp l-Р 2(1-Р) I SC РЧ1г p --2 sc;p i-P чt1-к) Li--l r-d 1 исходит поразр дное сравнение кодовых комбинаций в сумматоре 5 по модулю два. Результат сложени  Рассогласований по всем разр дам кодовых комбинаций, прин тых из обоих каналов, фиксируетс  счетчиком 11 контрол  несовпадений. с выхода которого на С дешифратора 4 поступает сигнал , если число рассогласований, зафиксированных счетчиком 11 контрол  несовпаде-. НИИ при сравнении кодовых комбинаций больше, чем обнаруживающа  способность кода ( .f-) и сигнал О, если число рассогласований меньше или равно У . Из 32 возможных вариантов кодовых комбинаций, поступающих на входы , , ,0|2гг С |, , дешифратора 4 с управл ющих пар выходов БПД 1, БПД 2 и счетчика 11 контрол  несовпадений , имеют смысл только 18, которые поступают на входы дешифратора 4 дл  декодировани . Алгоритм функционировани  дешифратора 4 и всего устройства иллюстрируетс  таблицей. Управл ющие сигналы на выходах дешифратора 4 формируютс  согласно логических формул 2-Ч-. ,з,р()« в 25«1Г 2г ; , которые легко получаютс  после синтеза децифратора 4 с использованием буевых формул. Преимущество предлагаемого уст- ройства перед известным по сн етс  следующим образом. Св зь между кодовым рассто нием d, числом обнаруживаемых ошибок h и числом исправл емых ошибок s задаетс  соотношением d V-vs-H При известных веро тности обнаружени  ошибки , при однократной передаче веро тности Р-рр перехода одной кодовой комбинации в другую и отсутствии ограничени  на число переспросов (() , можно определить веро тность оишбки в приеме кодового слова РОЩ () по формуле, счита  обратный канал идеальным РОШ - -РОБН Веро тность правильного прохождеНИЯ (Р j,p ) КОДОВОЙ комбинации и веро тность перехода одной кодовой комбинации в другую ( ) можно оценить по формулам дл  кода только обнаруживающего ошибки ( t О, 3 0) в прототипе И о i n-Л ()21С„р - -Р) (2) i-,3 п -1 ) ёc;p -p кI: c;pVpfl i--d i,dL i, 5 65508 где М- число символов в кодовой ком- бинации; Р- веро тность ошибки в одном символе; k- коэффициент, учитывающий возможность обнаружени  ошибок при их числе, превосход щем d (и равный отно- 5 шению числа разрешенных комбинаций к числу возможных комбинаций из п элеr- (vP..) )- с;р,-р)
ЧР
L -JU-s ii:p -( J
l;4pVprl2(i-P)i:c;p H-p)- (4)
U--1 J Li-i J
Р - Р то
Из таблицы видно, что Р,о -РТО следовательно
Гэ, Рб
ц--|c;p 1-P)-ч к |:;c7 p)
s )
-s.
i n-r+i e-i-|.
Vp;|c:;pVP.,,p, t.e,,n-el
;.,..),s c5; PVp „;|сГР Ч ,.Р,--к,к,| с«р„.р,«,,..„-
п
c:p c -P) r.l-eг,. „.n-e
+ S
itn-r-t-i где К - коэффициент, учитывающий возможность обнаружени  ошибок при их числе, большем Y (и равным от - ношению числа комбинаций, при приеме которых происходит защитный отказ, к числу возможных комбинаций из И элементов ) дл кода, исправл ющего ошиёки; коэффициент, равный отношению числа комбинаций, в которых
i;cP4i-pVj.).K c;pWf )))4pVpfl где A--U:cLp bPr Mt2
B 20-Pi4(K-i)s c p i-pr-d-K-KisctpHi-Pi
i--d
p VV;ЧЧ
),, (6)
,n-E
(8)
K2K2 s, )(9
fio)
, )-i 1Ы с;РЧ1-Р)- к )- |; 1 . Q ментов) дл  кода только обнаруживающего ошибки. предлагаемого устройства веро тность правильного прохожде   РПР суммарна  веро тность трансФормации дл  состо ний входов дешифратора 4 .с 1-го по 6-е (нумераци  согласно таблице) сшибки не обнаружены, к числу комбинаций из И элементов; - коэффициент, равный отношению числа кодовых комбинаций, в которых происходит обнаружение и исправление ошибки к возможному числу комбинаций из И элементов (2) , Вычита  из выражени  (3) выражение ( 2) получим
Принима  во внимание только члены с наименьшими показател ми степени в выражени х А и В нетрудно видеть, что выражение (10) не отрицательно при выполнении услови 
(ПР) 20-K)C V
(iO Замен   неравенство (11) более силь (пр) н  получим условие, при котором веро т ность правильного приема кодовых ко бинаций в устройстве больше соответ ствующей прототипа ,2 32 и d 4, h 2, Например, при И S 1 должно быть (32)
т.е. при веро тности ошибки в одном символе 0,1 устройство по веро тности правильного приема имеет лучшие показатели, чем у прототипа, также и веро тность трансформации будет меньше соответствующей веро тности прототипа при выполнении услови  pdpr p2c3-f Cn-d так при ,, 8 это условие выполн етс  всегда. I Из полученных соотношений видно, что выигрыш в помехоустойчивости при использовании этого устройства зависит от длины кода и его корректирующих свойств и позвол ет уменьшить веро тность ошибки и веро тность трансформации при более, чем на 2-3 пор дка.

Claims (1)

  1. Формула изобретени 
    Устройство дл  приема информации по двум Параллельным каналам св зи в
    системе передачи данных с решающей обратной св зью по авт. св. W 473314, отличающеес  тем, что, с целью повышени  помехоустойчивости.
    логическа  схема выполнена в виде дешифратора и введен счетчик контрол  несовпадений, пр этом дополнительные управл ющие выходы блоков повышени  достоверности подключены к сооту лиг
    V
    jg огг
    fj
    ветствующим входам дешифратора, а выход сумматора по модулю два подключен к соответствующему входу дешифратора через счетчик контрол  несовпадени .
    НЗСХ }I-J
    I
SU772494969A 1977-06-10 1977-06-10 Устройство дл приема информации по двум параллельным каналам св зи в системе передачи данных с решающей обратной св зью SU655081A2 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU772494969A SU655081A2 (ru) 1977-06-10 1977-06-10 Устройство дл приема информации по двум параллельным каналам св зи в системе передачи данных с решающей обратной св зью

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU772494969A SU655081A2 (ru) 1977-06-10 1977-06-10 Устройство дл приема информации по двум параллельным каналам св зи в системе передачи данных с решающей обратной св зью

Related Parent Applications (1)

Application Number Title Priority Date Filing Date
SU473314 Addition

Publications (1)

Publication Number Publication Date
SU655081A2 true SU655081A2 (ru) 1979-03-30

Family

ID=20712716

Family Applications (1)

Application Number Title Priority Date Filing Date
SU772494969A SU655081A2 (ru) 1977-06-10 1977-06-10 Устройство дл приема информации по двум параллельным каналам св зи в системе передачи данных с решающей обратной св зью

Country Status (1)

Country Link
SU (1) SU655081A2 (ru)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
RU2536384C2 (ru) * 2013-04-12 2014-12-20 Открытое акционерное общество "Головное системное конструкторское бюро Концерна ПВО "Алмаз-Антей" имени академика А.А. Расплетина" (ОАО "ГСКБ "Алмаз-Антей") Способ для приема информации по двум параллельным каналам
RU2696329C2 (ru) * 2018-01-22 2019-08-01 Российская Федерация, от имени которой выступает Министерство обороны Российской Федерации Устройство для приема информации по двум параллельным каналам связи в системе для передачи данных с решающей обратной связью

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
RU2536384C2 (ru) * 2013-04-12 2014-12-20 Открытое акционерное общество "Головное системное конструкторское бюро Концерна ПВО "Алмаз-Антей" имени академика А.А. Расплетина" (ОАО "ГСКБ "Алмаз-Антей") Способ для приема информации по двум параллельным каналам
RU2696329C2 (ru) * 2018-01-22 2019-08-01 Российская Федерация, от имени которой выступает Министерство обороны Российской Федерации Устройство для приема информации по двум параллельным каналам связи в системе для передачи данных с решающей обратной связью

Similar Documents

Publication Publication Date Title
US4408325A (en) Transmitting additional signals using violations of a redundant code used for transmitting digital signals
US3638182A (en) Random and burst error-correcting arrangement with guard space error correction
US5355412A (en) Identifying secret data messages in a one-direction multipoint network
GB1580407A (en) Method and apparatus for digital transmission systems
GB2110509A (en) Apparatus for and methods of processing digital data
JPS62217746A (ja) スタ−トビツト検出回路
SU655081A2 (ru) Устройство дл приема информации по двум параллельным каналам св зи в системе передачи данных с решающей обратной св зью
US5687199A (en) Substitution of synchronization bits in a transmission frame
GB1561556A (en) Method and device for reducing the probility of loss of a character in a digital transmission employong biphase coding
US3439329A (en) Electronic error detection and message routing system for a digital communication system
US4078225A (en) Arrangement and a method for error detection in digital transmission systems
US3234364A (en) Generator of parity check bits
SU767992A1 (ru) Способ передачи и приема дискретной информации дл систем св зи с комбинированной обратной св зью
SU1080132A1 (ru) Устройство дл ввода информации
SU849517A1 (ru) Устройство дл приема сообщений вСиСТЕМАХ пЕРЕдАчи иНфОРМАции C РЕшА-ющЕй ОбРАТНОй СВ зью
SU932636A2 (ru) Устройство дл обнаружени ошибок
SU478446A1 (ru) Декодер с обнаружением и исправлением ошибок
US3069497A (en) Teleprinter signal transmission employing a securing code
SU836806A2 (ru) Устройство дл приема информации по двумпАРАллЕльНыМ КАНАлАМ СВ зи B СиСТЕМЕ дл пЕРЕдАчи дАННыХ C РЕшАющЕй ОбРАТНОй СВ зью
SU1688413A1 (ru) Устройство дл регенерации биимпульсных сигналов
SU944143A2 (ru) Устройство дл передачи телеграмм
SU1008918A2 (ru) Устройство дл приема информации по двум параллельным каналам св зи в системе передачи данных с решающей обратной св зью
SU423255A1 (ru) Устройство для исправления стираний
SU732877A1 (ru) Устройство дл кодировани и декодировани последовательного кода с коррекцией одиночных ошибок
SU588645A1 (ru) Устройство дл повышени достоверности дискретной информации