SU646444A1 - Делитель частоты импульсов - Google Patents
Делитель частоты импульсовInfo
- Publication number
- SU646444A1 SU646444A1 SU772526521A SU2526521A SU646444A1 SU 646444 A1 SU646444 A1 SU 646444A1 SU 772526521 A SU772526521 A SU 772526521A SU 2526521 A SU2526521 A SU 2526521A SU 646444 A1 SU646444 A1 SU 646444A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- trigger
- input
- output
- pulse
- signal
- Prior art date
Links
Landscapes
- Manipulation Of Pulses (AREA)
Description
(54) ДЕЛИТЕЛЬ ЧАСТОТЫ ИМПУЛЬСОВ
Изобретение-ОТНОСИТСЯ к импульсной технике.
Иэв.естен -делитель частоты импуль сов, содержащий делитель частоты нд Т-ри-, состо щий из двух Э -триггеров и блока Формировани , состо щего из триггера и четырех элементов И-НЕ 11 .
ётот де.питель частоты относитель ,нр .сложен. .- Наиболее близок к предлагаемому .делитель частоты .импульсов, сбдёржа щий делитель частоты ва три, состо щий из двух) -триггеров и элемента И-НЕ, один вход которого соединен с С-входом триггера и входной тиной, второй вход элемента Й-НЕ соединен с ПР.ЯМЫМ выходом первого триггера, выход элемента И-НЕ св зан с С-входом второго триггера, инверсный выход которого подключен к5 входу первого триггера и;0-входом .второго, причем) -:вход первого триГ гера соединён с его инверсным выходом . . . ...
Данный делитель частоты не позврл ет получить дополнительный коэффициент делени . .
Цель Изобретени - повышение стаби .льности делени и получение допол .нительного коэффициента делени .
Поставленна цель достигаетс тем, чти в де.питель частоты импульсов , содержащийделитель, частоты на три, состо щий из двух D-триггеров и элемента И-НЕ, одинвход которого соединен с С-входом первого триггера и входной шиной, другой вход элемент та И-НЁ соединен с пр мым выходом первого триггера, 6ыходэ.лемента И-НЕ соединей с С-входом второго триггера , инверсный выход которого подключен к 5-входу . первого триггера и второго, причем С-вход первого триггера соединен с его инBepcHEJM выходом, введен дополнительный элемент И-НЕ, один вход которого соединен с пр мым .выходом первого триггера, а другой подключен к инйёрсному выходу.второго триггера.
Структурна электрическа схема описываемого делител час,тоты приведена начертеже. .
Делитель содержит D-триггеры; 1, 2 и элементы И-НЕ 3,-4.-.
Claims (2)
- Принцип работы делител зак х) чаетс в слеДуквдем. Входна импульсна последовательноэть со скважностью два (меандр) .поступает на тактовый (С) вход триггера 1 и через элемент И-НЕ 3 - на аналогичный вход триггера2. Первый входной импульс перебрасывает триггер 1 в единичное состо ние и сигнал с его выхода ра:зрёшает прохождение входных импульсов через ; элемент И-НЕ З.В паузе между первым .и вторым импульсами на выходе . элемента И-НЕ 3 по вл етс сигнал Логической единицы, котбрый переводи триггер 2 в единичное состо ние. Сиг нал логического нул с инверсного выхода триггера 2 поддерживает потен циал логической единицы на пр мом выходе триггера 1, тем самьом Запреща изменение состо ни с приходом следующего выходного импульс.а. В паузе между вторым и третьим импульсами на выходе элемента И-НЕ 3 по вл етс сигнал;логической единицы, который переводит триггер 2 в нулевое состо ние. Тем самым прекращаетс установка триггера 1 в единичное состо ние. Третий входной импульс переводит триггер 1 в нулевое состо ние . В момент прихода третьего импульса на ёыходе элемента И-НЕ по вл етс сигнал логического нул , кото рый заёисит от задержки перехода три гера 1 в нулевое состо ние, что може привести триггер 2 к ложному срабаты ванию. Дл предотвращени срабатывани триггера 2,введена обратна св з с пр мого выхода триггера 1 на вход установки в нуль триггера 2. Таким образом, на выходах триггеров полу: чаетс п оследовательность импульсов, деленна с коэффициентом три Отно ситёльно входной последовательности. Коэффициент делени частоты, равный 1,5, создаетс , путем пропускани двух импульсных последовательностей с пр мого выхода триггера 1 и инверсного выхода триггера 2 через допил-нительный элемент И-НЕ .4 . На выходе элемента И-НЕ 4 сигнал логического нул оказываетс в том случае, когда на обоих его входах присутствует сигнал логической единицы. Этот сигнал возникает два раза за три периода Входных импульсов. Формула изобретени Делитель .частоты импульсов,.содержащий делитель частоты на три, состо щий из двух D-триггеров и элемента И-НЕ, один вход которого соединен с С-входом первого триггера и входной щиной, другой вход элемента И-НЕ соединен с пр мым выходом первого триггера, выход элемента И-НЕ св зан с С-входом второго триггера, инверсный выход которого подключен к S -входу первого триггера и D входу второго, причем D-вход пер-: вого триггера соединен с его инверсным выходом, отличающийс тем. Что, с целью повышени стабильности и получени дополнительного коэффициента делени , в него введен дополнительный элемент И-НЕ , один вход которого соединен с пр мым выходом первого триггера, а другой подключен к инверсному выходу .второго триггера. Источники информации, прин тые, во внимание при экспертизе 1, Авторское свидетельство СССР 552702, Н 03 К 23/00.
- 2.. . Микросхемы интегральные полупроводниковые , ОСТ 11 бк 0340.013-75.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU772526521A SU646444A1 (ru) | 1977-09-30 | 1977-09-30 | Делитель частоты импульсов |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU772526521A SU646444A1 (ru) | 1977-09-30 | 1977-09-30 | Делитель частоты импульсов |
Publications (1)
Publication Number | Publication Date |
---|---|
SU646444A1 true SU646444A1 (ru) | 1979-02-05 |
Family
ID=20725767
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU772526521A SU646444A1 (ru) | 1977-09-30 | 1977-09-30 | Делитель частоты импульсов |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU646444A1 (ru) |
-
1977
- 1977-09-30 SU SU772526521A patent/SU646444A1/ru active
Similar Documents
Publication | Publication Date | Title |
---|---|---|
SU646444A1 (ru) | Делитель частоты импульсов | |
SU1040591A1 (ru) | Частотно-фазовый детектор | |
SU1737738A1 (ru) | Селектор информационного сигнала | |
SU1288928A1 (ru) | Устройство дл передачи фазоманипулированного сигнала | |
SU980301A1 (ru) | Резервированный генератор | |
SU819968A1 (ru) | Делитель частоты следовани импульсовС дРОбНыМ КОэффициЕНТОМ дЕлЕНи | |
SU478429A1 (ru) | Устройство синхронизации | |
SU1378033A1 (ru) | Устройство контрол импульсов тактовой частоты | |
SU1256199A2 (ru) | Делитель частоты на три | |
SU1713093A1 (ru) | Устройство дл задержки импульсов | |
SU1485409A1 (ru) | Декодер манчестерского кода | |
SU1403341A1 (ru) | Формирователь импульсов | |
SU671034A1 (ru) | Делитель частоты импульсов на семь | |
SU1370782A1 (ru) | Делитель частоты следовани импульсов | |
SU1228250A1 (ru) | Формирователь разностной частоты импульсных последовательностей | |
RU1811003C (ru) | Устройство дл разделени импульсов | |
SU1046842A1 (ru) | Устройство дл автоматической синхронизации с посто нным временем опережени | |
SU1243128A1 (ru) | Делитель частоты следовани импульсов | |
SU1085003A1 (ru) | Формирователь сигнала опорной частоты | |
SU1424114A2 (ru) | Импульсный частотно-фазовый детектор | |
SU875611A1 (ru) | Селектор импульсов по длительности | |
SU1533001A1 (ru) | Делитель частоты | |
SU1177879A1 (ru) | Частотно-фазовый компаратор | |
SU681550A1 (ru) | Селектор импульсов по частоте следовани | |
SU738101A1 (ru) | Умножитель частоты следовани импульсов |