SU636617A1 - Коррел ционное устройство дл определени задержки - Google Patents

Коррел ционное устройство дл определени задержки

Info

Publication number
SU636617A1
SU636617A1 SU762424801A SU2424801A SU636617A1 SU 636617 A1 SU636617 A1 SU 636617A1 SU 762424801 A SU762424801 A SU 762424801A SU 2424801 A SU2424801 A SU 2424801A SU 636617 A1 SU636617 A1 SU 636617A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
output
frequency
bits
divider
Prior art date
Application number
SU762424801A
Other languages
English (en)
Inventor
Виктор Михайлович Словущ
Владислав Борисович Богатырев
Евгений Викторович Швецов
Original Assignee
Предприятие П/Я А-1658
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я А-1658 filed Critical Предприятие П/Я А-1658
Priority to SU762424801A priority Critical patent/SU636617A1/ru
Application granted granted Critical
Publication of SU636617A1 publication Critical patent/SU636617A1/ru

Links

Claims (2)

  1. ходы младаиих разр дов которого подклю чены к соответствующим установочным входам первого делител  частоты, а вы ходы старших разр дов соединены с. соо ветствующими установочными входами вт рого делител  частоты.. Недостатком этих устройств, выполненных с использованием регистров сдвига,  вл етс  малый диапазон измер емых задержек, так как при больши задержках частота сдвига в регистрах получаетс  малой, что отрицательно сказываетс  на форме коррел ционной функции и делает систему менее точной . В то же врем  схемы без регистров сдвига тер ют свое значение/ так как имеют значительно большие габариты , меньшую надежность и вьасокую стоимость по сравнению со схемами, содержащими регистры сдвига на современных приборах с зар довой св зью или динамические сдвиговые регистры средней интеграции, изготовленные по МОП или близкой технологии (до 256 разр дов на одну микросхему). Целью насто щего изобретени   вл етс  расширение диапазона определ емых задержек. Указанна  цель достигаетс  тем, что в устройство введен мультиплексор , информационные входы которого подключены к соответствующим выходам первого регистра сдвига, вьаход мульти плексора соединен со входом второго регистра сдвига, а управл ющий вход подключен к выходам реверсивного сче чика. На фиг. 1 показана функциональна  схема устройства; на фиг. 2 - диаграмма , по сн юща  процесс задержки опорного сигнала, на которой введены следующие обозначени  F - частота на выходе генератора 8, а - изменени частоты на выходе делител  7; f - и менение частоты на выходе делител  9 К - число разр дов регистра сдвига, включенных последовательно; КО - чис ло разр дов  чейки регистра 1 ; N суммарное состо ние счетчика 11 w - число младших разр дов группы 5 счет чика 11. Первый вход устройства (цепь опор ного сигнала) соединен со входом ре гистра 1 сдвига, выход каждой  чейки регистра сдвига, кроме последней, соединен со входом следующей  чейки, выход каждой  чейки соединен также со входом мультиплексора 2, причем N, 2N., где Ыц. - число разр дов между входом регистра 1 и выходом  чейки с номером К; N, - число ра р дов между входом регистра и выходом предыдущей  чейки; выход мультиплексора 2 соединен со входом логиче кого блока 3 преобразовани  сигнал частота и второго регистра 4 сдвига , выход которого соединен с другим входом логического блока 3; третий вход логического блока 3 соединен со вторым входом устройства; выходы логического блока 3 соединены со счетными входами реверсивного счетчика 11, выход последнего разр да из группы 5 младших разр дов соединены со счетными входами группы б старших разр дов реверсивного счетчика; выходы группы 5 младших разр дов счетчика соединены с управл ющими входами делител  7 частоты; вход делител  7 соединен с выходом тактового генератора 8, а выход с управл ющими входами регистров 1 и 4 сдвига и со входом второго делител  9 частоты выход последнего соединен со входом блока 10 индикации значени  задержки. Установочные входы Делител  9 соединены с выходами старших разр дов 6 счетчика 11, которые соединены также с управл ющими входами мультиплексора 2. На входы регистра 1 с  чейками и логического блока 3 подаютс  соответственно опорный и исходный сигналы. При этом на выходах логического блока 3 формируютс  сигналы, частоты которых пропорциональны значени м взаимнокоррел ционной функции опорного и исходного сигналов в двух точках, соответствукигщх двум мало отличающимс  значени м задержки опорного сигнала . Разность частот этих сигналов определ ет направление движени  к точке мaкcимsмa коррел ционной функции и равна нулю,когда задержка опорного сигнала соответствует этому максимуму и, следовательно, временному сдвигу исходного и опорного сигналов . При рассогласовании состо ние счетчика 11 мен етс , вызыва  изменение частоты на выходе делител  7. ЕСЛИ все младшие разр ды 5 счетчиков 11 оказываютс  заполненньми, что соответствует делению частоты генератора 8 пополам, то следующий импульс с логического блока 3 сбрасывает млгщшие разр ды счетчика 11 и измен ет на единицу состо ние старших разр дов 6. Это, в свою очередь, приводит к тому, что: -коэффициент делени  делител  7 становитс  равным единице; -коэффициент делени  делител  9 увеличиваетс  в два раза; -с помощью мультиплек9Ора 2 включаетс  следующа   чейка регистра 1 сдвига, и число включенных разр дов увеличиваетс  таким образом в два раза . Если продолжаетс  движение к экстремуму в том же направлении (слева направо), то процесс повтор етс . Если движение происходит в обратном направлении (справа налево), то последовательность событий соответственно измен етс . Из диаграммы (фиг.2) видно, что частота на выходе устройства,совпадающим с выходом вспомогательного делител  9, пропорциональна значению задержки , в то врем  как частота такти ровки регистра 1, равна  частоте выхода основного делител  7, измен етс  всего в два раза, остава сь высокой при любых значени х измер емой задержки. Частота F определ етс  частотой наивысшей учитываемой гарМОНИКИ входных сигналов устройства (больше нее в четыре раза). Число разр дов  чейки регистра 1,деленное на частоту F , больше посто нной вре мени апериодического линейного звена , эквивалентного системе делитель 7 частоты - регистр 1 сдвига; в свою очередь, эта посто нна  времени опре дел етс  требуемой точностью устройства . Число  чеек регистра 1 равно 2 где р - число старших разр дов б счетчика. На старший управл ющий вхо основного делител  подана константа единица, чтобы ограничить диапазон изменени  коэффициентов делени . Достоинством описанного устройств  вл етс  то, что частота тактировки регистра сдвига мало мен етс  при из менении и;змер емой задержки, вследствие чего повышаетс  точность измерени  больших задержек или, если устройство  вл етс  подсистемой измерител  путевой скорости, малых ско ростей, относительна  ошибка измерени  скорости мало зависит от значени измер емой скорости. Это позвол ет, в частности, использовать устройство в системе измерени  путевой скорости транспортного средства, диапазон изменени  скоростей которого близок к 100, а также в дальномерах с больим диапазоном измер емых рассто ний. Устройство легко комплексируетс  грубым измерителем. Дл  этого грубого измеридостаточно выход тел  периодически (с помощью логических блоков) соединить с установоч ными входами старших разр дов счетчи ка. При одинаковом диапазоне измер емых задержек и точности суммарное число старишх и младших разр дов сче чика меньше, чем число разр дов счет чика устройства (2 . Кроме выхода схемы, измеренное значение, задержки, при наличии высокостабильного тактового генератора. можно снимать со счетчика в форме с плавающей зап той, т.е, с относительной ошибкой, малоЗавис щей от значени  измер емой задержки. При использовании только импульсного выхода устройство не требует высокостабильного тактового генератора. Формула изобретени  Коррел ционное устройство дл  определени  задержки, содержащее регистр .сдвига, информационный вход которого : вл етс  первым входом устройства, тактовый генератор, выход которого подключен к счетному входу первого делител  частоты, выход которого соединен с управл ющими входами первого и второго регистров сдвига и со счетным входом второго делител  частоты,выход которого подключен ко входу блока индикации, логический блок преобразовани  сигнал-частота , первый вход которого  вл етс  вторым входом устройства , второй и третий входы подкгаочены соответственно ко входу и выходу второго регистра сдвига, первый и второй выходаа логического блока преобразовани  сигнал-частота соединены соответственно с первым и вторым входами реверсивного счетчика, выходы младших разр дов которого подключены к соответствующим установочным входам первого делител  частоты, а выходы старших разр дов соединены с соответствующими установочными входами второго делител  частоты, о тл и чающеес  тем, что, с целью расширени  диапазона определ емых задержек, в устройство введен мультиплексор , информационные входы которого подключены к соответствующим выходам первого регистра сдвига, выход мультиплексора соединен со входом второго регистра сдвига, а управЛЯЮН1ИЙ вход подключен к выходам реверсивного счетчика. источники информации, прин тые во внимание при экспертизе: 1,Патент США 3906213, НКИ 235-181, 1975,
  2. 2.За вка ФРГ № 2345106, кл. 001 р 3/64, 1976,
SU762424801A 1976-11-29 1976-11-29 Коррел ционное устройство дл определени задержки SU636617A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU762424801A SU636617A1 (ru) 1976-11-29 1976-11-29 Коррел ционное устройство дл определени задержки

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU762424801A SU636617A1 (ru) 1976-11-29 1976-11-29 Коррел ционное устройство дл определени задержки

Publications (1)

Publication Number Publication Date
SU636617A1 true SU636617A1 (ru) 1978-12-05

Family

ID=20684619

Family Applications (1)

Application Number Title Priority Date Filing Date
SU762424801A SU636617A1 (ru) 1976-11-29 1976-11-29 Коррел ционное устройство дл определени задержки

Country Status (1)

Country Link
SU (1) SU636617A1 (ru)

Similar Documents

Publication Publication Date Title
SU636617A1 (ru) Коррел ционное устройство дл определени задержки
SU849226A1 (ru) Коррел ционное устройство дл ОпРЕдЕлЕНи зАдЕРжКи
RU197391U1 (ru) Цифровой частотомер
SU883914A1 (ru) Коррел ционное устройство дл определени времени задержки
SU1105827A1 (ru) Цифровой фазометр с посто нным измерительным временем
SU890251A1 (ru) Коррел ционный измеритель скорости
SU551571A1 (ru) Устройство измерени фазы
SU529440A1 (ru) Устройство дл измерени группового времени замедлени
SU690608A1 (ru) Умножитель частоты
SU766024A1 (ru) След щий измеритель частоты
SU409161A1 (ru) Устройство для формирования электрических сигналов
SU918879A1 (ru) Широкопредельный фазометр
SU594464A1 (ru) Цифровой фазометр
SU1098103A1 (ru) Устройство дл вычислени отношени частот последовательностей импульсов
SU530462A1 (ru) Умножитель частоты
SU627554A1 (ru) Умножитель частоты
SU849096A1 (ru) Фазометр
SU1196777A1 (ru) Цифровой автокомпенсационный фазометр
SU607162A1 (ru) Устройство дл измерени величины скорости изменени частоты
SU721766A1 (ru) Цифровой фазометр с посто нным измерительным временем
SU1013858A2 (ru) Коррел ционный измеритель скорости
SU439758A1 (ru) Профильный индикатор
SU543885A1 (ru) Цифровой фазометр
SU496688A1 (ru) Анализатор сигнала тактовой синхронизации
SU824440A1 (ru) Цифровой умножитель частоты сле-дОВАНи иМпульСОВ