SU1098103A1 - Устройство дл вычислени отношени частот последовательностей импульсов - Google Patents

Устройство дл вычислени отношени частот последовательностей импульсов Download PDF

Info

Publication number
SU1098103A1
SU1098103A1 SU823525327A SU3525327A SU1098103A1 SU 1098103 A1 SU1098103 A1 SU 1098103A1 SU 823525327 A SU823525327 A SU 823525327A SU 3525327 A SU3525327 A SU 3525327A SU 1098103 A1 SU1098103 A1 SU 1098103A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
pulse counter
pulse
counter
output
Prior art date
Application number
SU823525327A
Other languages
English (en)
Inventor
Юрий Георгиевич Фадеев
Original Assignee
Предприятие П/Я А-7125
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я А-7125 filed Critical Предприятие П/Я А-7125
Priority to SU823525327A priority Critical patent/SU1098103A1/ru
Application granted granted Critical
Publication of SU1098103A1 publication Critical patent/SU1098103A1/ru

Links

Landscapes

  • Manipulation Of Pulses (AREA)
  • Measuring Frequencies, Analyzing Spectra (AREA)

Abstract

УСТРОЙСТВО ДЛЯ ВЫЧИСЛЕНИЯ ОТНОШЕНИЯ ЧАСТОТ ПОСЛЕДОВАТЕЛЬНОСТЕЙ ИМПУЛЬСОВ, содержащее реверсивный счетчик импульсов, счетчик импульсов и две выходные шины, перва  из которых подключена к входу счетчика импульсов , а разр дные выходы реверсив ного счетчика импульсов и счетчика импульсов подключены соответственно первым и вторым входам элемента сра нени  кодов, выход которого соединен с входом сброса счетчика импульсов, отличающеес  тем, что, с целью уменьшени  случайной погрешнос ти и одновременного увеличени  быстродействи  при вычислении отношени  частот статистически распределенных последовательностей импульсов, в него введены дополнительный реверсивньй счетчик импульсов, блок опознавани  состо ни  дополнительного реверсивного счетчика импульсов и два коммутатора, причем входы блока опознавани  поразр дно соединены с выходами дополнительного реверсивного счетчика импульсов , управл ющие входы первого и второго комм-утаторов соединены соответственно с первым и вторым выходами блока опознавани , первый выход первого коммутатора соединен с вычитающим входом реверсивного счетчика импульсов, а второй - с суммирующим входом дополнительного реверсивного счетчика импульсов, первый выход второго коммутатора соединен с суммирующим входом реверсивного счетчика импульсов , а второй - с вычитающим входом дополнительного реверсивного счетчика импульсов, импульсньй вход второго коммутатора соединен с выходом элемента сравнени  кодов, а втора  входна  шина подключена к импульсному входу первого коммутатора.

Description

11 Изобретение относитс  к и тульсно технике и может быть использовано дл вычислени  отношени  частот следовани  импульсов в случае больших флюктуации входных сигналов, Известно устройство дл  определени  отношени  двух частот, содержащее два счетчика импульсов, генерато строба, вход которого соединён с выходом одного из счетчиков импульсовj и индикаторное устройство. В этом устройстве входными сигналами заполн ютс  оба (предварительно установленных в нуль) счетчика импульсов . При заполнении счетчика импульсов , соединенного с генератором Строба, на индикаторное устройство поступает содержимое другого счетчика импульсов, которое численно и соответствует отношению частот входных сигналов. После считывани  результата счетчики импульсов устанавливаютс  в нуль и измерени  повтор ютс  1 J Недостатком этого устройства  вл етс  то, что оно не позвол ет непрерывно наблюдать за изменени ми сигнала, так как счет импульсов производ т периодически, что определ ет и низкое быстродействие устройства. Наиболее близким по технической сущности к изобретению  вл етс  устройство дл  вычислени  отношени  частот последовательностей импульсов содержащее реверсивный счетчик импульсов , счетчик импульсов и две входные шины, перва  из которых подключена к входу счетчиков импульсов, а разр дные выходы реверсивного счет чика импульсов и счетчика импульсов подключены соответственно к первым и вторь м входам элемента сравнени  кодов, выход которого соединен с вхо дом сброса счетчика импульсов, кроме того, втора  входна  шина соединена с вычитающим входом реверсивного счетчика импульсов, суммирующий вход которого соединен с выходом элемента сравнени  кодов 2. Недостаток известного устройства состоит в том, что при вычислении отношени  частот статически распределенных последовательностей импульсов на выходной сигнал устройства (код на разр д-ньк выходах реверсивно го счетчика импульсов) накладываютс  флюктуации, которые вызывают изменени  выходного сигнала при неизменном отношении средних частот импульсных последовательностей. Флюктуации уве32 личивают случайную погрешность и, кроме того, ограничивают порог чувствительности измерительной аппаратуры, a также увеличивают погрешность ви- . зуального отсчета измер емой величины. Известными средствами дл  уменьшени  флюктуации  вл етс  введение предварительного пересчета статистически распределенных импульсных последовательностей дл  рабочего и эталонного каналов измер.ни  или увеличение емкости реверсивного счетчика. Но это приводит к уменьшению быстродействи  устройства. Целью изобретени   вл етс  уменьшение случайной погрешности и одновременное увеличение быстродействи  при вычислении отношени  частот статистически распределенных последовательностей ИМПУЛЬС:ОВ. Поставленна  щшь достигаетс  тем, что в устройство дщ  вычислени  отношени  частот последовательностей импульсов, содержащее реверсивный счетчик импульсов,, счетчик импульсов и две входные шины, перва  из которых подключена к входу счетчика импульсов, а разр дные выходы реверсивного счетчика импульсов и счетчика импульсов подключены соответственно к первым и вторым входам элемента сравнени  кодов, выход которого соединен с входом сброса счетчика импульсов, введены дополнительньй реверсивный счетчик импульсов, блок опознавани  состо ни  дополнительного реверсивного счетчика импульсов и два коммутатора , причем входы блока опознавани  поразр дно соединены с выходами дополнительного реверсивного счетчика импульсов, управл ющие входы первого и второго коммутаторов соединены соответственно с первым и вторым выходами блока опознавани , первый выход первого коммутатора соединен с вычитающим входом реверсивного счетчика импульсов, а второй - с суммирующим входом дополнительного реверсивного счетчика импульсов, первый выход второго коммутатора соединен с суммирующим входом реверсивного импульсов, а второй - с вычитающим входом дополнительного реверсивного счетчика импульсов, импульсный вход второго коммутатора соединен с выходом элемента сравнени  кодов, а втора  входна  шина подключена к импульсHONfy входу первого коммутатора. 310 На чертеже приведена структурна  схема устройства. Устройство содержит реверсивный счетчик 1 импульсов, счетчик 2 импульсов , две входные шины 3 и 4, перва  3 из которых подключена к входу счетчика 2, а разр дные выходы реверсивного счетчика 1 ii счетчика 2 подключены соответственно к первым и вторым входам элемента 5 сравнени  кодов , выход которого соединен с входом сброса счетчика 2, дополнительный реверсивный счетчик 6 импульсов, блок 7опознавани  и два коммутатора 8 и 9, причем входы блока 7 поразр дно соединены с выходами дополнительного реверсивного счетчика 6, управл ющие входы первого и второго коммутаторов 8и 9 соединены соответственно с первым и вторым выходами блока 7, первьй выход коммутатора 8 соединен с вычитающим входом реверсивного счетчика 1, а второй - с суммирующим входом дополнительного реверсивного счетчика 6, первый выход коммутатора 9 соединен с суммируюш 1м входом реверсивного счетчика 1, а второй - с вычитающим входом дополнительного реверсивного счетчика 6, импульсный вход коммутатора 9 - с выходом элемента 5, а втора  входна  шина 4 подключена к импульсному входу коммутатора 8. Коммутаторы 8 и 9 могут содержать два элемента И-НЕ и инвертор, причем управл ющий вход соединен через инвертор и непосредственно с первыми входами соответственно первого и вто рого элементов И-НЕ, выходы которых соединены соответственно с первым и вторым выходами-коммутатора, а вторы входы - с импульсным входом. Блок 7 может содержать инверторы и два (многовходовых) элемента И-НЕ, выходы первого из которых непосредст венно, а второго - через инверторы соединены с входными разр дными шина ми, а их выходы соответственно с пер вым и вторым выходами блока. Устройство работает следующим образом . Последовательность импульсов дели мого с частотой F-j поступает на вход счетчика 2, а последовательность импульсов делител  с частотой р2 - на импульсный вход коммутатора 8. В состо нии равно.веси  (статический режим) код Q навыходе дополнительного реверсивного счетчика 6 находитс  в интервале от Q-, до Q . 34 Блок 5 установит коммутатор 8 в положение ., пропускающее частоту F. на суммирующий вход дополнительного реверсивного счетчика 6. Частота F за .полн ет счетчик 2, и при заполне;нии происходит периодический его сброс с помощью импульса с элемента 5. С выхода элемента 5 в статическом режиме поступает частота , где .V - выходной код реверсивного счетчика 1, Коммутатор 9 находитс  в положении , пропускающем частоту на вьгчитаюш|1Й вход дополнительного реверсивного счетчика 6. Состо ние этого счетчика и с течением времени i измен етс  по формуле )Если бы 2 и F-J /-k были равны, то состо ние Q с течением времени не изменилось. За счет статических колебаний F и р2 или одной из этих частот значение 5 колеблетс . Если эти колебани  остаютс  в интервале от 0 до 2 то на реверсивный счетчик 1 импульсы не поступают и его выходной код не измен етс . Веро тность выхода Q за пределы величины Q или Qy определ етс  емкостью счетчика, равной 7 законом распределени  импульсов. Поскольку эта веро тность может быть выбрана малой, то флюктуации выходного кода будут весьма редки. При изменении среднего значени  частот F-, и (2 или среднего значени  одной из них (динамический режим) код исполнительного реверсивного счетчика 6 достигнет одного, из крайних значений Q или С)-,. В этом случае блок 7 установит один из коммутаторов 8 или 9 в положение, пропускающее импульсы F-7/1 на суммирующий вход или импульсы р2 - на вычитающий вход реверсивного счетчика 1, и выходной код k начнет быстро измен тьс  до восстановлени  равенства в этом случае код G реверсивного счетчика 6 снова установитс  в интервале от 0. до . Уменьшение относительной случайной погрешности можно по снить следующим расчетом. Известно, что относительна  случайна  погрешность регистрации частоты импульсов счетными схемами из-за статического характера распределени  импульсов определ етс  по формуле --j-W сА- относительна  случайна  погpemHocTbJ N,- количество набираемых при от счете импульсов. В данном устройстве емкость счетчика равна (Q.), Где К - выходной код устройства, (G2-Q)- емкость дополнительного реверсивного сетчика 6, cf вычисл етс  дл  статического режима , когда cxin5i , и дл  конкретного случа  (восьмиразр дного реверсивного счетчика 1 и четырехразр  ного дополнительного реверсивного счетчика 6) Относительна  случайна  погрешность предлагаемого устройства состав л ет 1,5%.) Погрешность (с/) прототипа при той же емкости реверсивного счетчика 2® составит 6,7%. Таким образом, относительна  случайна  погрешность предлагаемого устройства меньше примерно в 4 раза при одинаковом быстродействии с прототипом . Чтобы получить относительную случайную погрешность 1,5% в схеме прототипа , необходимо увеличить емкость счетчика до 2, т.е. выходной код будет равен , 1 (2 - 2 2 ( . Но быстродействие прототипа в этом случае уменьшаетс  в 2 раз, т.е. быстродействие предлагаемого, устройства при емкости счетчиков такой же, как в прототипе, и при такой же погрешности увеличиваетс  в 16 раз. Уменьшение спучаРтой погрешности позволит одновременно получить и увеличение быстродействи . Оптимальное соотношение между быстродействием и точностью определ ютс  конкретными потребност ми и услови ми производства .

Claims (1)

  1. УСТРОЙСТВО ДОЯ ВЫЧИСЛЕНИЯ ОТНОШЕНИЯ ЧАСТОТ ПОСЛЕДОВАТЕЛЬНОСТЕЙ ИМПУЛЬСОВ, содержащее реверсивный счетчик импульсов, счетчик импульсов и две выходные шины, первая из которых подключена к входу счетчика импульсов, а разрядные выходы реверсивного счетчика импульсов и счетчика импульсов подключены соответственно к первым и вторым входам элемента сравнения кодов, выход которого соединен с входом сброса счетчика импульсов, отличающееся тем, что, с целью уменьшения случайной погрешности и одновременного увеличения быстродействия при вычислении отношения частот статистически распределенных последовательностей импульсов, в него введены дополнительный реверсивный счетчик импульсов, блок опознавания состояния дополнительного реверсивного счетчика импульсов и два коммутатора, причем входы блока опознавания поразрядно соединены с выходами дополнительного реверсивного счетчика импульсов, управляющие входы первого и второго коммутаторов соединены соответственно с первым и вторым выходами блока опознавания, первый выход первого коммутатора соединен с вычитающим входом реверсивного счетчика импульсов, а второй - с суммирующим <g входом дополнительного реверсивного счетчика импульсов, первый выход второго коммутатора соединен с суммирующим входом реверсивного счетчика импульсов, а второй - с вычитающим входом дополнительного реверсивного счетчика импульсов, импульсный вход второго коммутатора соединен с выходом элемента сравнения кодов, а вторая входная шина подключена к импульсному входу первого коммутатора.
SU823525327A 1982-08-27 1982-08-27 Устройство дл вычислени отношени частот последовательностей импульсов SU1098103A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU823525327A SU1098103A1 (ru) 1982-08-27 1982-08-27 Устройство дл вычислени отношени частот последовательностей импульсов

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU823525327A SU1098103A1 (ru) 1982-08-27 1982-08-27 Устройство дл вычислени отношени частот последовательностей импульсов

Publications (1)

Publication Number Publication Date
SU1098103A1 true SU1098103A1 (ru) 1984-06-15

Family

ID=21040335

Family Applications (1)

Application Number Title Priority Date Filing Date
SU823525327A SU1098103A1 (ru) 1982-08-27 1982-08-27 Устройство дл вычислени отношени частот последовательностей импульсов

Country Status (1)

Country Link
SU (1) SU1098103A1 (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
1. Техническое описание и инструкци по эксплуатации частотомера 43-35, И22.721.031ТО. 2. Данчеев В.П. Цифро-частотные вычислительные устройства. М., Энер ни , 1976, с. 54 (прототип). *

Similar Documents

Publication Publication Date Title
CA1144986A (en) Frequency determining apparatus
US4390951A (en) Apparatus for monitoring road traffic to control an associated signaling system
SU1098103A1 (ru) Устройство дл вычислени отношени частот последовательностей импульсов
US3968491A (en) Radar rangemeter
SU415593A1 (ru)
SU714303A1 (ru) Цифровой след щий измеритель периода и девиации периода
SU1026296A1 (ru) Цифро-частотный умножитель
SU550586A1 (ru) Цифровой двухканальный измеритель средней частоты
RU1780041C (ru) Фазометр
SU766024A1 (ru) След щий измеритель частоты
SU1092521A1 (ru) Цифровой непараметрический анализатор статистического распределени
SU805060A1 (ru) Устройство дл регистрациидиНАМичЕСКиХ дЕфОРМАций
SU599222A1 (ru) Частотный измеритель
RU2101747C1 (ru) Устройство для измерения временных интервалов в дальномерах
SU374554A1 (ru)
SU661399A1 (ru) Цифровой след щий фазометр
SU917116A1 (ru) Измеритель частоты с автоматическим переключением диапазонов измерени
SU1184070A1 (ru) Цифровой дискриминатор
SU1396083A1 (ru) Цифровой след щий фазометр
SU414543A1 (ru)
SU1200188A1 (ru) Цифровой измеритель отклонени измер емой частоты от номинальной
SU982189A1 (ru) Преобразователь частота-код
SU728492A1 (ru) Устройство дл измерени разности частот импульсов
SU502235A1 (ru) Двухканальный цветовой цифровой пирометр
SU370529A1 (ru) Быстродействующее цифровое устройство для измерения разности скоростей секций агрегатов