SU409161A1 - Устройство для формирования электрических сигналов - Google Patents

Устройство для формирования электрических сигналов

Info

Publication number
SU409161A1
SU409161A1 SU1629847A SU1629847A SU409161A1 SU 409161 A1 SU409161 A1 SU 409161A1 SU 1629847 A SU1629847 A SU 1629847A SU 1629847 A SU1629847 A SU 1629847A SU 409161 A1 SU409161 A1 SU 409161A1
Authority
SU
USSR - Soviet Union
Prior art keywords
frequency
block
phase
formation
signals
Prior art date
Application number
SU1629847A
Other languages
English (en)
Inventor
Е. К. Лобанов А. П. Земл ков
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed filed Critical
Priority to SU1629847A priority Critical patent/SU409161A1/ru
Application granted granted Critical
Publication of SU409161A1 publication Critical patent/SU409161A1/ru

Links

Landscapes

  • Measuring Phase Differences (AREA)

Description

Устройство относитс  к области радиоэлектроники , а именно к устройствам радионавиггиднн .
Известны устройства дл  формировани  электрических снгиалов нескольких частот, исиользуемые в апнаратуре радионавигации (в приемоиндикаторах, имитаторах). Они построены на основе делителей частоты и изме )ителей фазы формируемых сигналов. Измер ют фазу формируемых сигналов различных частот (01, №2 (точный отсчет) и фазу разностной частоты 12 СО - (02, ири этом обеспеЧ1 ваете  )aciutipeinie однозначной шкалы точиых фазовых отсчетов иутем оиределени  номера измер емого фазового цикла (фазовой дорожки) в пределах периода разностной частоты 12 .
Выделение сгииала разностной частоты требует нрмл епснн  низкочастотных избиратель1 ых фнльтров, которые в диапазоне единиц силогерц оказываютс  довольно громоздкими и сложными в настройке. При использовании нескольких разностных частот (при переменной разностной частоте) необходимо иметь набо| ) фнльтров, поскольку их перестройка в широком диапазоне затруднительна.
Цель изобретени  - получение отсчета фазовой дорожки но разностной частоте без использовани  громоздких фильтров разностной, частоты.
Это достигаетс  тем, что формируют сигнал разностной частоты дл  блока грубого отсчета с номошью логического блока, наирнмер, в виде логической схемы «И (схемы совиадени ), соединенного с источннкамн сигналов основных частот. При этом нереме1П1ые нача .тьные ус;1ови  можно вводить с iiOMonibKj логических схем (дешнфраторов) во входных цен х логической схемы «И. Необходимую
точность измерени  нри этом обеснечивают в самом блоке грубого отсчета известиымп методами , иапри:лер методом усреднени  но р ду отсчетов времен н 1х ннтервалов, огра1П1ченны нмиульсиыми сигиалами с выхода логических
схем «li, измерением длнтелыюстей выходных нмнульсов н т. д.
Па фиг. 1 показана блок-схема нредлагаемо го устройства; на фнг. 2 - схема его .чогического блока.
Устройство содержит узлы формпроваии  сигналов осиовных частот (i)i, («з), например делители / частоты, логический блок 2 п блок 3 грубого отсчета (блок отечета номера фазовой дорожкн), иацрпмер измеритель временного интервала.
Устройство работает следуюшим образом. Формнруелгые в делител х / частоты имнульсиые сигналы нсходных частот (wj, со 2) поступают в блок 2, например, в виде логической схемы «И. На выходе блока 2 формируютс  импульсные сигналы, оиредел емые законом совнаденн  нсходных импульсных снгиа:юв иа входах этого блока. Очевидно, иериодичность формируемого блоком 2 имиульсного сигнала онредел етс  иериодом разностной частоты исходных сигналов (L coi- ws), а фаза (временное положение) его зависит от фаз исходных сигналов. Этот сигнал подаетс  в блок 3 грубого отсчета, с помощью которого и измер ют фазу (временное положение) сформированного блоком 2 Импульсного сигнала относительио аналогичного опорного сигнала; в блоке грубого отсчета может быть, например , исиользован счетчик - измеритель фазы (времениого интервала).
П)н работе с переменными начальными услови ми они могут быть учтены в устройстве с помопдью логических схем, например, дешифраторов , в цеп х передачи сигналов с узлов формнрованн .
Блок 2 реализуетс , например, на логической схеме «И 4, во входных цеп х которой включены логические схемы (дешифраторы) 5 ввода начальных условий. Таким образом, узлы формировани , например, делители частоты , соединены с логической схемой «И через дешифраторы, управл емые, нанример, цифровым кодом. Это позвол ет при необходимости измен ть параметры импульсных сигналов, иодаваемых на схему «И 4 (нанример , измен ть их фазу - временное положение , длительность импульсов и т. д.).
Реализаци  логических схем 5 технических трудностей ие представл ет. Так, например, дл  ввода переменной задержки (иоправок на распростраиеиие сигналов) в логической схеме 5 может быть, например, исиользована известна  схема равнозначности (дешифратор), одни входы которой соединены с разр дами делителе частоты узлов, а вторые - с шинами кода управлени . В узле грубого отсчета
применен измеритель фазы или временного положени  нмпульсного сигнала, формируемого блоком 2. Если реализаци  технических трудностей не иредставл ет.
Все узлы устройства могут быть реализбваны на элементах цифровой техники, что повышает надежность устройства, упрощает его настройку, ремонт и эксплуатацию.
П р е д м ет изобретен н  
Устройство дл  формировани  электрических сигиалов нескольких частот, содержащее два делител  частоты и блок грубого отсчета по разностной частоте, отличающеес  тем, что,
с целью повышепи  надежности работы и упрощени  устройства, оно содержит логический блок, состо щий из двух дешифраторов и схемы «И, причем одни входы каждого дешифратора соединены с соответствующими выходами делителей частоты, вторые - с шинами управлени , а выходы через схему «И соединены с входами блока грубого отсчета.
От делитf/jffu чостоп:
SU1629847A 1971-03-02 1971-03-02 Устройство для формирования электрических сигналов SU409161A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU1629847A SU409161A1 (ru) 1971-03-02 1971-03-02 Устройство для формирования электрических сигналов

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU1629847A SU409161A1 (ru) 1971-03-02 1971-03-02 Устройство для формирования электрических сигналов

Publications (1)

Publication Number Publication Date
SU409161A1 true SU409161A1 (ru) 1973-11-30

Family

ID=20467859

Family Applications (1)

Application Number Title Priority Date Filing Date
SU1629847A SU409161A1 (ru) 1971-03-02 1971-03-02 Устройство для формирования электрических сигналов

Country Status (1)

Country Link
SU (1) SU409161A1 (ru)

Similar Documents

Publication Publication Date Title
SU409161A1 (ru) Устройство для формирования электрических сигналов
US4598375A (en) Time measuring circuit
SU849096A1 (ru) Фазометр
SU1698822A1 (ru) Устройство дл измерени величины запаса "Окна синхронизации" при фазоманипулированных сигналах
US3229204A (en) Phase meter calibrator
SU1221613A1 (ru) Цифровой фазометр дл измерени мгновенного значени угла сдвига фаз
SU607162A1 (ru) Устройство дл измерени величины скорости изменени частоты
EP0122984A1 (en) Time measuring circuit
SU425149A1 (ru)
SU529440A1 (ru) Устройство дл измерени группового времени замедлени
SU418807A1 (ru)
SU661491A1 (ru) Цифровой измеритель временных интервалов
SU601628A1 (ru) Фазометр
RU2125736C1 (ru) Нониусный измеритель серии временных интервалов
RU2149436C1 (ru) Рециркуляционный измеритель длительности импульсов
SU960721A1 (ru) Устройство дл измерени временных интервалов
SU911365A1 (ru) След щий цифровой фазометр с посто нным измерительным временем
SU408231A1 (ru) Цифровой измеритель низких частот
SU411387A1 (ru)
SU815481A1 (ru) Устройство дл измерени гармоническихСОСТАВл ющиХ КиНЕМАТичЕСКОй пОгРЕшНОСТизубчАТыХ пЕРЕдАч
SU660236A1 (ru) Генератор сигнала с линейной частотной модул цией
SU932420A1 (ru) Цифровой измеритель скважности пр моугольных импульсов
SU970253A1 (ru) Цифровой частотомер
SU1531016A1 (ru) Цифровой измеритель низких частот
SU766024A1 (ru) След щий измеритель частоты