SU620977A1 - Number comparing arrangement - Google Patents

Number comparing arrangement

Info

Publication number
SU620977A1
SU620977A1 SU772450227A SU2450227A SU620977A1 SU 620977 A1 SU620977 A1 SU 620977A1 SU 772450227 A SU772450227 A SU 772450227A SU 2450227 A SU2450227 A SU 2450227A SU 620977 A1 SU620977 A1 SU 620977A1
Authority
SU
USSR - Soviet Union
Prior art keywords
trigger
numbers
error
inputs
triggers
Prior art date
Application number
SU772450227A
Other languages
Russian (ru)
Inventor
Александр Дмитриевич Титков
Вольдемар Георгиевич Федоров
Original Assignee
Ордена Ленина Предприятие П/Я Р-6045
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Ордена Ленина Предприятие П/Я Р-6045 filed Critical Ордена Ленина Предприятие П/Я Р-6045
Priority to SU772450227A priority Critical patent/SU620977A1/en
Application granted granted Critical
Publication of SU620977A1 publication Critical patent/SU620977A1/en

Links

Landscapes

  • Hardware Redundancy (AREA)

Description

(S4) yciTOftCTBO ДЛЯ СРАВНЕНИЯ (S4) yciTOftCTBO FOR COMPARISON

Изобрегение огноситс  к области ав тои&ткки. и вычиспитепьной техники и можег быть испопьзовано в иыформаиишио измерительных свстемах и устройст вах дискретной авгомагнки.The image is fire to the field of avtoi & tkki. and computational techniques and can be used in information and measuring devices and devices of discrete auto magnet.

Иавесгно усгройсгво дп  сравиени  «шсеп, содержащее эпементы ИЛИ, НЕ, входные эпементы И первого и второго чиспа, соединенные с пораарпднык-л эп&ментами И дешифрагоранесоотвегсгвиа и с э.пеменгами И анапизируюшей схемы LM Это усгройсгво предназначено дп  работы с 4Hcnaf4H, предсгавпен ными в параппепьном коде, Недосгагком усгройсгва  вп егс  его сложность.Iavegno Usgroygvo dp sravieni 's, containing the elements of the or, not, the boarders, and in the parappen code, Nessagakkom usgroysgva vs its complexity.

Наиболее бпизким техническим решением к предложенному  вп егс  устройство дп  сравнени  чисел, содержащее эпеменгы И-НЕ, входы которых соединены с информационными входами устройства , а пр мые - с первыми входами установки в единичное состо ние первсмго и второго триггеров, инверсные выходы первого и вгорого триггеров подключены, соответственThe most basic technical solution to the proposed device is a dp comparison of numbers, containing AND-NOT epemings, the inputs of which are connected to the information inputs of the device, and the direct ones - with the first inputs of the installation in a single state of the first and second triggers, inverse outputs of the first and second triggers connected, respectively

но, ко второму входу установки в динич. нов состо ние второго в первого григгеров, пр мые выходы первого и второго григгеров соединены, cooTeeiw сгвенно, с первым и вторым входами установки в единичное состо ние третье го триггера, входы синхронизации всех R-e триггеров подк иачеиы к первой управп юшей шине, входы установки в нулевое состо ние всех григгеров подключены ко второй управп ющей шине 2.,But, to the second input of the installation in dynich. The state of the second in the first griggers, the direct outputs of the first and second griggers are connected, together with the first and second inputs of the unit to the first state of the third trigger, the synchronization inputs of all the Re triggers to the first bus to the first control bus; the zero state of all the griggers is connected to the second control bus 2.,

Однако в таком устройстве проводить сравнение кодов чисел с некоторой допустимой погрешностью невозможно.However, in such a device, it is impossible to compare codes of numbers with a certain permissible error.

Цекью изобретени   вп егеи расширение функциональных вс1аможностей;, ройсгва путем обеспечении сравнени  кодов чисел с допусгамой погрешностью. The goal of the invention is the extension of functional capabilities ;, royusva by providing a comparison of the codes of numbers with a tolerance error.

Claims (1)

Это достигаетс  тем, что в устройстве инверсные выходы перв.ого и второго элементов И-Н соединены с тп тьим и четвертым входами установки в единичное состо ние третьего гр ггера, п тый еход установки в едкинч нре состо ние третьего -g триггера подключен к третьей управл ющей шине На чертеже изображена функционагиэ-. ма  схема устройства Устройство содержит э 1ементы 1 и 2, триггеры 3, 4, 5, информационные входь 6, 7, 8, 9 и управп ю™ щие шины 10, 11, 12. Устройство работает следующим образом . Сравниваемые числа А и В пр мыми и инверсными значени ми синхронно поступают а последбватепьном коде, начина  со старших .разр дов, соответственно на входы 6, 7, 8, 9 элеменгов 1, 2 анализипующей схемы поразр дного логического сравнени  На пр мых выходах элементов И-НЕ 1, 2- .определ етс  перва  ненулева  разность между старщими разр да 4й сравниваемых чнсел,, котора  фиксируетс  как результат срав™ нени  А больше В или А меньше В на триггерах 3, 4, соответсгвенно, При R-S триггер 3 по входу S первым старшим разр дом, в котором бы ло несовпадение, после окончади  дейсг . ВИЯ тактового импульса установитс  в единичное состо ние и своим инверсным выходом заблокирует установочный вход& R -S триггера 4, а пр мым выходом установит разрешающий потенциал на одном из входов S .R -6 триггера 5 При А В, наоборот, в единичное coerce  ние установитс  R -5 триггер 4 и своим инверсным выходом заблокирует установочный вход S F5 - S триггера 3 а пр мым выходом установит разрешающий потенциал на другом входе. S R 6 трй1 ггера 5. Результат сравнени  чисеи с погрешностью il определ етс  нулевым состо нием R-5 триггера 5, пере брос которого в состо ние не равно осушествд етс  в соответствии,с лрг  ческим, выражением {А В) Л (aiAb ).V V ( В)Л(сс./А в/),где Л./ Ь/- одноименные разр ды . сравниваемых чис Следовательно, R -j9 триггер 5 сохр н ет состо ние равно, если посп.е фиксации результата сравнени  А В в оставшихс  ttt Младших }5азр дах числа А сто т нули и в этих же разр дах чис ла В сто т единицы w, наобороТв в rrt -.младших разр дах числа ,А cтo eдиницыивэтиxжe разр дах числа В-нулн Если -же будет другое сочетание разр дов Q bj . например они будут ра ны друг другу ( Ъ|) поспе фиксац результатов , то R-S триггер 5 посде окончани  действий: гакгозого им пульса на момент совпадений одкоименнь х разр дов устаисшитск а единш-гйое сосго ние или но раено. Результат сравнеки  чисел.А В определ етс  анализом нуперых состо ний триггеров 3 и 4 При сравнении чисел с погрешностью, .1. на управл юшую ишну 12 подаетс  разрешающий погенцнап, а при сравнении с погрешностью, отличной ог;;, на ШК ну 12 подаетс  запрещакщий сигнал, ас™ торый, блокирует входы -S триггеров ка it 1 иа момент анагшза младших резра-дои чксел . В этом случае числа А-и В српвнкваютс  с погрешностью Д где чисп.о К определ ет количество Mn&fiшгсс .разр дов, не участвующих в сравнеНИИ . а число с определ ет точные и допустимые границы интервала погрешнос™ тей. : Число Си 2 - 1 определ ет точные границы .интервала погрешностей, и все числа А и В,- удовлетвор ющие условию IA--BJ будут сравниЕштьс  устройсз ™ вам, . . ЧислоеЛ О определ ет дoпycти «ьie грй1нкцы интервала погрешностей, и чнс па А и В, .удовлетвор ющие успов ю 2 JA-BJ 2-l,. могут сравниватьс  или не сра&ни)затьс  устройством в завис - мости JH и-х п.оложени  на числовой оси Использование устройства дпа сжатза  входного потока данных позвогшег уменьшить объем необходимого оборудовани  при реализацииаппаратными методами двоичных компараторов с управл емой точностью сравпе1ш , а г(жже увегьичить бысгродейстБие ийформацк:оино азмери тепьной Cii(cтeмы. за счет конвейерной .орга1шзаиии обработки масс;:-5ва даниы « Формула изобрегвнкй Устройство .дн  сравнени  Чисел, -ссдержащее элементы H-HEv, 1входь когоры.и соединены с информационными ахо.цами устройства, а пр мые выходы с переыкда вкодагш усгановли в ед15игр-:мое со сто ние первогои второго триггеров , инверсные выходы первого и вгорвго S триггеров подключены, CDOTEejt сгвенно, ко второму входу усгагозии s едиккч оо состо ние второго к первого триггеров, пр мые выходы первсгс и. второго триггеров :оеди1зены, соотзетственно, с nepsbiv к вторым, вх.&двмк установки вeдикгfчнt)8 сосго ние третьего . триггера, входы сннйрз-This is achieved by the fact that in the device the inverse outputs of the first and second elements AND-H are connected to the three and fourth inputs of the installation in the single state of the third group, the fifth output of the installation in the third state of the flip-flop is connected to the third control bus The drawing shows the function-hype-. device diagram The device contains elements 1 and 2, triggers 3, 4, 5, informational inputs 6, 7, 8, 9 and control buses 10, 11, 12. The device operates as follows. The compared numbers A and B of the direct and inverse values synchronously arrive at the post-code code, starting with the highest bits, respectively, at the inputs 6, 7, 8, 9 elements 1, 2 of the analysis of the bit-wise logical comparison circuit. -NOT 1, 2-. Determine the first non-zero difference between the leading bits of the 4th compared pairs, which is fixed as a result of comparing A more B or A less B on triggers 3, 4, respectively, When RS is trigger 3 on input S first senior bit in which there was a mismatch, p After you finish daseg. The clock pulse pitch is set to one and its inverted output blocks the setup input & R -S flip-flop 4, and the forward output sets the enable potential at one of the S-6 inputs of flip-flop 5 At A B, on the contrary, R-5 flip-flop 4 is set to one coerce and its inverted output blocks the setup input S F5 - S flip-flop 3 and the forward output sets the enable potential at the other input. SR 6 Try1 Gyre 5. The result of comparing numbers with the error il is determined by the zero state R-5 of the trigger 5, which is not equal to being transferred to the state in accordance with the formula, (A B) L (aiAb). VV (B) A (ss. / A to /), where L. / b / are bits of the same name. comparing numbers Consequently, R -j9 trigger 5 keeps the state equal if fixing the comparison result AB in the remaining ttt Minor} digits of the number A is hundred tons and in the same digit of the number B units t w , on the other hand, in rrt are the lower digits of the number, And it is unique in these digits of the number of B-null If there is another combination of the digits Q bj. for example, they will wound each other (b |) after fixing the results, then R-S trigger 5 after completing the actions: a gakgoz pulse at the time of coincidence of the same name of a single unit or a new one. The result is compared to numbers. A B is determined by analyzing the nuper states of triggers 3 and 4 When comparing numbers with an error, .1. To control the other 12, a resolving problem is applied, and when compared with an error that is excellent ;;, a barred signal is sent to the HQ at 12, which blocks the inputs -S of the trigger for it 1 and the anaergy minor changes. In this case, the numbers А-and В are matched with an error of D, where the number о K determines the number of Mn & fiches of the categories not participating in the comparison. and the number c determines the exact and permissible limits of the error interval. : The number C 2 - 1 determines the exact bounds of the error interval, and all the numbers A and B, - satisfying condition IA - BJ will compare the devices to you,. . The number O determines the limits of the error limits of the error interval, and the steps A and B, which satisfy the time 2 JA-BJ 2-l ,. can be compared or not to work & n device in dependence JH and-x position on the numerical axis. Using the device dpa compressed the input data stream allowed to reduce the amount of necessary equipment when implementing hardware methods of binary comparators with controlled precision of crawler and r ( Learn More byprodGeysIformatsk: Oino Ammer of Thermal Cii (systems. due to conveyor Arrangement of mass processing;: - 5V danii "Formula of Comparison of Numbers, -containing H-HEv, 1 cos. There are devices with information akho.tsami, and the direct outputs from the switch of the code are set to one in 15 games: my stand of the first and second triggers, the inverse outputs of the first and second S triggers are connected; to the first trigger, direct outputs of the first and second trigger: are connected, respectively, from the nepsbiv to the second, in & dvmk of the fixture setting) 8 of the third. trigger inputs snnirz-
SU772450227A 1977-02-04 1977-02-04 Number comparing arrangement SU620977A1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU772450227A SU620977A1 (en) 1977-02-04 1977-02-04 Number comparing arrangement

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU772450227A SU620977A1 (en) 1977-02-04 1977-02-04 Number comparing arrangement

Publications (1)

Publication Number Publication Date
SU620977A1 true SU620977A1 (en) 1978-08-25

Family

ID=20694691

Family Applications (1)

Application Number Title Priority Date Filing Date
SU772450227A SU620977A1 (en) 1977-02-04 1977-02-04 Number comparing arrangement

Country Status (1)

Country Link
SU (1) SU620977A1 (en)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
RU215289U1 (en) * 2022-08-05 2022-12-07 Акционерное общество "Микрон" (АО "Микрон") ASYNCHRONOUS COMPARATOR OF BINARY NUMBERS IN SERIAL CODE

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
RU215289U1 (en) * 2022-08-05 2022-12-07 Акционерное общество "Микрон" (АО "Микрон") ASYNCHRONOUS COMPARATOR OF BINARY NUMBERS IN SERIAL CODE

Similar Documents

Publication Publication Date Title
SU620977A1 (en) Number comparing arrangement
SU1552171A1 (en) Device for comparison of numbers in residual classes system
SU1451690A1 (en) Modulo-m adding and subtracting device
SU907542A2 (en) Device for binary number comparison
SU1397936A2 (en) Device for combination searching
SU1297074A1 (en) Control device for fast discrete orthogonal transform processors
SU1756880A1 (en) Comparator of binary numbers
RU94001388A (en) Generator of n-digit random sequence
SU1043631A1 (en) Comparison device
SU1361722A1 (en) Code converter
SU1142828A1 (en) Device for searching number which is closest to given number
SU1711189A2 (en) Graph painter
SU1401448A1 (en) Apparatus for implementing boolean symmetrical functions
SU1434542A1 (en) Counter
SU822178A1 (en) Binary number comparator
SU1509930A1 (en) Device for walsh-adamar orthogonal transform of digital signals
SU662936A1 (en) Arithmetic operation for performing operations on several numbers
SU1290295A1 (en) Device for calculating ordinal statistics of sequence of binary numbers
SU798817A1 (en) Number comparing device
SU1531116A1 (en) Device for processing images of objects
SU809168A1 (en) Device for comparing numbers
SU1012238A1 (en) Number comparison device
SU561966A1 (en) Computing system for processing numbers and multidimensional vectors
SU553609A1 (en) Communication device
SU1438005A1 (en) Binary code to position-sign code converter