SU604168A1 - Многоканальное устройство дл передачи информации с дельта-модул цией - Google Patents

Многоканальное устройство дл передачи информации с дельта-модул цией

Info

Publication number
SU604168A1
SU604168A1 SU752303369A SU2303369A SU604168A1 SU 604168 A1 SU604168 A1 SU 604168A1 SU 752303369 A SU752303369 A SU 752303369A SU 2303369 A SU2303369 A SU 2303369A SU 604168 A1 SU604168 A1 SU 604168A1
Authority
SU
USSR - Soviet Union
Prior art keywords
output
input
channels
inputs
synchronizer
Prior art date
Application number
SU752303369A
Other languages
English (en)
Inventor
Вячеслав Ефимович Быков
Владимир Иванович Грубов
Original Assignee
Ростовское Высшее Военное Командное Училище Им.Главного Марашала Артиллерии Неделина М.И.
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Ростовское Высшее Военное Командное Училище Им.Главного Марашала Артиллерии Неделина М.И. filed Critical Ростовское Высшее Военное Командное Училище Им.Главного Марашала Артиллерии Неделина М.И.
Priority to SU752303369A priority Critical patent/SU604168A1/ru
Application granted granted Critical
Publication of SU604168A1 publication Critical patent/SU604168A1/ru

Links

Landscapes

  • Transmitters (AREA)

Description

Устройство относитс к передаче информации и может использоватьс  в адаптивных системах телеметрии, св зи, фототелеграфии и телевидени  дл  передачи многоканальных сообщений с дельта-модул цией повышенной помехоустойчивости . Известно многоканальное устройство дл  передачи информации с дельта-модул цией, содержащее в каждом из N каналов первый элемент И и второй элемент И, выходы которых подключены к входам элемента ИЛИ и вычитающий элемент, выход которого подключен к одному из входов троичного модул тора, выход которого через интегратор подключен к одному из входов вычитающего элемента, а также общие дл  всех каналов блок пам ти, синхронизатор , блок формировани  адресов, сумматор и двоичный модул тор, выход которого подключен к первому входу сумматора, к второму входу которого подключен первый выход блока формировани  адресов, второй и третий выходы которого подключены к соответствующим входам двоичного модул тора, причем второй выход блока формировани  адресов подключен к первому входу первого элемента И каждого из N каналов, второй вход которого и первый вход второго элемента И соединены с соответствующим выходом блока пам ти, к входам которого подключены выходы троичных модул торов соответствующих каналов, первый, выход синхронизатора подключен к другому входу вычитающего элемента каждого из X каналов и к дополнительному вхо ду блока пам ти, второй выход синхронизатора подключен к другому входу троичного модул тора каждого из К каналов и к первому дополнительному входу блока формировани  адресов , второй дополнительный вход которого соединен с третьим выходом синхронизатора , соединенным с другим входом второго элемента И каждого из N каналов 1J. Однако в известном устройстве имеет место мала  степень уплотнени  информации при ак-. тивизации ее источников. Цель изобретени  увеличение скорости передачи информации. Дл  этого в многоканальное устройство дл  передачи информации с дельта-модул цией, содержащее в каждом из N каналов первый элемент И и второй элемент И, выходы которых подключены к входам элемента ИЛИ, и вычитающий элемент, выход которого подключен к одному из входов троичного модул тора, выход которого через интегратор подключен к одному из входов вычитающего элемента, а также общие дл  всех каналов блок пам ти.
синхронизатор, блок формировани  адресов, сумматор и двоичный модул тор, выход которого подключен к первому входу сумматора, ко второму входу которого подключен первый выход блока формировани  адресов , второй и третий выходы которого подключены к соответствующим входам двоичного модул тора, причем второй выход блока формировани  адресов подключен к первому входу первого элемента И каждого из N каналов, второй вход которого и первый вход BTOpuO элемента И соединены с соответствующим выходом блока пам ти, к входам которого подключены выходы троичных модул торов соответствующих каналов, первый выход синхронизатора подключен к другому входу вычитающего элемента каждого из N каналов и к дополнительному входу блока пам ти , второй выход синхронизатора подключен к другому входу троичного модул тора каждого из N каналов и к первому дополнительному входу блока формировани  адресов, второй дополнительный вход которого соединен с третьим выходом синхронизатора, соединенным с другим входом второго элемента И каждого из -N каналов, в каждый из N каналов, кроме первого, введены последовательно соединеннью элемент НЕТ, элемент НЕ и третий элемент И, а также введены общие дл  всех каналов последовательно соединенные регистр сдвига, счетчик и блок формировани  кода числа каналов, элемент задержки, дополнительный элемент НЕ и блок формировани  маркера кадра, при этом в каждом из N. каналов, кроме первого, один из входов элемента НЕТ и другой вход третьего элемента И подключены к выходу элемента ИЛИ, выход каждого из элементов НЕТ и выход элемента ИЛИ первого канала подключены к соответствующим входам блока формировани  адресов, другой вход элемента НЕТ каждого из N-1 каналов подключен к выходу элемента ИЛИ предыдущего канала, выходы третьих элементов И каждого из N-1 каналов- подключены к соответствующим входам регистра сдвига, к дополнительному входу которого подключен четвертый выход синхронизатора , выход блока формировани  кода числа каналов подключен к третьему входу сумматора, к четвертому входу которого подключен первый выход синхронизатора через блок формировани  маркера кадра, выход регистра сдвига через последовательно соединенные дополнительный элемент НЕ и элемент задержки подключен к второму входу счетчика, к третьему входу которого и к входу синхронизатора подключен выход дополнительного элемента НЕ.
На чертеже дана структурна  электрическа  схема предлагаемого устройства.
Многоканальное устройство дл  передачи информации с дельта-модул цией, содержит в каждом из N каналов первый элемент И 1 и второй элемент И 2, выходы которых подключены к входам элемента ИЛИ 3, и вычитающий элемент 4, выход которого подключен к одному из входов троичного модул тора 5, выход которого через интегратор 6 подключен к одному из входов вычитающего элемента 4, а также общие дл  всех каналов блок 7 пам ти, синхронизатор 8, блок 9 формировани  адресов , сумматор 10 и двоичный модул тор 11, выход которого подключен к первому входу сумматора 10, ко второму входу которого Подключен первый выход блока 9, второй и третий выходы которого подключены к соответствующим входам двоичного модул тора 11, причем второй выход блока 9 подключен к первому входу первого элемента И 1 каждого rt3N каналов , второй вход которого и первый вход второго элемен-та И 2 соединены с соответствующим выходом блока 7, к входам которого подключены ВЫХОД троичных модул торов 5 соответствующих каналов, первый выход синхронизатора 8 подключен к другому входу вычитающего элемента 4 каждого из N каналов и к дополнительному входу блока 7, второй выход
синхронизатора 8 подключен к другому входу троичного модул тора 5 каждого из N каналов и к первому дополнительному входу блока 9 формировани  адресов, второй дополнительный вход которого соединен с третьим выходом синхронизатора 8, соединенным с другим входом второго элемента И 2 каждого из N каналов , последовательно соединенные элемент НЕТ 12, элемент НЕ 13 и третий элемент И 14, а также введены общие дл  всех каналов последовательно соединенные регистр 15 сдвига, счетчик 16 и блок 17 формировани  кода числа каналов, элемент 18 задержки, дополнительный элемент НЕ 19 и блок 20 формировани  маркера кадра, при этом в каждом из N каналов, кроме первого, один из входов элемента НЕТ 12 и другой вход третьего элемента И 14 подключены к выходу элемента ИЛИ 3, выход каж дого из элементов НЕТ 12 и выход элемента ИЛИ 3 первого канала подключены к соответствующим входам блока 9, другой вход элемента- НЕТ 12 каждого из N - 1 каналов подключён к выходу элемента ИЛИ 3 предыдущего
канала, выходы третьих элементов И 14 каждого из N - 1 каналов подключены к соответствующим входам регистра 15 сдвига, к дополнительному входу которого подключен четвертый выход синхронизатора 8, выход блока
17 формировани  кода числа каналов подключен к третьему входу сумматора 10, к четвертому входу которого подключен первый выход синхронизатора 8 через блок 20, выход регистра 15 через последовательно соединенные до .полнительный элемент НЕ 19 и элемент задержки 18 подключен к второму входу счетчика 16, к третьему входу которого и к входу синхронизатора 8 подключен выход дополнительного элемента НЕ 19.

Claims (1)

1. Авторское свидетельство СССР №474112, кл. Н 04 L 5/00, 1973.
SU752303369A 1975-12-12 1975-12-12 Многоканальное устройство дл передачи информации с дельта-модул цией SU604168A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU752303369A SU604168A1 (ru) 1975-12-12 1975-12-12 Многоканальное устройство дл передачи информации с дельта-модул цией

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU752303369A SU604168A1 (ru) 1975-12-12 1975-12-12 Многоканальное устройство дл передачи информации с дельта-модул цией

Publications (1)

Publication Number Publication Date
SU604168A1 true SU604168A1 (ru) 1978-04-25

Family

ID=20641949

Family Applications (1)

Application Number Title Priority Date Filing Date
SU752303369A SU604168A1 (ru) 1975-12-12 1975-12-12 Многоканальное устройство дл передачи информации с дельта-модул цией

Country Status (1)

Country Link
SU (1) SU604168A1 (ru)

Similar Documents

Publication Publication Date Title
ES8201379A1 (es) Instalacion para la transmision rapida de mensajes entre calculadoras
KR860002187A (ko) 파형정형장치
EP0122016A3 (en) New and improved shifter circuit
SU604168A1 (ru) Многоканальное устройство дл передачи информации с дельта-модул цией
GB1079836A (en) Improvements in or relating to binary information transmission systems
EP0191459A3 (en) Waveform shaping circuit
SU558658A3 (ru) Устройство дл передачи цифровой информации
US3921103A (en) Circuit arrangement for frequency-differential phase modulation
IE40976B1 (en) Multichannel modulating arrangement
GB1200680A (en) Electrical data transmission system
ES465682A1 (es) Mejoras en un metodo de funcionamiento de un dispositivo a- coplado por carga.
SU1283994A1 (ru) Устройство дл передачи сигналов данных
SU474112A1 (ru) Многоканальное устройство передачи информации с разностно-дискретной модул цией
JPS5361237A (en) Multiplexed system for electric charge
US3305780A (en) Parallel-serial-parallel regenerative repeater for pcm system
SU873422A1 (ru) Устройство дл передачи последовательной двоичной информации
SU1193663A1 (ru) Сумматор уплотненных кодов
SU1531223A1 (ru) Кодер балансного кода 3B2Q
SU1401634A1 (ru) Двухканальное устройство передачи сигналов данных
SU743221A1 (ru) Устройство дл цифрового формировани сигналов с амплитудно-фазовой модул цией
SU496550A1 (ru) Устройство многоканального ввода
JPH01216639A (ja) 多重化方式
SU507947A1 (ru) Периферийное устройство управл ющего канала
SU540400A1 (ru) Устройство дл передачи дискретной информации
SU763885A1 (ru) Преобразователь кодов