SU1283994A1 - Устройство дл передачи сигналов данных - Google Patents

Устройство дл передачи сигналов данных Download PDF

Info

Publication number
SU1283994A1
SU1283994A1 SU853943394A SU3943394A SU1283994A1 SU 1283994 A1 SU1283994 A1 SU 1283994A1 SU 853943394 A SU853943394 A SU 853943394A SU 3943394 A SU3943394 A SU 3943394A SU 1283994 A1 SU1283994 A1 SU 1283994A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
switch
inputs
adder
outputs
Prior art date
Application number
SU853943394A
Other languages
English (en)
Inventor
Анатолий Моисеевич Боград
Борис Сергеевич Данилов
Леонид Григорьевич Израильсон
Александр Вадимович Реймерс
Original Assignee
Предприятие П/Я Р-6609
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я Р-6609 filed Critical Предприятие П/Я Р-6609
Priority to SU853943394A priority Critical patent/SU1283994A1/ru
Application granted granted Critical
Publication of SU1283994A1 publication Critical patent/SU1283994A1/ru

Links

Landscapes

  • Digital Transmission Methods That Use Modulated Carrier Waves (AREA)

Abstract

Изобретение относитс  к электросв зи , может быть использовано дл  передачи сигналов посредством много- позиционных методов модул ции и по- вьшает быстродействие устройства. Устр-во содержит два сумматора I и 8, кодировщик 2, три блока пам ти 3, 4 и 10, два модул тора 5 и 6, г-р 7 и перемножитёль- (П) 9. Данна  совокупность элементов позвол ет путем уменьшени  числа умножений в устр-ве повысить его быстродействие и реализовать цифровое устр-во дл  высокоскоростной передачи сигналов данньгх при использовании широкополосных каналов. Дан пример, выполнени  П 9. 1 з.п. ф-лы, 2 кп.

Description

W
с:
го
00
со со
tfZ.f
1
Изобретение относитс  к электросв зи и может быть использовано дл  передачи сигналов посредством многопозиционных методов модул ции.
Цель изобретени  - повышение быстродействи .
На фиг.1 изображена структурна  электрическа  схема предлагаемого устройства; на фиг.2 - структурна  электрическа  схема перемножител .
Устройство дл  передачи сигналов данных содержит первый сумматор 1, кодировщик 2, первый и второй блоки 3 и 4 пам ти, первый и второй модул торы 5 и 6, генератор 7, второй сумматор 8, перемножитель 9 и третий блок 10 пам ти.
Перемножитель содержит сумматор по модулю два 1 1 , первый 12,. второй 13, третий 14, четвертый 15 и п тый 16 коммутаторы.
Устройство работает следующим образом.
Сигнал на передаче модулируетс  на двух квадратурных несущих
V/, (mk + 1), + 1) .
Модулированный сигнал Y на выходе
передатчика формируетс  по правилу с
vi(ink+l) т
С
где а, ,
Гь
, 3
(1)
к.-п а
t-na ,,V, ()+b,.„VJmk+2), (2) Ч-Л
сигналы на выходах кодировщика 2; {Ь;Т - значение импульсной
характеристики формировател  спектра; m - коэффициент интерпол ции;
k - число тактовых интервалов аппроксимирующей характеристики формировател  спектра, следует из (1) и (2) количество операций Умножени ,требуемое в предлагаемом устройстве, равно
12839942
Сравнива  (1) и (2) с (3) - (5), видиь, что проводимые преобразовани  эквивалентны.
При современной цифровой реализа- 5 ции устройства передачи уменьшение числа умножений в предлагаемом устройстве позвол ет повысить его быстродействие, и как следствие, позвол ет реализовать цифровое уст- to ройство дл  высокоскоростной передачи сигналов данных, что  вл етс  особенно актуальным при использовании широкополосных каналов.
Сигналы а и Ь. двух подкана- 5 лов элементарно формируютс  в кодировщике 2 и поступают на блоки 3 и 4 пам ти.
В модул торах 5 и 6 осуществл етс  перемножение сигналов в соответствии с (2) .
На выходе сумматора 1 формируетс  сигнал Cv-h(2).
С учетом (1) в перемножителе 9 и сумматоре 8 осуществл етс  свертка сигналов С . с сигналом Ь.п, хран щемс  в блоке 10 пам ти.
Таким образом, на выходе сумматора 8 формируетс  сигнал V (mk+l) )Т в соответствии с (l)..
Сигнал с выхода устройства поступает через аналоговую часть устройства передачи (не показана) в канал св зи.
Колебани , необходимые дл  работы 35 блоков 3, 4 и 10 пам ти, вырабатывает генератор 7. Блоки 1,3,4,8 - 10 реализуют функции формировател  спектра.
20
25
30
40 ф
ормула изобретени 
Как
N 1 о1 Г N 1 ib-J - 2j , где ---J
наименьшее
N целое число, равное или большее - .
m
Рассмотрим сигнал V на выходе передатчика прототипа: V(mk+l)T R(mk+l), (mk+l) +
+ Q(mk-fl)TiVj (mk-t-I), (3)
R( Ox-hbmk.e ; где - n--L(4)
к
, (j(mk.6h z:t.i,,E.
Цг-Ь -J
1. Устройство дл  передачи сигналов данных, содержащее кодировщик, выходы которого подключены к входам
45 первого и второго блоков пам ти, генератор, первый и второй выходы которого соединены с первыми входами соответственно первого и второго модул торов, выходы которых подклю5Q чены к входам первого сумматора, третий блок пам ти, выход которого соединен с первым входом перемножител , выход которого соединен с первым входом второго сумматора,
выход и второй вход которого объединены , отличающеес  тем, что, с целью повышени  быстродействи , выходы первого и второго блоков пам ти соединены с вторыми
40 ф
ормула изобретени 
1. Устройство дл  передачи сигналов данных, содержащее кодировщик выходы которого подключены к входам
45 первого и второго блоков пам ти, генератор, первый и второй выходы которого соединены с первыми входам соответственно первого и второго модул торов, выходы которых подклю5Q чены к входам первого сумматора, третий блок пам ти, выход которого соединен с первым входом перемножител , выход которого соединен с первым входом второго сумматора,
выход и второй вход которого объединены , отличающеес  тем, что, с целью повышени  быстродействи , выходы первого и второго блоков пам ти соединены с вторыми

Claims (2)

1. Устройство дл  передачи сигналов данных, содержащее кодировщик выходы которого подключены к входам
45 первого и второго блоков пам ти, генератор, первый и второй выходы которого соединены с первыми входам соответственно первого и второго модул торов, выходы которых подклю5Q чены к входам первого сумматора, третий блок пам ти, выход которого соединен с первым входом перемножител , выход которого соединен с первым входом второго сумматора,
выход и второй вход которого объединены , отличающеес  тем, что, с целью повышени  быстродействи , выходы первого и второго блоков пам ти соединены с вторыми
входами соответственно первого и второго модул торов, при этом выход первого сумматора подключен к второму входу перемножител .
2. Устройство по п.1, о т л и- чающеес  тем, что перемножитель содержит коммутаторы и сумматор по модулю два, первый вход первого коммутатора соединен с первым входом второго коммутатора и с первьм входом третьего коммутатора , второй вход которого соединен с вторым входом второго коммута тора и с первым входом четвертого коммутатора, второй вход которого соединен с третьим входом третьего коммутатора и с первым входом п того коммутатора, второй вход которого соединен с третьим входом четвер I того коммутатора, четвертым входом
2839944
третьего коммутатора, третьим входом второго коммутатора и вторым входом первого коммутатора, третий вход которого подключен к четверто- 5 му входу второго коммутатора, п тому входу третьего коммутатора, четвертому входу четвертого коммутатора и третьему входу п того коммутатора , при этом опорные входы комму- fO таторов подключены к источнику логического нул , а первый вход сумматора по модулю два, первый и третий входы третьего коммутатора и первый вход четвертого коммутато f5 pa  вл ютс  первым входом перемножител , BtopbiM входом которого  вл ютс  второй вход суммйтора по мо- дулю два и второй и третий входы : первого коммутатора, выходом пере- 20 множител   вл етс  выход сумматора по модулю два и выходы коммутаторов.
Фаг.2 Составитель О.Геллер Редактор Т.Митейко Техред А.Кравчук Корректор А.Обручар
Заказ 7461/59 Тираж 637Подписное
ВНИИПИ Государственного комитета СССР
по делам изобретений и открытий 113035, Москва, Ж-35, Раушска  наб., д.4/5
Производственно-полиграфическое предпри тие, г.Ужгород, ул. Проектна ,4
SU853943394A 1985-05-28 1985-05-28 Устройство дл передачи сигналов данных SU1283994A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU853943394A SU1283994A1 (ru) 1985-05-28 1985-05-28 Устройство дл передачи сигналов данных

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU853943394A SU1283994A1 (ru) 1985-05-28 1985-05-28 Устройство дл передачи сигналов данных

Publications (1)

Publication Number Publication Date
SU1283994A1 true SU1283994A1 (ru) 1987-01-15

Family

ID=21193941

Family Applications (1)

Application Number Title Priority Date Filing Date
SU853943394A SU1283994A1 (ru) 1985-05-28 1985-05-28 Устройство дл передачи сигналов данных

Country Status (1)

Country Link
SU (1) SU1283994A1 (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Данилов B.C. и др. Устройства преобразовани сигналов передачи данных. М.: Св зь, 1979, с.22. *

Similar Documents

Publication Publication Date Title
US3573380A (en) Single-sideband modulation system
DE3065245D1 (en) Speed independent selector switch for digital communication networks
SU1283994A1 (ru) Устройство дл передачи сигналов данных
JPH0527291B2 (ru)
ATE9622T1 (de) System zur verarbeitung und uebertragung von pcm signalen.
KR100312581B1 (ko) 주파수 변조 회로
IE44287L (en) Asynchronous pcm multiplexer
JPS5275904A (en) Semi-double circuit
SU604168A1 (ru) Многоканальное устройство дл передачи информации с дельта-модул цией
GB1399511A (en) Quadraphonic devices
SU985967A1 (ru) Цифровой когерентный частотный демодул тор
SU621139A1 (ru) Устройство дл передачи адресной посылки
SU1317677A2 (ru) Устройство дл передачи дискретных сообщений
SU656222A1 (ru) Устройство дл коррекции каналов св зи
SU849503A1 (ru) Перекрестный корректор межсимволь-НыХ иСКАжЕНий B СигНАлАХ дАННыХ,пЕРЕдАВАЕМыХ дВуХпОлОСНыМи МЕТОдАМи МОдул ции
SU1358108A1 (ru) Устройство дл передачи дискретных сигналов
SU760477A1 (ru) Устройство для передачи сигналов с фазовой манипуляцией 1
SU471678A2 (ru) Устройство дл передачи цифровой информации
SU527829A1 (ru) "Устройство формировани сигналов многократной модул ции
SU1215187A1 (ru) Система св зи дл передачи дискретной информации
SU1119053A1 (ru) Устройство дл приема сигналов
SU507947A1 (ru) Периферийное устройство управл ющего канала
SU1176455A1 (ru) Способ формировани комплексного стереосигнала и устройство дл его осуществлени
SU780155A1 (ru) Цифровой частотный дискриминатор
SU801296A1 (ru) Устройство дл передачи дискретнойиНфОРМАции