SU573888A1 - Device for on-lwe monitoring of communication channels - Google Patents

Device for on-lwe monitoring of communication channels

Info

Publication number
SU573888A1
SU573888A1 SU7502135292A SU2135292A SU573888A1 SU 573888 A1 SU573888 A1 SU 573888A1 SU 7502135292 A SU7502135292 A SU 7502135292A SU 2135292 A SU2135292 A SU 2135292A SU 573888 A1 SU573888 A1 SU 573888A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
unit
counter
error
output
Prior art date
Application number
SU7502135292A
Other languages
Russian (ru)
Inventor
Александр Ионович Штульман
Владимир Абрамович Коган
Лев Исаакович Ярославский
Игорь Сергеевич Усов
Original Assignee
Предприятие П/Я А-1221
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я А-1221 filed Critical Предприятие П/Я А-1221
Priority to SU7502135292A priority Critical patent/SU573888A1/en
Application granted granted Critical
Publication of SU573888A1 publication Critical patent/SU573888A1/en

Links

Landscapes

  • Maintenance And Management Of Digital Transmission (AREA)

Description

Изобретение относитс  к технике св зи и может использоватьс  при измерении ;цостоверности передачи дискретной информации.The invention relates to communication technology and can be used in the measurement; accuracy of discrete information transmission.

Известно устройство дл  оперативного контрол  каналов св зи, содержащее последовательно соединенные входной согласующий .блок, анализатор входных импульсов и счетчик сшибок. .A device for the operational control of communication channels is known, comprising a serially connected input matching block, an analyzer of input pulses, and a counter for errors. .

Однако оно обладает недостаточной точностью контрол  каналов св зи.However, it has insufficient accuracy of monitoring of communication channels.

Дл  устранени  указанного недостатка в устройство дл  оперативного контрол  каналов св зи согласно изобретению введены блок разрешени  счета, счетчик тактовых импульсов и блок определени  коэффициента ошибок. Управл ющий выход счетчика ошибок подключен к входу блока определени  коэффициента ошибок, разрешающий выход через последовательно соединенные блок разрешени  счета и счетчик импульсов, на другой вход которого поданы тактовые импульсы, - к информационньам входам блока определени  коэффициента схиибок, выход которого подключен к выходам сброса счетчика сшибок и блока разрешени  счета, а разрешающий выход счетчика ошибок подIn order to eliminate this drawback, an account resolving unit, a clock counter and an error ratio determination unit are introduced into the device for operative control of communication channels according to the invention. The control output of the error counter is connected to the input of the error rate determination unit, allowing the output through the serially connected counting resolution unit and the pulse counter, to another input of which clock pulses are fed, to the information inputs of the scribe factor determining unit, the output of which is connected to the error counter reset outputs and block the resolution of the account, and allowing the output of the error counter under

лючен к разрешающему входу блока оп еделени  коэффициента ошибок.Connected to the enable input of the error ratio determination unit.

При этом блок определени  коэффициента ошибок содержит блок пам ти,The block for determining the error rate contains a block of memory

блок управлени , выходы которого соединены с входами блока индикации, управл юсцие выходы блока пам ти под- ключены к управл ющим входам блока управлени , к запрещающим входам КОторого .подключены запрещающие выходы блока , а блок пам ти содержит триггеры, элементы ИЛИ, блок выделени  фронта импульсов и блок сбрфса , причем входы Установка О триггеров объединены и подключены к выходу первого элемента ИЛИ, к одному из входов которого подключен вход Установка 1 соответствующего триг гера , к которому подключен первыйthe control unit, whose outputs are connected to the inputs of the display unit, controls the outputs of the memory unit connected to the control inputs of the control unit, the prohibiting inputs of which, the prohibiting outputs of the unit are connected, and the memory unit contains triggers impulses and Sbrfs unit, with the inputs Installation of the triggers combined and connected to the output of the first OR element, to one of the inputs of which the input Installation 1 of the corresponding trigger is connected to which the first is connected

вход второго элемента ИЛИ, ко второму входу которого и ко второму входу первого элемента ИЛИ подключен выход блока сброса, к третьему входу второго элемента ИЛИ подсоеш1неиthe input of the second element OR, to the second input of which and to the second input of the first element OR the output of the reset unit is connected, to the third input of the second element OR the connection

выход блока выделени  фронта импуль сов, а третий вход первого элемента ИЛИ  вл етс  входом сброс, блока пам ти.the output of the pulse edge selection unit, and the third input of the first element OR is a reset input, a memory unit.

На фиг. 1 приведена блок-схемаFIG. 1 is a block diagram

Claims (3)

предлагаемого устройства дл  оперативного контрол  каналов св зи; на фиг 2 - структурна  электрическа  схема блока определени  коэффициента сжшбок. Устройство дл  оперативного контрол  каналов св зи содержит последовательно соединенные входной согласу щий блок 1, анализатор 2 входных импульсов , счетчик 3 ошибок, последовательно соединенные блок 4 разрешени  счета и счетчик 5 тактовых импул сов, а также блок 6 определени  коэф фициента ошибок. Управл ющий выход счетчика 3 ошибок подключен к входу блока б определени  коэффициента оши бок , а разрешающий выход через после довательно соединенные блок/разрешени  ечета 4 и счетчик 5 тактовых импульсов , на другой вход которого поданы тактовые импульсы, - к информационным входам блока 6 определени  коэффициента ошибок, выход которого подключен к входам х;броса счетчика 3 ошибок и блока 4 разрешени  счета. Разрешающий выход счетчика 3. ошибок подключен также к разрешающему входу блока 6 определени  коэффициента оши бок. Блок определени  коэффициента оши бок (фиг. 2) содержит блок пам ти 7 и блок управлени  8, выходы которого соединены с входами блока индикации 9.Управл ющие и запрещающие выходы блока пам ти 7 подключены соответственно к управл ющим и запрещающим входам блока управлени  8. Блок пам ти 7 содержит триггеры 10,элементы ИЛИ 11, -12, блок 13 выделени  фронта импульсов и блок сбро са 14. ВходыУстановка О триггеро 10 объединены и подключены к выходу первого элемента ИЛИ 11, к одному из входов которого подключен вход Уста новка 1 соответствующего триггера 10, К которому подключен первый вход второго элемента ИЛИ 12, ко второму входу которого и ко второму входу пе вого элемента ИЛИ 11 подключен выход блока сброса 14. К третьему входу второго элемента ИЛИ 12 подсоединен выход блока 13 выделени  фронта импульсов , а третий .вход первого элемента ИЛИ 11  вл етс  входом Сброс блока пам ти 7. Устройство работает .следующим об-разом . Прин та  информационна  последова тельность поступает через входной согласующий блок 1 в анализатор 2, обнаруживающий ошибочно прин тые эле менты сигнала и формирующий импульсы ошибок, которые поступают на вход счетчика 3. При поступлении первого импульса ошибки на вход счетчика 3 си нал О поступает на управл ющий вход Ьлока 4 разрешени  счета. При поступлении с выхода счетчика 3 импульса, сообщающего о по влении первой ошибки/ блок 4 разрешенш счета разрешает подсчет тактовых импульсов счетчиком 5 и импульсы начинают продвигатьс  по счетчику 5. Одновременно с разрешением счета управл ющий импульс поступает на вход сброса блока б определени  коэффициента ошибок, перевод  через элемент ИЛИ 1Г триггеры 10 в состо ние О . При по влении импульса на выходе счетчика 5 триггеры 10 устанавливгиот с  в состо ние 1 и на первый вход элемента ИЛИ 11, 12 подаетс  потенциал 1 ,;на второй вход каждого элемента ИЛИ 11, 12 поступает потенциал 1 с инверсного .выхода соответствующего триггера 10. Элементы ИЛИ 11, 12 последовательно подготавливаютс  к выдаче сигнала в блок индикации 9. ЕСЛИ на выходе анализатора 2 по вл етс  второй импульс .ошибки, то он переписывает О с выхода счетчика 3 через блок пам ти 7 на соответствующий вход блока управле ни  8, разреша  по вление импульса на соответствующем входе блока индикации 9. Переход потенциала из 1 в О, поступающий при выдаче сигнала о второй ошибке с выхода счетчика 3 на разрешающий вход блока б определени  коэффициента ошибок, поступает также на блок 13 выделени  фронта импульсов. Вьаделенный импульс проходит через элемент ИЛИ 12 на выход блока 6 определени  коэффициента ошибок и переводит блок 4 разрешени  счета в состо ние , запрещающее подсчет импульсов счетчиком 5. Одновременно этот сигнал сбрасывает в исходное состо ние счетчик 3, подготавлива  его к приему импульса новой ошибки. Описанное устройство позвол ет вести непрерывный контроль за состо нием канала св зи в системах передачи дискретной информации, в системах , имеющих различные скорости передачи , а также запоминать наиболее низкое значение коэффициента ошибок в канале св зи. Формула изобретени  . 1. Устройство дл  оперативного контрол  каналов св зи, содержащее поледовательно соединенные входной согасующий блок, анализатор входных имульсов и счетчик ошибок, о т,л и ающеес  тем, что, с целью поышени  точности контрол , в него ввеены блок разрешени  счета, счетчик актовых импульсов и блок определеи  коэффициента ошибок, управл ющий ыход счетчика ошибок подключен к ходу блока определени  коэффициента ошибок, разрешёнощий выход через посл довательно соединенные блок разрешени  счета и счетчик тактовых импульсов , на другой вход которого поданы тактовые импульсы, - к информационны входам блока определени  коэффициента ошибок, выход которого подключен к входам сброса счетчика ошибок и бл ка разрешени  счета, а разрешающий выход счетчика ошибок подключен также к разрешающему входу блока определени  коэффициента сшибок, the proposed device for the operational control of communication channels; Fig. 2 is a structural electrical circuit for determining the coefficient of compression. The device for operational control of communication channels contains serially connected input matching unit 1, analyzer 2 input pulses, 3 error counter, serially connected counting resolution unit 4 and counter 5 clock pulses, as well as block 6 for determining the error rate. The control output of the error counter 3 is connected to the input of the block for determining the coefficient of the error sideways, and the allowing output through sequentially connected block / resolution of the circuit 4 and the counter of 5 clock pulses, to the other input of which clock pulses are fed, to the information inputs of the coefficient determining unit 6 error, the output of which is connected to the inputs x; throw counter 3 errors and block 4 resolution resolution. The permissive output of the error counter 3. is also connected to the permissive input of the block 6 for determining the error coefficient on the side. The error ratio determination unit (Fig. 2) contains a memory unit 7 and a control unit 8, the outputs of which are connected to the inputs of the display unit 9. The control and inhibit outputs of the memory block 7 are connected respectively to the control and inhibit inputs of the control block 8. The memory block 7 contains the triggers 10, the elements OR 11, -12, the block 13 of the pulse edge selection and the block reset 14. Inputs Install About the trigger 10 are combined and connected to the output of the first element OR 11, one of the inputs of which is connected to input 1 corresponding trigger 10, K which is connected to the first input of the second element OR 12, the output of the reset unit 14 is connected to the second input of the second element OR 11 and the output of the pulse edge selector 13 is connected to the third input of the second element OR 12, and the third input of the first element OR 11 is the Reset input of the storage unit 7. The device works as follows. The received information sequence is fed through the input matching unit 1 to analyzer 2, which detects erroneously received signal elements and generates error pulses that arrive at the input of counter 3. When the first error impulse arrives at the input of the counter 3, Sial O comes to the control entry of block 4 account resolution. When a pulse arrives from the output of the counter 3, informing about the occurrence of the first error / unit 4, the allowed count allows clock counting by counter 5 and the pulses begin to advance along counter 5. Simultaneously with the resolution of the count, the control pulse arrives at the reset input of the error rate determination unit b, transfer through the element OR 1G triggers 10 to the state O. When a pulse appears at the output of the counter 5, the triggers 10 are set to from state 1 and to the first input of the element OR 11, 12 a potential 1 is applied, and the second input of each element OR 11, 12 receives the potential 1 from the inverse output of the corresponding trigger 10. The elements OR 11, 12 are sequentially prepared for issuing a signal to the display unit 9. IF a second pulse appears at the output of the analyzer 2, it rewrites O from the output of the counter 3 through the memory block 7 to the corresponding input of the control unit 8, allowing appearance of impulse on so The corresponding input of the display unit 9. The potential transfer from 1 to O, which arrives when a second error signal is issued from the output of counter 3 to the enabling input of the error rate determination unit b, also goes to the pulse edge extractor 13. The impulse impulse passes through the OR 12 element to the output of the error coefficient determination unit 6 and transfers the counting permission unit 4 to the state prohibiting the counting of pulses by the counter 5. At the same time, this signal resets the counter 3 to its original state, preparing it to receive the new error impulse. The described device allows continuous monitoring of the state of the communication channel in discrete information transmission systems in systems having different transmission rates, as well as remembering the lowest error rate in the communication channel. Claims. 1. A device for the operative control of communication channels, containing successively connected input coaxial unit, input pulse analyzer and error counter, that, in order to improve the control accuracy, an account resolution unit, an impulse counter, are introduced into it and an error rate determination unit, the control output of the error counter is connected to the error determination unit, allowing the output through a sequentially connected counting resolution unit and a clock counter, to another input orogo filed clock pulses, - to the information input error rate determining unit, an output of which is connected to the inputs and reset error counter plaque ka authorization account and authorizing the error counter output is also connected to the enabling input sshibok coefficient determining unit, 2. Устройство по п. 1, отличающеес  тем, что блок опреде лени  коэффициента ошибок содержит блок пам ти, блок управлени , выходы которого соединены с входами блока индикации, управл ющие и запрещамщир выходы блока пам ти подключены соответственно к управл ющим и запрещающим входам блока управлени . 2. The device according to claim 1, characterized in that the error rate determination unit comprises a memory unit, a control unit, the outputs of which are connected to the inputs of the display unit, the control and prohibitory outputs of the memory unit are connected respectively to the control and inhibit inputs of the unit management 3. Устройство по п. 2, отличающеес  тем, что блок пам т содержит триггеры, элементы ИЛИ, блрк выделени  фронта импульсов и блок сброса, входы Установка О, триггеров объединены и подключены к вькоду первого элемента ИЛИ, к одному из входов которого подключен вход Установка 1 соответствующего триггера, к которому подключен первый вход вт4рого элемента ИЛИ, ко второму входу которого и ко второму входу первого элемента ИЛИ подключен выход Блока сброса, к третьемувходу второго элемента ИЛИ подсоединен выход блока выделени  фронта импульсов, а третий вход первого элемента ИЛИ  вл етс  входомСброс блока пам ти. TpKtnohie 3. The device according to claim 2, characterized in that the memory block contains triggers, OR elements, a pulse edge selection block and a reset unit, inputs of installation O, triggers are combined and connected to the code of the first OR element, to one of the inputs of which the input is connected Installation 1 of the corresponding trigger, to which the first input of the second OR element is connected, to the second input of which and to the second input of the first element OR the output of the Reset Unit is connected, to the third input of the second element OR the output of the pulse edge selector is connected, and This input of the first element OR is the input of the Memory Block Reset. Tpktnohie
SU7502135292A 1975-05-08 1975-05-08 Device for on-lwe monitoring of communication channels SU573888A1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU7502135292A SU573888A1 (en) 1975-05-08 1975-05-08 Device for on-lwe monitoring of communication channels

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU7502135292A SU573888A1 (en) 1975-05-08 1975-05-08 Device for on-lwe monitoring of communication channels

Publications (1)

Publication Number Publication Date
SU573888A1 true SU573888A1 (en) 1977-09-25

Family

ID=20619769

Family Applications (1)

Application Number Title Priority Date Filing Date
SU7502135292A SU573888A1 (en) 1975-05-08 1975-05-08 Device for on-lwe monitoring of communication channels

Country Status (1)

Country Link
SU (1) SU573888A1 (en)

Similar Documents

Publication Publication Date Title
SU573888A1 (en) Device for on-lwe monitoring of communication channels
RU2017333C1 (en) Discrete data transfer channel checking device
SU640284A1 (en) Command information receiving device
SU1264353A1 (en) Device for checking discrete channels
SU1059594A1 (en) Device for checking number of operating cycles of equipment
SU744573A1 (en) Multichannel device for control of queue of processing interrogates
SU966913A1 (en) Checking device
SU1138943A2 (en) Adjustable frequency divider
SU799119A1 (en) Discriminator of signal time position
SU1622857A1 (en) Device for checking electronic circuits
SU1148116A1 (en) Polyinput counting device
SU1193658A1 (en) Device for comparing binary numbers
SU661396A1 (en) Arrangement for determining pulse phase for discrete communication systems
SU1068836A1 (en) Digital phase meter
SU824242A1 (en) Information registering device
SU1056251A1 (en) Device for compressing information
SU1674387A1 (en) Digital data transfer validation estimator
SU1005285A2 (en) Device for multiplying pulse repetition frequency of periodic pulses
SU1051698A1 (en) Scalling device
SU563656A1 (en) Control device for distance-finder
SU1265850A2 (en) Device for checking multichannel magnetic record
SU382023A1 (en) DEVICE FOR MEASURING DISTORTIONS OF PULSES
SU788417A2 (en) Device for determining telegraphy rate
SU970459A1 (en) Device for checking data recording to accumulator having moving medium
SU1283980A1 (en) Serial code-to-parallel code converter