SU565401A1 - Устройство дл компенсации колебаний фазы принимаемых сигналов относительно местного тоактового генератора в цифровых системах св зи - Google Patents

Устройство дл компенсации колебаний фазы принимаемых сигналов относительно местного тоактового генератора в цифровых системах св зи

Info

Publication number
SU565401A1
SU565401A1 SU7402020738A SU2020738A SU565401A1 SU 565401 A1 SU565401 A1 SU 565401A1 SU 7402020738 A SU7402020738 A SU 7402020738A SU 2020738 A SU2020738 A SU 2020738A SU 565401 A1 SU565401 A1 SU 565401A1
Authority
SU
USSR - Soviet Union
Prior art keywords
point
additional
received signals
read
pulses
Prior art date
Application number
SU7402020738A
Other languages
English (en)
Inventor
Геннадий Григорьевич Морозов
Станислав Никитович Осипов
Original Assignee
Центральный Научно-Исследовательский Институт Связи (Ленинградское Отделение)
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Центральный Научно-Исследовательский Институт Связи (Ленинградское Отделение) filed Critical Центральный Научно-Исследовательский Институт Связи (Ленинградское Отделение)
Priority to SU7402020738A priority Critical patent/SU565401A1/ru
Application granted granted Critical
Publication of SU565401A1 publication Critical patent/SU565401A1/ru

Links

Landscapes

  • Synchronisation In Digital Transmission Systems (AREA)

Description

компенсируемый без искажений иринимаемых сигналов. С целью расширени  диапазона компенсации колебаний фазы в предлагаемое устройство дл  компенсации колебаний фазы принимаемых сигналов относительно местного тактового генератора в цифровых системах св зи введены два донолнительиых формировател  вспомогательных последовательностей импульсов , дополнительные элементы И, дополнительный триггер, элемент коммутируемой задержки и дополнительный элемент ИЛИ, при этом соответствующие выходы распределител  через дополнительные формирователи вспомогательных последовательностей импульсов подключены к первым входам соответствующих дололнительных элементов И, ко вторым входам которых подключен выход счетчика тактов, а третьи входы соединены соответственно с пр мым и инверсным выходами триггера, причем выходы дополнительных элементов И через дополнительный элемент ИЛИ подключены к счетному входу дополнительного триггера, к тактовому входу которого подключен выход счетчика тактов, а пр мой и инверсный выходы дополнительного триггера подключены к управл ющим входам элемента коммутируемой задержки, включенного между информационным выходом приемного блока и входом преобразовател  последовательного кода в цараллель ый. На фиг. 1 представлена структурна  электрическа  схема предлагаемого устройства дл  компенсации колебаний фазы .принимаемых сигналов относительно местного тактового генератора в .цифровых системах св зи; на фиг. 2 - временные диаграммы, по сн ющие его работу. Устройство содержит приемный блок 1, состо щий из счетчика 2 тактов, информационный выход приемного блока 1 через элемент 3 коммутируемой задержки и преобразователь 4 последовательного кода в параллельный соединен с информационным входом блока 5 буферной пам ти, местный тактовый генератор 6 через распределитель 7 соединен с формирователем 8 последовательностей импульсов считывани , первым дополнительным формирователем 9 вспомогательных последовательностей импульсов, первым формирователем 10 вспомогательных последовательностей импульсов , с вторым формирователем 11 вспомогательных последовательностей импульсов, и вторым дополнительным формирователем 12 вспомогательных последовательностей импульсов . Выход счетчика 2 тактов соединен с входом управлени  преобразовател  4 последовательного кода в параллельный, выход первого дополнительного формировател  9 вспомогательных последовательностей имлульсов соединен с первым входом первого дополнительного элемента И 13, выходы формирователей 10 и 11 подключены соответственно к первым входам элементов И 14 и 15, а выход второго дополнительного формировател  12 вспомогательных последовательностей импульсов соединен с первым входом второго дополнительного элемента PI 16. Вторые входы элементов И 13-16 соединены с выходом счетчика 2 тактов, а выходы элементов И 14 и 15 - соответственно к входам установки и сброса триггера 17, пр мой и инверсный выходы которого соединены соответственно с первыми входами элементов И 18 и 19 и с третьими входами второго и первого дополнительных элементов И 16 и 13. Вторые входы элементов И 18 и 19 подключены к выходам формировател  8 последовательностей импульсов считывани , а выходы элементов И 18 и 19 соединены с входами элемента ИЛИ 20, выход последнего подключен к входу считывани  блока 5 буферной пам ти . Выходы лервого и второго дополнительных элементов И 13 и 16 соединены с входами дополнительного элемента ИЛИ 21, подключенного выходом к счетному входу дополнительного триггера 22, пр мой и инверсный выходы которого соединены с управл ющими входами элемента 3 коммутируемой задержки. Тактовый вход дополнительного триггера 22 соединен с выходом счетчика 2 тактов. Входом устройства дл  компенсации колебаний фазы принимаемых сигналов относительно местного тактового генератора в цифровых системах св зи  вл етс  вход приемного блока 1, а выходом - информационный выход блока 5 буферной пам ти. Устройство работает следующим образом. Сигналы, поступающие па вход устройства из линии св зи и проход щие через приемный блок 1, элемент 3 коммутируемой задержки и преобразователь 4 последовательного кода в параллельный, записываютс  в блок 5 буферной пам ти с ломощью импульсов управлени  записью, которые формируютс  из принимаемых сигналов в счетчике 2 тактов. При помощи местного тактового генератора 6, распределител  7 и формировател  8 формируютс  последовательности импульсов считывани , а при помощи местного тактового генератора 6, распределител  7 и формирователей 9-12 - вспомогательные последовательности импульсов . На диаграммах 2,а и б показаны перва  и втора  вспомогательные последовательности импульсов на выходах формирователей 10 и 11 соответственно, на диаграммах 2,8 и г - перва  и втора  лоследовательности импульсов считывани  на выходах формировател  8, на диаграммах 2, д, е, ж w. з -импульсы временных зон с цервой по четвертую, которые бразованы путем делени  каждой вспомогаельной последовательности, показанной па иаграммах 2, а и б на две части. Вспомогательна  последовательность на выоде первого дополнительного формировател  представл ет собой сумму имлульсов послеовательностей , представленных на диаграм - 2, с и ж, а вспомогательна  лоследовательность на выходе второго дополнительного формировател  12 всномогательных последовательностей импульсов - сумму импульсов последовательностей, представленных на диаграммах 2, е и 3. Перва  и втора  вспомогательные последовательности импульсов (фиг. 2, а, 6} имеют период, рав-ный периоду считывани , и сдвинуты одна относительно другой на половину указанного периода. Временное положение импульсов считывани  (фиг. 2, в, г совпадает с временным положением центральной части импульсов соответственно первой и второй вспомогательных последовательностей (фиг. 2, а, б. В зависимости от совпадени  импульсов управлени  записью с той или иной временной зоной вспомогательных последовательностей и от результатов предыдущего выбора последовательности считывани  производитс  выбор последовательности считывани  и измен етс  при помощи элемента 3 коммутируемой задержки врем  прохождени  принимаемых сигналов в блок 5 буферной пам ти на величину, равную половине периода записи. Совпадение импульсов управлени  записью, получаемых на выходе счетчика 2 тактов, с сигналами второй и третьей временных зон фиксируетс  на выходах элементов И 14 и 15, а результаты совпадений запоминаютс  в триггере 17. Сигналами поступающими с пр мого и инверсного выходов триггера 17, элементов И 18 н 19 и элемента ИЛИ 20, производитс  выбор одной из двух последовательностей импульсов считывани . Изменение времени прохождени  принимаемых сигналов в блок 5 буферной пам ти осуществл етс  при фиксируемом дополнительном элементе И 13 совпадении импульсов управлени  записью с сигналом первой временной зоны, получаемым с выхода первого дополнительного формировател  9 вспомогательных последовательностей импульсов, при условии, что триггер 17 в момент совпадени  определ ет выбор первой последовательности импульсов считывани . Кроме того, изменение времени прохождени  производитс  при фиксируемом с помощью второго дополнительного элемента И 16 совпадении импульсов управлени  записью с сигналом четвертой временной зоны, получаемым с выхода второго дополнительного формировател  12, вспомогательных последовательностей импульсов при условии, что триггер 17 в момент совпадени  обеспечивает выбор второй последовательности импульсов считывани . Одновременный выбор последовательности считывани  и изменение времени прохождени  принимаемых сигналов в блок 5 буферной пам ти иллюстрируетс  диаграммой 2, и, на которой 23-24 - ось, характеризующа  фазовое положение импульсов управлени  записью относительно вспомогательных последовательностей импульсов, представленных на диаграммах 2, а и б, импульсных последовательностей считывани , представленных на диаграммах 2, 8 и г и временных зон, представленных на диаграммах 2, д, е, ж w з; 25-26 лини  использовани  первой последовательности импульсов считывани ; 27--28 - лини  использовани  второй последовательности импульсов считывани . В ИСХОДНОЛ1 состо нии импульсы управлени  записью расположены в точке 29 на оси 23- 24, что соответствует совпадению указанных импульсов со второй временной зоной (фиг. 2, е), в результате этого элемент И 14 срабатывает , что вызывает установку триггера 17 в состо ние «единица, которое обеспечивает прохождение второй последовательности импульсов считывани  через элемент И 18, элемент ИЛИ 20 ко входу считывани  блока 5 буферной пам ти. Точка 29 на оси 23-24 соответствует точке 30 на линии 27-28 использовани  второй последовательности импульсов считывани . При перемещении фазы импульсов считывани  от точки 29 на оси 23-24 до точки 31, которой соответствует точка 32 на линии 27- 28, в устройстве не происходит каких-либо изменений , т. е. посто нно производитс  выбор второй последовательности импульсов считывани  и не измен етс  врем  прохождени  принимаемых снганлов в блок 5 буферной пам ти . В точке 31 импульсы управлени  записью начинают совпадать с третьей временной зоной (фиг. 2. ж, в результате чего срабатывает элемент И 15. а триггер 17 переходит в состо ние «нуль, которое закрывает элемент И 18, что приводит к прекращению передачи первой последовательности импульсов считывани  к блоку 5 буферной пам ти и открыванию элемента И 19, обеспечива  прохождение к блоку 5 первой последовательности импульсов считывани . Изменение последовательности считывани  (фиг. 2, и отоажено переходом из точки 32 на линии 27-28 в точку 33 линии 25-26. При смещении импульсов управлени  записью от точки 31 до точки 34 в устройстве не происходит каких-либо изменений. В точке 34 импульсы управлени  записью начинают совпадать с первой временной зоной (фиг. 2, д, поскольку триггер 17 установлен к моменту совпадени  в состо ние «нзль, срабатывает первый дополнительный элемент И 13, его выходной сигнал измен ет состо ние дополнительного триггера 22 до указанного изменени , находивщегос  в состо нии, установившем величину задержки, вносимой элементом 3 коммутируемой задержки, равной нулю, на состо ние, при котором элемент 3 коммутируемой задержки увеличивает врем  прохождени  принимаемых сигналов в блок 5 буферной пам ти на величину, равную половине периода записи, что отражаетс  на диаграмме 2, и переходом на линии 25-26 из точки 35 в точку 33. В результате увеличени  задержки импульсы управлени  записью скачкообразно измен ют свое фазовое положение, перемеща сь по оси 23-24 из точки 34 в точку 31. При дальнейшем перемещении положени  импульсов управлени  записью от точки 31 до точки 34 не происходит каких-либо изменений. В точке 34 вторично срабатывает элемент И 13, триггер 22 измен ет состо ние, что вызывает уменьшение задержки в элементе 3 коммутируемой задержки до нул . Уменьшение задержки на диаграмме 2, и показано переходом на л нии 25-26 из точки 35 в точки 36, а на оси 23-24 - переходом из точки 34 в точку 37.
Перемещение фазы импульсов управлени  записью от точки 37 до точки 38 не вызывает каких-либо изменений в состо нии устройства, т. е. регул рно подтверждаетс  выбор первой имп)льсной последовательности считывани , в элементе 3 коммутируемой задержки не измен етс  врем  прохождени  принимаемых сигналов .
При перемещении фазы импульсов управлени  записью по оси 23-24 от точки 38 до точки 29 происход т следующие процессы.
В точке 38 имп)льсы управлени  записью совпадают с третьей временной зоной (фиг. 2, ж, что вызывает срабатывание элемента И 15 и установку триггера 17 в состо ние, обеспечивающее передачу к блоку 5 буферной пам ти первой последовательности импульсов считывани , при этом точке 38 (фиг. 2, и) на оси 23-24 соответствует точка 39 на линии 25-26. В точке 40 импульсы управлени  записью начинают совпадать со второй временной зоной (фиг. 2, е), в результате чего после срабатывани  элемента И 14 триггер 17 переходит в состо ние «единица, обеспечивающее прохождение второй последовательности импульсов считывани  от формировател  8 последовательностей импульсов считывани  через элемент И 18 к блоку 5 буферной пам ти .
Выбор второй последовательности импульсов считывани  -на диаграмме 2, и отражаетс  переходом от точки 41 на линии 25-26 к точке 42 на линии 27-28. При дальнейшем перемещении фазы импульсов управлени  записью по оси 23-24 от точки 40 до точки 29 последовательность импульсов считывани  не измен етс . В точке 43 импульсы управлени  записью начинают совпадать с четвертой временной зоной (фиг. 2, з). Триггер 17 к моменту совпадени  устаиавливаете  в состо ние «единица, определ ющее выбор второй последовательности импульсов считывани . Срабатывает элемент И 16, что измен ет состо ние дополнительного триггера 22, наход щегос  до этого в состо нии, установившем величину задержки, вносимой элементом 3 коммутируемой задержки, равной половине периода записи , на состо ние, при котором задержка, вносима  элементом 3 коммутируемой задержки, становитс  равной нулю. УменьшениеЗадержки принимаемых сигналов на диаграмме-2, м показано ттерелочом на линии 27-28 из точки
44 в точку 42, а на оси 23-24 - переходом из точки 43 в точку 40. Перемещение фазы импульсов управлени  записью от точки 40 до точки 43 не вызывает каких-либо изменений в
работе устройства. В точке 43 вторично воз} икают услови  дл  срабатывани  элемента И 16, в результате чего дополнительный триггер 22 измен ет свое состо ние, при этом врем  прохождени  принимаемых сигналов в элементе 3 коммутируемой задержки становитс  равным половине периода считывани . На диаграмме 2, и это изменение времени прохождени  принимаемых сигналов показано на линии 27-28 переходом от точки 44 до точки
45, а на оси 23-24 - переходом от точки 43 до точки 46. При перемещении фазы импульсов управлени  записью по оси 23-24 от точки 46 до точки 29 пе происходит никаких изменений в выборе последовательности импульсов считывани  или в изменении времени прохождени  принимаемых сигналов в блок 5 буферной пам ти.
Работа устройства при колебательных изменени х также осуществл етс  по изложенным выше принципам.
Устройство позвол ет расширить диапазон компенсации колебаний фазы в дев ть раз при сокращении удельных затрат по сравнению с известными.
Формзла изобретени 
Устройство дл  компенсации колебаний фазы принимаемых сигналов относительно местного тактового генератора в цифровых системах св зи, содержащее приемный блок со счетчиком тактов, выходом подключенный к входу управлени  преобразовател  последовательного кола в паоаллельный, выход которого подключен к информационному входу блока буферной пам ти, а выход местного тактового генератора через распределитель подключен к входам формировател  последовательностей импульсов считывани  и к двзш формировател м вспомогательных последовательностей импульсов, причем выходы формирователей вспомогательных последовательностей импульсов через одни соответствующие элементы И, к вторым входам которых подключен выход счетчика тактов, подключены соответственно к входам установки и сброса триггера , пр мой и инверсный выходы последнего через другие элементы И, к вторым входам этих элементов подключены соответствующие
выходы формировател  последовательностей импульсов считывани , и элемент ИЛИ подключены к входу считывани  блока буферной пам ти, отличающеес  тем, что, с целью расширени  диапазона компенсации колебаНИИ фазы, введены два дополнительных формировател  вспомогательных последовательностей импульсов, дополнительные элементы И, дополнительный триггер, элемент коммутируемой задержки и дополнительный элемент
ИЛИ, при этом соответствующие выходы распределител  через дополнительвые формирователи вспомогательных последовательностей импульсов подключены к первым входам соответствующих дополнительных элементов И, к вторым входам которых подключен выход счетчика тактов, а третьи входы соединены соответственно с пр мым и инверсным выходами триггера, причем выходы дополнительных элементов И через дополнительный элемент ИЛИ подключены к счетному входу дополнительного триггера, к тактрвому входу которого подключен выход счетчика тактов, а пр мой и инверсный выходы дополнительного триггера подключены к управл ющим входам элемента коммутируемой задержки, включенного между информационным выходом приемного блока и входам преобразовател  последовательного кода в параллельный.
Источники информации, прин тые во внимание при экспертизе изобретени 
1. Патент Франции № 1448131, кл, Н 04J, 1970,
SU7402020738A 1974-04-30 1974-04-30 Устройство дл компенсации колебаний фазы принимаемых сигналов относительно местного тоактового генератора в цифровых системах св зи SU565401A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU7402020738A SU565401A1 (ru) 1974-04-30 1974-04-30 Устройство дл компенсации колебаний фазы принимаемых сигналов относительно местного тоактового генератора в цифровых системах св зи

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU7402020738A SU565401A1 (ru) 1974-04-30 1974-04-30 Устройство дл компенсации колебаний фазы принимаемых сигналов относительно местного тоактового генератора в цифровых системах св зи

Publications (1)

Publication Number Publication Date
SU565401A1 true SU565401A1 (ru) 1977-07-15

Family

ID=20583452

Family Applications (1)

Application Number Title Priority Date Filing Date
SU7402020738A SU565401A1 (ru) 1974-04-30 1974-04-30 Устройство дл компенсации колебаний фазы принимаемых сигналов относительно местного тоактового генератора в цифровых системах св зи

Country Status (1)

Country Link
SU (1) SU565401A1 (ru)

Similar Documents

Publication Publication Date Title
SU565401A1 (ru) Устройство дл компенсации колебаний фазы принимаемых сигналов относительно местного тоактового генератора в цифровых системах св зи
SU1012196A1 (ru) Цифрова след ща система
SU1615773A1 (ru) Устройство дл передачи и приема информации с подвижного объекта
SU1413590A2 (ru) Устройство дл коррекции шкалы времени
SU1378076A1 (ru) Устройство дл приема и передачи информации
SU1107336A2 (ru) Устройство кадровой синхронизации
SU860326A1 (ru) Устройство асинхронного сопр жени цифровых сигналов
SU858058A1 (ru) Способ передачи сигналов точного времени по лини м св зи с переменным временем распространени и устройство дл его реализации
SU1675943A1 (ru) Устройство дл синхронизации и выделени данных
SU843271A1 (ru) Устройство тактовой синхронизации
SU1039022A1 (ru) Устройство задержки импульсов
SU1499312A1 (ru) Цифровой измеритель отношени временных интервалов
SU1688382A1 (ru) Частотно-фазовый компаратор
SU756659A1 (ru) Генератор матричных сигналов 1
SU1465799A1 (ru) Измеритель девиации частоты
SU1192177A1 (ru) Резервированный генератор импульсов
SU1010573A1 (ru) Дискретное фазозадающее устройство
SU510792A1 (ru) Устройство асинхронного сопр жени синхронных двоичных сигналов
SU470854A1 (ru) Устройство дл цифровой магнитной записи
SU1394445A1 (ru) Устройство дл многократного ответвлени цифровых сигналов
SU1688440A1 (ru) Частотный манипул тор
SU1439737A1 (ru) Преобразователь перемещени в код
SU661758A1 (ru) Импульсный преобразователь
SU657666A1 (ru) Устройство дл приема телевизионного и дополнительного сигналов, передаваемых совместно в полосе частот стандартного телевизионного канала
SU909688A1 (ru) Устройство воспроизведени