SU1039022A1 - Устройство задержки импульсов - Google Patents

Устройство задержки импульсов Download PDF

Info

Publication number
SU1039022A1
SU1039022A1 SU823389372A SU3389372A SU1039022A1 SU 1039022 A1 SU1039022 A1 SU 1039022A1 SU 823389372 A SU823389372 A SU 823389372A SU 3389372 A SU3389372 A SU 3389372A SU 1039022 A1 SU1039022 A1 SU 1039022A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
output
clock
register
shift register
Prior art date
Application number
SU823389372A
Other languages
English (en)
Inventor
Михаил Наумович Барингольц
Иван Михайлович Власенко
Original Assignee
Предприятие П/Я В-8117
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я В-8117 filed Critical Предприятие П/Я В-8117
Priority to SU823389372A priority Critical patent/SU1039022A1/ru
Application granted granted Critical
Publication of SU1039022A1 publication Critical patent/SU1039022A1/ru

Links

Landscapes

  • Pulse Circuits (AREA)

Abstract

УСТРОЙСТВО ЗАДЕРЖКИ ИМПУЛЬСОВ , содержащее последовательно соединенные формирователь коротких импульсов по переднему фронту входного сигнала и элемент ИЛИ, другой вход которого соединен с тактовым входом устройства, а вход этого формировател  подключен к входу устройства , регистр сдвига, соединенный своим выходом с выходом устройства, отличающеес  тем, что, с целью повышени  стабильности времени задержки, в него введен тактируемый D-триггер, информационный вход которого подключен к входу устройства, тактовый вход к выходу элемента ИЛИ, а выход соединен с информационным входом регистра (Л сдвига, подсоединенного своим тактовым входом к тактовому входу.устройства .

Description

со со о
ю ю
Изобретение относитс  к радиотехнике и может быть использовано дл  задержки цифровых сигналов.
Известно устройство задержки импульсов , содержащее сдвиговой регистр , логический элемент И, инвертор , вход которого подключен к вход устройства и входу регистра сдвига, а выход к друго1у1у входу регистра сдвига и к одному из входов логического элемента И, другой вход которого подключен .к тактовому входу ре-гистра сдвига и тактовому входу устройства , третий вход логического элемента И подключен к выходу перво  чейки .регистра сдвига, выход к выходу устройства 1.
Недостатком устройства  вл етс  ограниченна  область его применени  из-за необходимости соблюдени  временных соотношений между входными и тактирующими импульсами.
Наиболее близким по технической сущности к предлагаемому  вл етс  устройство задержки импульсов, содержащее регистр сдвига, вход которого подключен к выходу устройства, а информационный вход соединен с входом устройства, формирователь коротких импульсов по переднему фронту входного сигнала и элемент ИЛИ, при этом вход упом нутого формировател  соединен с входом устройства, а выход - с одним из входов элемента ИЛИ, второй вход которого соединен с тактовым входом устройства, / а выход - с тактовым входом регистра-сдвига С 2 Д.
Устройство позвол ет задерживать импульсные цифровые сигналы. Так как на тактовый вход регистра сдвига помимо тактовых импульсов (ТИ) поступают сигналы, сформированные от передних фронтов входных импульсов устройства, то это позвол ет производить запись импульсов в регистр сдвига одновременно с их поступлением на информационый вход регистра и тем самым расширить диапазон рабочих длительностей вход .ных импульсов.I
Недостатком данного устройства  вл етс  нестабильность времени задержки , вызванна  тем, что в качестве тактовых импульсов регистра сдвига используютс  последовательность импульсов, содержаща  как тактовые импульсы устройства, следлощие с фиксированньпл периодом, так и выходные импульсы формировател  коротких импульсов с неопределенным времен-, ным расположением.
При записи импульсов в регистр сдвига и их считывании, производимых синхронно с передним фронтом тактовых импульсов регистра, врем  задержки устройства t- равно t. (N-2)T + Т,+ TN,
где N - количество разр дов регистра сдвига7
Т..,, Ту- врем  хранени  в самом
младшем и самом старшем 5разр дах регистра сдвига
соответственно/
Т - период тактовых импульсов устройства.
Q Отклонение величины периода ТИ регистра от периода ТИ устройства в момент хранени  сигналов в самом младшем и ceiMOM старшем разр дах регистра вызывает нестабильность
времени задержки t прототипа, величина которой определ етс  формулой
Ati /NT- t(N-2)T + Т + Т,/ /2Т-( Т)/ / (2)
0 где член NT - величина времени задержки устройства при Т. Т, Т. - Изменение величины периода ТИ регистра, которое обусловлено неопределенностью временного положени 
5 входных импульсов устройства, в момент хранени  сигналов в промежуточных разр дах регистра на общее врем  задержки устройства не вли ет, так как компенсируетс  соответствующим, противоположным по знаку изменением периода при хранении сигналов в последующих разр дах. Значени  Т и Т в зависимости от длительности выходного импульса формировател , котора  может быть больше или меньше Т, наход тс  соответственно в диапазонах от Т до 2Т или от О до Т. Учитыва  это, из формулы (2) получаем, что максимальна  неQ стабильность времени задержки прототипа достигает величины 2Т, а это зачастую неприемлемо, так как в р де случаев к устройствам задержки импульсов предъ вл к)тс  более высокие требовани  по стабильности времени задержки.
Цель изобретени  - повышение стабильности времени задержки.
Поставленна  цель достигаетс  тем, что в устройство задержки импульсов , содержащее последовательно соединенные формирователь коротких импульсов по переднему фронту входного сигнала и элемент ИЛИ, другой вход
5 -которого соединен с тактовьам входом устройства, а вход упом нутого формировател  подключен к входу устройства , регистр сдвига, соединенный своим выходом с выходом устройства,
0 введен тактируемый D-триггер, информационный вход которого подключен к входу устройства, тактовый вход к выходу элемента ИЛИц а выход соединен с информационным входом ре гистра сдвига, подсоединенного сво ИМ тактовым входом к тактовому входу устройства. На фиг. 1 приведена структурна  схема устройства задержки импульсов на фиг. 2 - принципиальна  электрическа  схема устройства. Введение в устройство тактируемого О-триггера, информационный вход которого подключен к входу устройства , тактовый вход к выходу элемента ИЛИ, а его 9ЫХОД соединен с информационным уходом регистра сдвига подсоединенного своим тактовым входом к тактовому входу устройства , позвол ет разделить цепи синхронизации D-триггера в цепи тактового питани  регистра сдвига. В качестве синхронизирующих импульсов О-тригге ра используетс  импульсна  последовательность , котора  содержит как ТИ устройства, так и выходныеимпул сы формировател . Это обеспечивает переключение D-триггера в момент поступлени  импульса на вход устрой ства, а также наличие сигнала на выходе триггера (на информационном входе регистра сдвига) в момент по .ступлени  ; очередного ТИ устройства на тактовый вход регистра. При этом запись, сдвиг и считывание сигналов в регистре сдвига производитс  синхронно с передним фронтом ТИ. устрой ства, так как на тактовый вход регистра поступают только ТИ устройства с фиксированным периодом. Отсюг да общее врем  задержки устройства 2 Ь где Т JJ - .врем  хранени  входного импульса устройства в О-триггере до его записи в регистр. Отклонение .вели;чины Tjj от величины периода ТИ устройства Т вызывает нестабильность времени задержки устройства Л12, величина которой определ етс  формулой At2 /(NT+T) - (NT+Tjj)/ /T-Tjj/ где член NT+T - величина времени задержки устройства при Тд Т. Величина Т, в зависимости от длительности выходного импульса формиро вател , котора  может быть больше или меньше Т, на1ходитс  в диапазонах от Т до 2Т или от О до Т. Учитыва :, это, из () получаем, что максимальна  нестабильность предлагаемого уСт ройства задержки достигает значени  Т. Таким образом стабильность устрой ства задержки импульсов по сравнению с прототипом повышена вдвое. Устройство задержки импульсов содержит формирователь 1 коротких импульсов по переднему фронту входного сигнала, элемент ИЛИ 2, тактируемый D-триггер 3, -регистр 4 сдвига. Вход устройства соединен с входом форг :ировател  1 и информационным входом D-триггера 3. Тактовый вход устройства подключен к тактовому входу регистра 4 сдвига и к одному из входов элемента ИЛИ 2, другой вход которого соединен с выходом формировател  1, а выход с тактовым входом D-триггера 3. Информационный вход регистра 4 соединен с выходом О-триггера 3, А выход  вл етс  выходом устройства. Формирователь 1 коротких импульсов выполнен по известной схеме .и состоит, например из элемента НЕ 5, элемента ИЛИ б, диода 7 и врем  задающей емкости 8. Выход элемента НЕ подключен к одному из входов элемента ИЛИ, второй вход которого соединен с входом устройства задержки , а выход  вл етс  выходом формировател . Вход элемента НЕ и врем задающа  емкость подключена через диод к входу устройства задержки. О-триггер и регистр сдвига  вл ютс  элементами цифровой техники. Устройство работает следующим образом . Входные импульсы поступают одновременно на формирователь 1 и информационный вход тактируемого D-триггера 3. Импульсы длительностью Г,Т с выхода формировател  1 через элемент ИЛИ.2 поступают на тактовый вход триггера 3. Под воздействием этих сигналов и при наличии сигнала на информационном входе D-триггер 3 переключаетс . Возврат в исходное состо ние D-триггера 3 происходит при поступлении на его тактовый вход очередного синхроимпульса, который не совпадает по времени с выходным импульсом формировател  1. Запись сигнала в регистр 4 сдвига про-, изводитс  тактовым импульсом, который следует непосредственно за передним фронтом входного импульса устройства . Последующие тактовые импульсы производ т сдвиг сигнала по perгистру 4. Таким образом, врем  задержки входного сигнала в предлагаемом устройстве состоит из времени хранени  tj5 в О-триггере до записи сигнала в регистр и времени хранени  NT сигнала в N-разр дном регистре. Изменение времени задержки определ ет нестабильность устройства. Так как О Тд Т, а NT const, то величина изменени  времени задержки не больше периода тактовых импульсов устройства, что повышает его стабильность по сравнению с аналогичными известными устройствами задержки импульсов.

Claims (1)

  1. УСТРОЙСТВО ЗАДЕРЖКИ ИМПУЛЬСОВ, содержащее последовательно соединенные формирователь коротких импульсов по переднему фронту входного сигнала и элемент ИЛИ, другой вход которого соединен с тактовым входом устройства, а вход этого формирователя подключен к входу устройства, регистр сдвига, соединенный своим выходом с выходом устройства, отличающееся тем, что, с целью повышения стабильности времени задержки, в него введен тактируемый D-триггер, информационный вход которого подключен к входу устройства, тактовый вход к выходу элемента ИЛИ, а выход соединен с информационным входом регистра сдвига, подсоединенного своим тактовым входом к тактовому входу.устройства.
    SU -1039022
SU823389372A 1982-01-06 1982-01-06 Устройство задержки импульсов SU1039022A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU823389372A SU1039022A1 (ru) 1982-01-06 1982-01-06 Устройство задержки импульсов

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU823389372A SU1039022A1 (ru) 1982-01-06 1982-01-06 Устройство задержки импульсов

Publications (1)

Publication Number Publication Date
SU1039022A1 true SU1039022A1 (ru) 1983-08-30

Family

ID=20994999

Family Applications (1)

Application Number Title Priority Date Filing Date
SU823389372A SU1039022A1 (ru) 1982-01-06 1982-01-06 Устройство задержки импульсов

Country Status (1)

Country Link
SU (1) SU1039022A1 (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Г. Авторское свидетельство СССР 718904, кл. Н 03 К 5/13, 25.07.78. 2. Адторское свидетельство CCCiP 864527, кл. Н 03 К 5/13, 29.11.79 (прототип). IЙл ...,,-. /1 , - -- ty.. , f *

Similar Documents

Publication Publication Date Title
SU1039022A1 (ru) Устройство задержки импульсов
SU1750036A1 (ru) Устройство задержки
SU1647903A2 (ru) Преобразователь кода в период повторени импульсов
SU671034A1 (ru) Делитель частоты импульсов на семь
SU1282147A1 (ru) Устройство дл управлени доступом к пам ти
SU396704A1 (ru) Устройство для выбора такта в системах управления светофорной сигнализацией
SU951402A1 (ru) Устройство дл сдвига информации
GB1334953A (en) Echo-sounding
SU1224988A1 (ru) Устройство дл задержки импульсных сигналов
SU1160360A1 (ru) Устройство для коррекции шкалы времени
SU470854A1 (ru) Устройство дл цифровой магнитной записи
SU1015443A1 (ru) Буферное запоминающее устройство
SU1007189A1 (ru) Устройство дл временного разделени импульсных сигналов
SU1255957A1 (ru) Фазовращатель
SU1501100A1 (ru) Функциональный генератор
SU805483A1 (ru) Устройство дл задержки импульсов
SU1195435A1 (ru) Устройство задержки импульсов
RU1817241C (ru) Счетчик импульсов
SU1019611A1 (ru) Устройство задержки импульсов
SU511722A1 (ru) Распределитель импульсов
SU364964A1 (ru) Всесоюзная пат?111110-1шяп?!
RU1521226C (ru) Устройство задержки импульсов
SU524320A1 (ru) Управл емый делитель частоты
SU484564A1 (ru) Дискретный накопитель импульсных сигналов
SU780207A1 (ru) Троичный счетный триггер