SU558389A2 - Device for delaying rectangular pulses - Google Patents
Device for delaying rectangular pulsesInfo
- Publication number
- SU558389A2 SU558389A2 SU2125870A SU2125870A SU558389A2 SU 558389 A2 SU558389 A2 SU 558389A2 SU 2125870 A SU2125870 A SU 2125870A SU 2125870 A SU2125870 A SU 2125870A SU 558389 A2 SU558389 A2 SU 558389A2
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- input
- output
- delayed
- pulse
- pulses
- Prior art date
Links
Landscapes
- Manipulation Of Pulses (AREA)
Description
1one
Изобретение относитс к радиотехнике и может быть использовано в устройствах вычислительной и измерительной техники.The invention relates to radio engineering and can be used in computing and measuring devices.
Известно устройство дл задержки пр моугольных импульсов по авт. св. N° 271566.A device for delaying rectangular pulses is known. St. N ° 271566.
Иедостатком известного устройства вл етс сравнительно низка точность восстановлени длительности задержанного импульса при длительности задержки, меньшей длительности задерживаемого импульса.The disadvantage of the known device is the comparatively low accuracy of restoring the delay of the delayed pulse when the delay duration is less than the duration of the delayed pulse.
Цель изобретени - повышение точности восстановлени длительности задержанного импульса при длительности задержки, меньшей длительности задерживаемого импульса.The purpose of the invention is to improve the accuracy of restoring the delayed pulse duration with a delay duration shorter than the duration of the delayed pulse.
Дл этОГО в предлагаемое устройство введены логические эле.менты НЕТ и И, при этом элемент НЕТ включен меладу выходом генератора импульсов и входами обоих вентилей, один вход элемента И подключен к источнику задерживаемых импульсов, второй вход - к единичному выходу формируюш,его триггера, а выход элемента И соединен с управл ющим входом элемента НЕТ.For this purpose, logical elements NO and AND are entered into the proposed device. The element NO is switched on by the output of the pulse generator and the inputs of both gates, one input of the AND element is connected to the source of the delayed pulses, the second input is triggered to the single output, and the output of the element AND is connected to the control input of the element NO.
На чертеже приведена структурна электрическа схема описываемого устройства, содержаш ,его генератор импульсов 1, вентили 2, 3, элемент НЕТ 4, реверсивный счетчик 5 с суммируюш ,им входом 6 и вычитаюш;им входом 7, дифференцируюшую цепь 8, элемент задерж2The drawing shows the structural electrical circuit of the device described, containing, its pulse generator 1, valves 2, 3, element NO 4, reversible counter 5 with summing, its input 6 and subtracting, their input 7, differentiating circuit 8, the element delay 2
ки 9 фронта импульса, триггер 10, логический элемент И И и дешифратор нул 12.ki 9 of the pulse front, trigger 10, logical element AND AND And decoder zero 12.
Источник задерживаемых импульсов подключен к входу 13 вентил 2, к входу 14 логического элемента И 11 и к входу дифференцируюшей цепи 8. Выход Генератора импульсов 1 подключен к входу 15 вентил 2 и к входу 16 вентил 3. Выход дифференцируюшей цепи 8 через элемент задержки 9 фронта импульса соединен с нулевым входом триггера 10. Нулевой выход триггера 10 подключен к входу 17 вентил 3. Выход вентил 2 соединен с суммирующим входом 6 реверсивного счетчика 5 импульсов , а выход вентил 3 - с вычитающим входом 7 реверсивного счетчика 5. Выход логического элемента И И подключен к управл юще .му входу элемента НЕТ 4. Выход реверсивного счетчика 5 через дешифратор нул 12 подключен к единичному входу триггера 10. Единичный выход триггера 10 соединен со входом 18 логического элемента И 11 и одновременно вл етс выходом всего устройства. Устройство дл задержки пр моугольныхThe source of the delayed pulses is connected to the input 13 of the valve 2, to the input 14 of the logic element 11 and to the input of the differentiating circuit 8. The output of the pulse generator 1 is connected to the input 15 of the valve 2 and to the input 16 of the valve 3. The output of the differential circuit 8 through the delay element 9 of the front the pulse is connected to the zero input of the trigger 10. The zero output of the trigger 10 is connected to the input 17 of the valve 3. The output of the valve 2 is connected to the summing input 6 of the reversing counter 5 pulses, and the output of the valve 3 is connected to the subtracting input 7 of the reversible counter 5. The output of the logic element cient AND AND is connected to a control input capstan .mu element NO 4. Yield down counter 5 via zero decoder 12 is connected to the trigger input unit 10. The single output of flip-flop 10 is connected to the input 18 of the AND gate 11 and is output at the same time the entire device. Rectangular Delay Device
импульсов работает следующим образом.pulses works as follows.
На вход 18 элемента И И действует нулевой потенциал с единичного выхода триггера 10, который находитс в нулевом состо нии. На входе 19 элемента НЕТ 4 отсутствует запрещающее напр жение, и импульсы генератора 1 поступают на вход 15 вентил 2 и на вход 16 вентил 3. Одновременно задерживаемый импульс ноступает на вход 13 вентил 2, при помощи которого счетчик 5 заполн етс импульсами генератора 1. Таким образом, задерживаемый сигнал преобразуетс в импульсы , число которых пропорционально длительности задерживаемого сигнала. Эти импульсы поступают на суммирующий вход 6 счетчика 5.At the input 18 of the element AND And there is a zero potential from a single output of the trigger 10, which is in the zero state. At the input 19 of the element NO 4 there is no prohibitive voltage, and the pulses of the generator 1 are fed to the input 15 of the valve 2 and to the input 16 of the valve 3. A simultaneously delayed pulse arrives at the input 13 of the valve 2, with which the counter 5 is filled with the pulses of the generator 1. thus, the delayed signal is converted into pulses, the number of which is proportional to the duration of the delayed signal. These pulses arrive at the summing input 6 of the counter 5.
Одновременно задерживаемый импульс подаетс на дифференцирующую цепь 8, где преобразуетс в два коротких импульса. Импульс, соответствующий фронту исходного сигнала, задерживаетс элементом задержки 9, после чего поступает на нулевой вход триггера 10.At the same time, a delayed pulse is fed to the differentiating circuit 8, where it is converted into two short pulses. The pulse corresponding to the front of the original signal is delayed by the delay element 9, after which it arrives at the zero input of the trigger 10.
В момент прихода задерживаемого импульса на входе 17 вентил 2 действует запрещающее напр жение. Выходной импульс элемента задержки 9 перебрасывает триггер 10 в единичное состо ние. С этого момента на входе 17 вентил 3 по вл етс разрещающее напр жение .At the time of arrival of the delayed pulse at the inlet 17 of the valve 2, the inhibiting voltage acts. The output pulse of the delay element 9 transfers the trigger 10 to the one state. From this moment on, the inlet 17 of the valve 3 produces a permissive voltage.
Если врем задержки пр лмоугольного импульса больше его длительности, то пока триггер 10 пребывает в единичном состо нии, импульсы генератора 1 проход т через вентиль 3 на вычитающий вход 7 счетчика 5. После того, как число импульсов, подводимых к вычитающему входу 7 счетчика 5, станет равным введенному ранее через суммирующий вход 6, счетчик 5 полностью очищаетс , и на выходе дешифратора нул 12 по вл етс импульс, возвращающий триггер 10 в исходное нулевое состо ние .If the delay time of a rectangular pulse is longer than its duration, while the trigger 10 remains in the single state, the generator 1 pulses pass through the gate 3 to the subtracting input 7 of the counter 5. After the number of pulses supplied to the subtracting input 7 of the counter 5, becomes equal to the previously entered through the summing input 6, the counter 5 is completely cleared, and at the output of the decoder zero 12 a pulse appears that returns the trigger 10 to the initial zero state.
Если врем задержки меньше длительности задерживаемого импульса, то после того, как триггер 10 переброситс в единичное состо ние , на входах 14 н 18 элемента И И действуют высокие потенциалы. При этом на входе 19 элемента НЕТ 4 по вл етс запрещающее напр жение , и на суммирующий вход 6 счетчика 5 не поступают импульсы генератора 1. В момент окончани задерживаемого импульса на входе элемента НЕТ 4 перестает действовать запрещающее напр жение, и импульсы генератора 1 поступают на входы 15 и 16 вентилей 2 и 3. Но разрешающее напр жение присутствует только на входе 17 вентил 3, поэто.му импульсы генератора 1 поступают на вычитающий вход 7 счетчика 5. После того, как число импульсов, подводимых к вычитающему входу 7 счетчика 5 станет равным введенному ранее через суммирующий вход 6, счетчик 5полностью очищаетс , и на выходе дешифратора нул 12 по вл етс импульс, возвращающий триггер 10 в исходное нулевое состо ние.If the delay time is shorter than the duration of the delayed pulse, then after the trigger 10 is transferred to the unit state, high potentials act at the inputs 14 and 18 of the AND element. In this case, a prohibitive voltage appears at the input 19 of the element NO 4, and the generator 6 impulses do not arrive at the summing input 6 of the counter 5. At the time of the end of the delayed impulse, the prohibitive voltage stops acting at the input of the element NO 4 and the impulses of the generator 1 arrive at Inputs 15 and 16 of valves 2 and 3. But the enabling voltage is present only at the input 17 of valve 3, therefore the generator 1 pulses go to the subtracting input 7 of the counter 5. After the number of pulses supplied to the subtracting input 7 of the counter 5 becomes equal entered earlier through the summing input 6, the counter 5 is completely cleared, and at the output of the decoder zero 12 a pulse appears, which returns the trigger 10 to the initial zero state.
В результате двухкратного переброса триггера 10 на его выходе формируетс пр моугольный импульс, задержанный относительно исходного сигнала. Выбором частоты следовани импульсов генератора 1 можно обеспечитьAs a result of a double flip of the trigger 10, a rectangular pulse delayed relative to the original signal is formed at its output. The choice of the pulse frequency of the generator 1 can be provided
требуемую точность восстановлени длительности .the required accuracy of the recovery duration.
По сравнению с прототипом данное устройство обеспечивает высокую точность восстановлени длительности задерживаемого сигнала иCompared with the prototype, this device provides high accuracy of restoring the duration of the delayed signal and
в случае, ко1гда врем задержки импульса меньше его длительности.in the case when the delay time of the pulse is less than its duration.
Claims (1)
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU2125870A SU558389A2 (en) | 1975-04-22 | 1975-04-22 | Device for delaying rectangular pulses |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU2125870A SU558389A2 (en) | 1975-04-22 | 1975-04-22 | Device for delaying rectangular pulses |
Related Parent Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU271566 Addition |
Publications (1)
Publication Number | Publication Date |
---|---|
SU558389A2 true SU558389A2 (en) | 1977-05-15 |
Family
ID=20616730
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU2125870A SU558389A2 (en) | 1975-04-22 | 1975-04-22 | Device for delaying rectangular pulses |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU558389A2 (en) |
-
1975
- 1975-04-22 SU SU2125870A patent/SU558389A2/en active
Similar Documents
Publication | Publication Date | Title |
---|---|---|
GB1514964A (en) | Logic level difference shifting circuit | |
GB1130055A (en) | Multiple phase gating circuit | |
GB1312643A (en) | High voltage electric circuit breakers | |
SU558389A2 (en) | Device for delaying rectangular pulses | |
SU677084A1 (en) | Pulse delay device | |
ES402247A1 (en) | Frequency responsive multi-phase pulse generator | |
SU1156245A1 (en) | Device for delaying pulses | |
SU544120A1 (en) | Pulse synchronization device | |
SU127698A1 (en) | Dual-channel temporary discriminator | |
GB707752A (en) | Improvements in or relating to electronic totalisers | |
SU435524A1 (en) | POSSIBLE-PERFORMANCE DEVICE | |
SU765804A1 (en) | Squaring device | |
SU1170608A1 (en) | Pulse repetition frequency divider with variable countdown | |
SU1298865A1 (en) | Device for generating pulse trains | |
SU571894A1 (en) | Pulse discriminator | |
SU780207A1 (en) | Ternary counting flip-flop | |
SU855976A1 (en) | Pulse signal delay device | |
SU436341A1 (en) | DEVICE FOR SYNCHRONIZATION OF TWO TEAMS | |
SU472461A1 (en) | High-speed reversible counter on the elements and-not | |
SU382088A1 (en) | DEVICE FOR CONSTRUCTION IN SQUARES | |
SU917172A1 (en) | Digital meter of time intervals | |
SU369708A1 (en) | LIBRARY I | |
SU453790A1 (en) | THE DEVICE OF DELAY OF RECTANGULAR PULSES | |
SU373885A1 (en) | COUNTER OF PULSES ON POTENTIAL ELEMENTS | |
SU420984A1 (en) |