SU553629A1 - Интегрирующее устройство - Google Patents

Интегрирующее устройство

Info

Publication number
SU553629A1
SU553629A1 SU2131222A SU2131222A SU553629A1 SU 553629 A1 SU553629 A1 SU 553629A1 SU 2131222 A SU2131222 A SU 2131222A SU 2131222 A SU2131222 A SU 2131222A SU 553629 A1 SU553629 A1 SU 553629A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
parameter
control unit
output
shift
Prior art date
Application number
SU2131222A
Other languages
English (en)
Inventor
Адил Алибала Оглы Джавадов
Иззат Ахмед Оглы Набиев
Меджид Молла Оглы Мустафаев
Шейдабек Магомед Расул Оглы Гейдаров
Original Assignee
Научно-Исследовательский И Проектный Институт По Комплексной Автоматизации Нефтяной И Химической Промышленности
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Научно-Исследовательский И Проектный Институт По Комплексной Автоматизации Нефтяной И Химической Промышленности filed Critical Научно-Исследовательский И Проектный Институт По Комплексной Автоматизации Нефтяной И Химической Промышленности
Priority to SU2131222A priority Critical patent/SU553629A1/ru
Application granted granted Critical
Publication of SU553629A1 publication Critical patent/SU553629A1/ru

Links

Landscapes

  • Complex Calculations (AREA)

Description

(значение опорной -частоты дл  всех параметров группы одинаковы и .соответствуют нулевому значению параметра) и с помощью которого вычитаетс  опорна  частота из входной частоты, управл емый делитель частоты 3, который осуществл ет деление на соответствующий коэффициент, счетчик импульсов 4, где накапливаютс  имиульсы с выхода делител  3, преобразователь параллельного кода в последо вательный код 5, сумматор б, второй коммутатор 7, который коммутирует выход сумматора 6 ко входу соответствующего регистра сдвига 8, третий коммутатор 9, блок управлени  10 и элемент «И 11, подсоединенный к выходу устройства 12, шины 13, 14, 15, 16, 17.
Групповое интегрирующее устройство работает следующим образом.
Импульсом «сброс по щине 13 блок управлени  10 приводитс  в исходное состо ние . На выходе «сброс 1 бло,ка управлени  10 формируетс  импульс, ло которому счетчик 4 сбрасываетс  в нулевое состо ние. После этого на сдвиговые входы всех регистров сдвигов 8 поступают импульсы сдвига с выхода блока управлени  10. При этом коммутаторы 7 и 9 заперты н поэтому после поступлени  числа импульсов, равного числу разр дов одного регистра сдвига 8 (они все равны между собой), все регистры сдвига 8 привод тс  в исходное нулевое состо ние. После этого .по шине 14 на вход блока управлени  10 поступает импульс «пуск, по которому устройство лереводитс  в циклический режим интегрировани . Пиклический режим интегрировани  начинаетс  с подключением первой входной частоты fi(t) через коммутатор 1 ко входу .блока вычитани  2. Блок вычитани  2 осуществл ет (Вычитание опорной частоты, значение которой соответствует нулевому значению параметра (например, дл  унифицированных .частот4- 8 КГЦ значение о.порной частоты равно 4 КГц) из входной. Импульсные последовательности , полученные из разности fi(t) - -/on с выхода блока вычитани  2 .начинают поступать на вход управл емого делител  3 частоты. Коэффициенты делени  делител  3 задаютс  блоком управлени  10 в соответствии с выбранным номером параметра.
Коэффициенты делени  каждого параметра определ ютс  соотношением
,f.
где i - коэффициент, определ емый максимальным значением шкалы интегратора (соответствует коэффициенту в указанном прототипе);
г - коэффициент, определ емый отношением времени одного цикла ц к времени интег,рировани  т
каждого параметра в одном цикле .
Далее импульсы с выхода делител  частоты 3 поступают на счетный вход счетчика 4. К концу времени интегрировани  т каждого цикла в счетчике 4 -будет записано число, равное интегральному значению соответствующего параметра, в данном случае первого, за врем  одного цикла ц. По истечении времен  т дл  первого параметра блоком управлени  10 формируютс  такты, которые начинают поступать на вход преобразовател  параллельного кода в последовательный код 5 и на сдвиговый вход первого регистра сдвига
8. Одновременно при этом на управл ющие входы коммутаторов 7 и 9 с выхода блока управлени  10 поступают сигналы, с помощью которых выход первого регистра 8 подключаетс  ко входу сумматора 6, а его
выход - к информационному входу первого регистра сдвига 8. Коммутатор 1 при этом закрываетс . Пачина  с этого момента на оба входа одноразр дного комбинационного сумматора 6 поступают последовательные
коды (если к этому времени в регистре сдвига 8 был нулевой код, то на второй вход сумматора 6 поступают нули). С помощью одноразр дного комбинационного сумматора 6 осуществл етс  сложение двух последовательных кодов, в данном случае интегрального значени  первого параметра за один цикл (/ц) с нулевой информацией. Результат сложени  через коммутатор 7 записываетс  в первый регистр сдвига 8. После формировани  последнего импульса сдвига блоком управлени  10 счетчик 4 сбрасываетс  в нулевое состо ние и вновь коммутатор 1 открываетс , а частота /2(0 второго параметра подключаетс  ко входу блока вычитани  2.
Коммутаторы 7 и 9 к этому времени закрываютс . Интегрирование второго и остальных параметров протекает аналогично первому. По окончании интегрировани  последнего параметра группы цикл повтор етс .
Когда истекает общее врем  интегрировани  одного из параметров группы, внешними устройствами формируютс  сигналы «чтение и «№ пар, которые по соответствующим щинам 15 и 16 поступают на входы блока управлени  10. По этим сигналам блок управлени  10 заканчивает операцию интегрировани  текущего параметра в текущем цикле и останавливает процесс интегрировани . Блок управлени  находит регистр сдвига 8, номер которого соответствует номеру, поступающему по щине 16, открывает коммутаторы 7 и 9 и элемент «И И, а также закрывает коммутатор 1. Импульсы сдвига с выхода блока управлени  10 поступают на сдвиговый вход
выбранного регистра сдвига 8. Таким образом , последовательный код требуемой информации через открытый элемент «И 11 поступает на вь1ход 12 устройства. Одновременно эта информаци  через сумматор 6 и
коммутатор 7 вновь перезаписываетс  в выбранный регистр сдвига 8. При правильном приеме информации с выхода 12 внешними устройствами формируетс  сигнал «квит, который по шине 17 поступает на вход блока управлени  10. По этому сигналу выбранный регистр сдвига 8 сбрасываетс  в нулевое состо ние. Дл  этого блоком управлени  10 коммутаторы 7 и 9 запираютс  и импульсы сдвига поступают на сдвиговый вход выбранного регистра сдвига 8. После этого блок управлени  10 восстанавливает цикл интегрировани  начина  с последуюшего параметра .
Преобразователь параллельного кода в последовательный 5 позвол ет примен ть в составе устройства регистры сдвига 8, выполненных на больших интегральных схемах (БИС), что значительно уменьшает объем аппаратуры. При использовании многоразр дных БИС, где число разр дов несколько раз превышает требуемую разр дность (дискретность ) пам ти каждого параметра, один БИС используют в качестве пам ти дл  нескольких параметров. Применение обш,их блоков интегрировани  с многократным использованием с помощью дополнительно введенных блоков: блока управлени  10, первого 1, второго 7 и третьего 9 коммутаторов и одноразр дного комбинационного сумматора 6 - позвол ет также сокраш,ать индивидуальные интегрируюш,ие блоки на каждый параметр , объем которых значительно больше дополнительных блоков.

Claims (2)

1.Круг Е. К., Артамонов Е. И. «Интегрирующее устройство - журнал «Транспортирование и хранение нефтепродуктов и углеводородного сырь , № 4, 1969 г., с. 3-4.
2.Диденко К. П. и др. «Частотно-ферродинамическа  система приборов контрол  и
управлени , Энерги , М., 1969, с. 79-88.
С
С;
I
fnfi)
SU2131222A 1975-05-04 1975-05-04 Интегрирующее устройство SU553629A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU2131222A SU553629A1 (ru) 1975-05-04 1975-05-04 Интегрирующее устройство

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU2131222A SU553629A1 (ru) 1975-05-04 1975-05-04 Интегрирующее устройство

Publications (1)

Publication Number Publication Date
SU553629A1 true SU553629A1 (ru) 1977-04-05

Family

ID=20618467

Family Applications (1)

Application Number Title Priority Date Filing Date
SU2131222A SU553629A1 (ru) 1975-05-04 1975-05-04 Интегрирующее устройство

Country Status (1)

Country Link
SU (1) SU553629A1 (ru)

Similar Documents

Publication Publication Date Title
US4031476A (en) Non-integer frequency divider having controllable error
SU553629A1 (ru) Интегрирующее устройство
US3947673A (en) Apparatus for comparing two binary signals
SU868612A1 (ru) Цифровой частотомер с нониусной интерпол цией
SU475614A1 (ru) Гененратор функций
SU1150764A1 (ru) Синтезатор частот
SU660290A1 (ru) Устройство дл синхронихации импульсных последовательснотей
RU1829111C (ru) Устройство дл умножени частоты
SU1385293A1 (ru) Синтезатор частот
SU693538A1 (ru) Преобразователь интервала времени в цифровой код
SU984057A1 (ru) Делитель частоты импульсов
SU1347184A1 (ru) Делитель частоты с дробным коэффициентом делени
SU898447A1 (ru) Устройство дл возведени в квадрат
SU959104A1 (ru) Устройство дл определени условного математического ожидани
SU1732343A1 (ru) Функциональный преобразователь
SU1307378A1 (ru) Цифровой фазометр среднего значени
SU849224A1 (ru) Устройство дл вычислени спектрафуНКций уОлшА
SU1652938A1 (ru) Калибратор фазы
SU1056186A1 (ru) Устройство дл извлечени квадратного корн
SU1270887A1 (ru) Формирователь разностной частоты импульсных последовательностей
RU1780037C (ru) Преобразователь частоты следовани импульсов в код
SU1661981A1 (ru) Умножитель частоты следовани импульсов
SU746294A1 (ru) Многофункциональный аналого-цифровой преобразователь энергетических параметров сигнала
SU805190A1 (ru) Устройство дл определени моментовэКСТРЕМуМОВ
SU900214A1 (ru) Двухканальный фазовый компаратор