SU545986A2 - Устройство дл контрол работоспособности счетного элемента - Google Patents

Устройство дл контрол работоспособности счетного элемента

Info

Publication number
SU545986A2
SU545986A2 SU2155598A SU2155598A SU545986A2 SU 545986 A2 SU545986 A2 SU 545986A2 SU 2155598 A SU2155598 A SU 2155598A SU 2155598 A SU2155598 A SU 2155598A SU 545986 A2 SU545986 A2 SU 545986A2
Authority
SU
USSR - Soviet Union
Prior art keywords
input
output
counting
pulse
trigger
Prior art date
Application number
SU2155598A
Other languages
English (en)
Inventor
Николай Васильевич Тутолмин
Original Assignee
Предприятие П/Я В-2203
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я В-2203 filed Critical Предприятие П/Я В-2203
Priority to SU2155598A priority Critical patent/SU545986A2/ru
Application granted granted Critical
Publication of SU545986A2 publication Critical patent/SU545986A2/ru

Links

Landscapes

  • Arrangements For Transmission Of Measured Signals (AREA)

Description

I
Изобретение относитс  к области импульсной техники и может найти применение дл  контрол  работоспособности элементов автоматики и телемеханики.
Известно устройство дл  контрол  работы счетных элементов, содержащее двоичный счетчик, две группы входных электрических соединителей, схему запрета, сравнивающий элемент, логические элементы и индикатор (I).
Однако известное устройство сложно по своей схеме.
Ио основному авт. св. № 392502 известно устройство, в котором счетный вход счетного элемента соединен со входом устройства и с сигнальным входом блока выделени  первого импульса, выход которого подключен к входу элемента задержки, а установочный вход - к выходу элемента задержки и к первым входам первого и второго элементов И, выходы которых соединены с нулевым и единичным входами триггера соответственно, а вторые входы - соответственно с входом и выходом логического элемента НЕ, вход которого подключен также к выходу счетного элемента (П).
Однако это устройство недостаточно надежно в работе.
Целью изобретени   вл етс  повыщение надежности работы устройства.
Достигаетс  это тем, что в устройстве, содержащем счетный элемент, блок выделени  первого импульса, элемент задержки, логические элемента И и ИЕ и триггер, установочный вход счетного элемента подключен к выходу логического элемента И и к S входу R триггера.
На чертеже изображена структурна  электрическа  схема устройства дл  контрол  работоспособности счетного элемента.
Устройство содержит счетный элемент 1, блок 2 выделени  первого импульса, элемент задержки 3, логические элементы И 4 и 5, триггер 6, логический элемент НЕ 7, установочный и счетный входы 8 и 9 счетного элемента 1, сигнальный и установочный входы 10, 11 блока 2, нулевой и единичный входы 12, 13 триггера 6.
Работа предлагаемого устройства происходит следующим образом.
В исходном состо нии блок 2 выделени  первого импульса открыт (блок 2 может быть выполнен, например, в виде триггера и элемента И, первый вход которого св зан с выходом , а выход - с первым входом триггера, причем второй вход элемента И  вл етс  сигнальным , а второй вход триггера - установочным входом блока, в то врем  как выход элемента И - выходом блока выделени  первого импульса).
Первый импульс иходной последо; ательностн , подаваемой па вход усгройства, поступает также па вход элемента задержки 3. При этом блок 2 выделени  первого импульса заппраетс  и поеледуюи1,ие импульсы с входа устройства ие проход т па вход элемента задержки 3.
Через врем , равное велич П1е времени задержки элемента задерл :кк 3 и соответственно времени задержки сигнала в счетном элементе 1, на выходе элемента задержки 3 по витс  импульс, который поступает иа первые входы элементов И 4 и 5 и на вход 11 блока 2, перевод  последний в исходное (открвггое) состо ние. Если ечетпый элемент исправен и работает без сбоев, то импульс с его выхода, действу  одновременно с выходным импульсом элемента задержки 3, открывает элемент I-i 4 и подтверждает нулевое состо ние триггера 6, соответствуюндее отсутетвию ошибок в счетном элементе 1.
Если в результате сбо  илн отказа в счетном элементе 1 импульс иа его выходе не совпадает во времени с выходиым импульсом элемента задержки 3, то ипвертироваппый сигнал с выхода счетиого элемепта 1 и илгпульс с выхода элемента задержки 3 откроют элемент И 5, и триггер 6 переключитс  в единичное состо ние. При этом на его выходе по вите  сигнал ошибки, свндетельствующий об ошибке в счетном элементе. Одновременно импульс с выхода элемента И 5 поступает на вход 8 счетного элемента 1 н устанавливает его в исходное состо ние.
С приходом очередного импульса входной госледовательиости пачинаетс  следуюш,ий и. работы устройства. Если в счетном элементе 1 был сбой, то в конце следуюш,его
п,нкла работы устройства триггер 6 переведетс  импульсом с выхода элемента И 4 и в исходное нулевое состо ние. То есть при случайном сбое сигнал ошибки будет представл ть собой одиночный имиульс, длительность которого равна периоду цикла работы устройства. В случае устойчивого отказа в счетном элементе 1 триггер 6 будет носто нно находитьс  в единичном состо нии, и сигнал ошибки будет представл ть собою напр жение цосто нного уровн .
Таким образом, устройство обеспечивает уверенное различение случайных сбоев и отказо;5 в счетном элементе.

Claims (1)

1. За вка Франции 2133600, кл. Н ОЗК 21/00, 05.01.73.
2 Авторское свидетельство № 392502, кл. G 06F 11/00, 1973.
SU2155598A 1975-07-07 1975-07-07 Устройство дл контрол работоспособности счетного элемента SU545986A2 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU2155598A SU545986A2 (ru) 1975-07-07 1975-07-07 Устройство дл контрол работоспособности счетного элемента

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU2155598A SU545986A2 (ru) 1975-07-07 1975-07-07 Устройство дл контрол работоспособности счетного элемента

Related Parent Applications (1)

Application Number Title Priority Date Filing Date
SU392502 Addition

Publications (1)

Publication Number Publication Date
SU545986A2 true SU545986A2 (ru) 1977-02-05

Family

ID=48228216

Family Applications (1)

Application Number Title Priority Date Filing Date
SU2155598A SU545986A2 (ru) 1975-07-07 1975-07-07 Устройство дл контрол работоспособности счетного элемента

Country Status (1)

Country Link
SU (1) SU545986A2 (ru)

Similar Documents

Publication Publication Date Title
SU545986A2 (ru) Устройство дл контрол работоспособности счетного элемента
GB1122472A (en) Systems for testing components of logic circuits
SU439065A1 (ru) Реле времени
US3138761A (en) Electronic memory circuit utilizing feedback
SU488321A1 (ru) Резервированный генератор
SU1223228A1 (ru) Устройство дл выделени и вычитани первого импульса из последовательности импульсов
SU746974A1 (ru) Резервированный генератор
SU1078623A1 (ru) Устройство делени частоты импульсов с контролем
US3534269A (en) Circuit for producing output pulses that progressively increase or decrease in delay time with respect to input pulses
SU1003227A1 (ru) Реле направлени мощности
SU1338028A2 (ru) Устройство выделени одиночного @ -го импульса
SU530467A1 (ru) Делитель частоты на 2,5
SU1255970A1 (ru) Дискриминатор логических сигналов
SU1157544A1 (ru) Устройство дл функционально-параметрического контрол логических элементов
SU425337A1 (ru) Устройство для выделения одиночного импульсам\
SU765761A1 (ru) Устройство дл допускового контрол сопротивлений
SU473180A1 (ru) Устройство дл проверки схем сравнени
SU1019371A1 (ru) Устройство дл контрол соединений электрических цепей
SU143462A1 (ru) Программное реле времени
SU479236A1 (ru) Синхронизатор импульсов
SU570055A1 (ru) Устройство дл контрол импульсных схем
SU993459A1 (ru) Формирователь одиночных импульсов
SU1295399A2 (ru) Устройство дл контрол цифровых узлов
SU1211868A1 (ru) Частотный дискриминатор
SU1019614A1 (ru) Селектор импульсов по длительности