SU536609A1 - Device for dividing pulse frequency with discrete control - Google Patents

Device for dividing pulse frequency with discrete control

Info

Publication number
SU536609A1
SU536609A1 SU2140490A SU2140490A SU536609A1 SU 536609 A1 SU536609 A1 SU 536609A1 SU 2140490 A SU2140490 A SU 2140490A SU 2140490 A SU2140490 A SU 2140490A SU 536609 A1 SU536609 A1 SU 536609A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
output
pulses
discrete control
pulse frequency
Prior art date
Application number
SU2140490A
Other languages
Russian (ru)
Inventor
Евгений Владимирович Андреев
Лев Семенович Гельбштейн
Вячеслав Николаевич Жуйко
Александр Ильич Козлов
Алмаз Жамалиевич Курмаев
Павел Александрович Курячьев
Георгий Залкиндович Лондон
Анатолий Михайлович Михайлов
Original Assignee
Предприятие П/Я А-3759
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я А-3759 filed Critical Предприятие П/Я А-3759
Priority to SU2140490A priority Critical patent/SU536609A1/en
Application granted granted Critical
Publication of SU536609A1 publication Critical patent/SU536609A1/en

Links

Landscapes

  • Synchronisation In Digital Transmission Systems (AREA)

Description

Изобретение относитс  к импульсной технике и может использоватьс  в устройствах синхронизации систем передачи данных.The invention relates to a pulse technique and can be used in synchronization devices of data transmission systems.

Известно устройство дл  делени  частоты следовани  имнульсов с дискретным управлением , содержащее задаюндий генератор, подключенный к элементу «И, второй вход которого соединен с триггером, а выход - с делителем частоты 1.A device for dividing the frequency of following a clock with discrete control is known, which contains a generator connected to the element "AND, the second input of which is connected to the trigger, and the output to the frequency divider 1.

ОднаКо известное устройство имеет значительное врем  фазировани , так как за каждый цикл передачи информации коррекци  фазы осуществл етс  только на один такт в сторону опережени  или отставани , поэтому на в.хождение в синхронизМ, особенно ири максимальной начальной расфазировке , затрачиваетс  больщое число ци.клоз (до половины числа тактов в цикле), а это ведет к потер м принимаемой информации.However, the known device has a significant phasing time, since during each information transfer cycle, phase correction is performed only one step in the direction of advance or lag, therefore a large number of cyclical clocks are spent on synchronization, especially the maximum initial skew. up to half the number of ticks in a cycle), and this leads to the loss of received information.

Цель и-зобретени  - сокращение времени фазировани .The goal of the invention is to reduce the time of phasing.

Дл  этого в устройство, содержащее задающий генератор, подключенный к элементу «И , второй вход которого соединен с триггером, а выход - с делителем частоты, введены схема запрета и регистр сдвига, подключепный к триггеру, второй вход которого соединен с выходом схемы запрета, ко входу которой подключен делитель частоты, при это.м выход задающего генератора соединенFor this purpose, the device containing a master oscillator connected to the element “And, the second input of which is connected to the trigger, and the output is connected to the frequency divider, is introduced to the inhibitor circuit and the shift register connected to the trigger, the second input to which is connected the input of which is connected to the frequency divider, with this. output of the master oscillator is connected

С синхронизирующим входом регистра сдвига, к информационному входу которого подключен делитель частоты, а на второй вход схемы запрета поданы фазирующие импульсы.With the synchronization input of the shift register, to the information input of which the frequency divider is connected, and to the second input of the inhibit circuit, phasing pulses are applied.

На чертеже изображена структурна  электрическа  схема устройства дл  делени  частоты следовани  импульсов с дискретным управлением.The drawing shows a structural electrical circuit of the device for dividing the pulse frequency with discrete control.

Предложенное устройство содержит задающий генератор 1, подключенный к элементу «И 2, второй вход которого соедине} с триггером 3, а выход - с делителем частоты 4, схему запрета 5 и регистр сдвига 6. Регистр сдвига 6 подключен к триггеру 3. второй вход которого соединен с выходом схемы за.прета 5, ко входу которой подключен делитель ча-стоты 4, при этом вы.ход задающего генератора / соедине.н , синхронизирующим входом регистра сдвиг; 6, ;к информационному входу которого нодключен делитель 1-:астоты 4, а на второй вход схемы запрета 5 поданы фазирующие импульсы .The proposed device contains a master oscillator 1 connected to the element “AND 2, the second input of which is connected} with trigger 3, and the output with frequency divider 4, the inhibitor circuit 5 and the shift register 6. The shift register 6 is connected to the trigger 3. whose second input connected to the output of circuit 5, the input of which is connected to a divider of frequency 4, with the output of the master oscillator / junction, the shift input of the register; 6,; the information input of which is connected to the divisor 1-: frequency 4, and to the second input of the prohibition circuit 5 phasing pulses are applied.

Устройство дл  делени  частоты следовани  импульсов с дискретным управлением работает следующим образом.A device for dividing the pulse frequency with discrete control works as follows.

В.ходные импульсы задающего генератора / поступают на вход элемента «И . п синхронизирующий вход регистра сдвига 6. При наличии разрещени  с выхода триггера 3 импульсы поступают через элемент «И 2 на вход делител  частоты 4. При несовпадении во времени выходных импульсов делител  4 и внешних фазирующих импульсов, поступающих на второй вход схемы запрета 5, на выходе последней возникает импульс, устанавливающий триггер 3 в состо ние «О, при котором закрываетс  элемент «И 2 и прекращаетс  поступление «мпульсов на делитель частоты 4.V. the initial impulses of the master oscillator / are fed to the input of the element “AND. n synchronizing input of shift register 6. In the presence of resolution from the output of trigger 3, the pulses go through the element “AND 2” to the input of frequency divider 4. If the output pulses of divider 4 do not coincide with external outgoing pulses at the second input of the inhibit circuit 5, the output the latter has a pulse that sets the trigger 3 to the state "O", at which the element "AND 2 is closed and the flow of" pulses to the frequency divider 4 stops.

Выходной импульс делител , записанный в регистре сдвита 6, на каждом такте импульсов задающего генератора / сдвигаетс  на один разр д, пока не достигает старщего. Количество разр дов регистра сдвига 6 равно коэ зфициенту делени  делител  частоты 4. Импульсы с выхода регистра сдвига 6 устанавливают триггер 3 в состо ние «1, элемент «И 2 открываетс  и начинает работать делитель частоты 4, выходные импульсы .которого будут синфазны -с выходными фазирующими импульсами, поступающими на второй вход схемы запрета 5. При совпадении этих вмпульсов на выходе схемы запрета 5 импульсы отсутствуют, на первый вход триггера 5 периодически поступают импульсы с выхода регистра сдвига 6, подтвержда  его состо ние «1. В результате врем  установлени  синфазного состо ни  не превышает одного периода внешних фазирующих импульсов.The output pulse of the divider, recorded in the shift register 6, on each clock pulse of the master oscillator / is shifted by one bit until it reaches the highest one. The number of bits of shift register 6 is equal to the division factor of frequency divider 4. The pulses from the output of shift register 6 set the trigger 3 to the state "1, the element" And 2 opens and the frequency divider 4 starts, the output pulses of which will be in phase with output phasing pulses arriving at the second input of the inhibitor circuit 5. If these impulses coincide, the output of the prohibition circuit 5 does not contain pulses, the first input of the trigger 5 periodically receives pulses from the output of the shift register 6, confirming its state "1. As a result, the time to establish the common-mode state does not exceed one period of external phasing pulses.

Предложенное устройство достаточно простое , .может быть выполнено на ста-ндартных элементах дискретной техники, оно позвол ет сократить врем  фазировани .The proposed device is quite simple. It can be performed on standard elements of a discrete technique, it allows to shorten the phasing time.

Claims (1)

1. Патент США 1. US Patent № 3363183, кл. 328-63, 13.07.65.No. 3363183, cl. 328-63, 07.13.65.
SU2140490A 1975-05-27 1975-05-27 Device for dividing pulse frequency with discrete control SU536609A1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU2140490A SU536609A1 (en) 1975-05-27 1975-05-27 Device for dividing pulse frequency with discrete control

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU2140490A SU536609A1 (en) 1975-05-27 1975-05-27 Device for dividing pulse frequency with discrete control

Publications (1)

Publication Number Publication Date
SU536609A1 true SU536609A1 (en) 1976-11-25

Family

ID=20621454

Family Applications (1)

Application Number Title Priority Date Filing Date
SU2140490A SU536609A1 (en) 1975-05-27 1975-05-27 Device for dividing pulse frequency with discrete control

Country Status (1)

Country Link
SU (1) SU536609A1 (en)

Similar Documents

Publication Publication Date Title
US3980820A (en) Clock phasing circuit
SU536609A1 (en) Device for dividing pulse frequency with discrete control
JP2548709B2 (en) Multiple frame aligner
JPH10233697A (en) Serial/parallel data conversion circuit
SU1411990A1 (en) Clocking device
SU1356254A1 (en) Demodulator of phase-shift-keyed signals
SU511715A1 (en) Signal synchronization device
JPS61116448A (en) Synchronizing circuit
JPH01196931A (en) Synchronization detection circuit
SU1085005A2 (en) Cyclic synchronization device
SU1172047A1 (en) Device for transmission and reception of digital signals
SU1297234A1 (en) Device for converting serial code to parallel code
SU590860A1 (en) Device for synchronization of pseudonoise signals
SU1335996A1 (en) Follow-up frequency multiplier
SU1437973A1 (en) Generator of pseudorandom sequences
SU1378029A1 (en) Pulse shaper
SU1511851A1 (en) Device for synchronizing pulses
SU1368884A1 (en) Information input-output device
SU866800A2 (en) Redundancy pulse generator
SU871322A1 (en) Device for pulse synchronization
SU1328931A1 (en) Device for phasing time interval with clock pulses
SU1311034A1 (en) Code converter
JPS5849058B2 (en) Inter-device data transmission synchronization method
SU1531225A1 (en) Serial code-to-parallel code converter
SU1035828A1 (en) Tv signal reception portion synchrogenerator