SU523508A1 - Частотно-фазовый дискриминатор - Google Patents

Частотно-фазовый дискриминатор

Info

Publication number
SU523508A1
SU523508A1 SU1971870A SU1971870A SU523508A1 SU 523508 A1 SU523508 A1 SU 523508A1 SU 1971870 A SU1971870 A SU 1971870A SU 1971870 A SU1971870 A SU 1971870A SU 523508 A1 SU523508 A1 SU 523508A1
Authority
SU
USSR - Soviet Union
Prior art keywords
trigger
elements
inputs
zero
output
Prior art date
Application number
SU1971870A
Other languages
English (en)
Inventor
Геннадий Алексеевич Берг
Сергей Александрович Кудрявцев
Original Assignee
Предприятие П/Я В-8185
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я В-8185 filed Critical Предприятие П/Я В-8185
Priority to SU1971870A priority Critical patent/SU523508A1/ru
Application granted granted Critical
Publication of SU523508A1 publication Critical patent/SU523508A1/ru

Links

Landscapes

  • Manipulation Of Pulses (AREA)

Description

единичному выходу триггера 2, вторые входы элементов И 4, 6 объединены и подключены к нулевому выходу триггера 2.
Вход формировател  11 коротких импульсов подключен к единичному выходу триггера 2, а выход - к единичному входу триггера 1, при этом нулевой выход триггера 1 соединен с третьими входами элементов И 3, 6 и с одним из входов элементов И 9, 10, выходы которых подключены соответственно к единичному И нулевому входам триггера 2, вторые входы элементов И 5, 8 соединены соответственно с единичным и нулевым выходами триггера 2, а вторые входы элементов И 9, 10 соединены с нулевым и единичным выходами триггера 2 соответственно, а третьи входы элементов И 4, 7 объединены и подключены к единичному выходу триггера 1.
Дискриминатор работает следуюгцим образом .
При по влении на одном из входов устройства сигнала логической «1 срабатывает один из элементов И, на выходе которого по вл етс  нулевой потенциал, перевод щий после его окончани  соответствующий триггер 1 или 2 в новое состо ние. Перевод триггера 1 или 2 в новое состо ние осуществл етс  под воздействием входных сигналов последовательно .
При одновременном поступлении на входы дискриминатора логических «1 будут наблюдатьс  ложные одновременные срабатывани  триггеров от импульсов с двух соответствующих элементов И.
Ложные срабатывани  триггера 2 устран ютс  при помощи элементов И 9, 10, которые вырабатывают специальные импульсы во врем  нулевого состо ни  триггера 1, подтверждающие предыдущее состо ние триггера 1.
Ложные срабатывани  триггера 1 устран ютс  при помощи формировател  4 по переднему и заднему фронту импульса с единичного выхода триггера 2. Импульсы с выхода формировател  4 соответствуют моменту времени перехода из одной позиции в другую и обратно. Они подаютс  на единичный вход триггера 1, доопредел   или подтвержда  состо ние этого триггера. Необходима  длительность импульсов на выходе формировател  4 определ етс  быстродействием элементной базы , используемой дл  построени  частотнофазового дискриминатора, и может быть обеспечена выбором соответствующего количества элементов задержки.
Единичный выход триггера 2  вл етс  выходом частотно-фазового дискриминатора.

Claims (1)

  1. Формула изобретени 
    Частотно-фазовый дискриминатор, содержащий два триггера и щесть элементов И, один
    из входов первого, второго и третьего из которых подключен к источнику входного сигнала , а один из входов четвертого, п того и шестого элементов И подключен к источнику опорного сигнала, при этом выходы первого и
    четвертого элементов И подключены к единичному входу одного из триггеров, к нулевому входу которого подключены выходы второго и п того элементов И, выходы третьего и шестого элементов И соединены соответственно с пулевым и единичным входами второго триггера, вторые входы первого и п того элементов И объединены и подключены к единичному выходу второго триггера, вторые входы второго и четвертого элементов И объединены и подключены к нулевому выходу второго триггера, отличающийс  тем, что, с целью повыщени  точности дискриминатора, в него введены два дополнительных элемента И и формирователь коротких импульсов, вход
    которого подключен к единичному выходу второго триггера, а выход - к единичному входу первого триггера, при этом нулевой выход первого триггера соединен с третьими входами первого и четвертого элементов И и с одним
    из входов дополнительных элементов И, выходы которых подключены соответственно к единичному и нулевому входам второго триггера , вторые входы третьего и шестого элементов И соединены соответственно с единичным
    и нулевым выходами второго триггера, а вторые входы дополнительных элементов И соединены с нулевым и единичным выходами второго триггера соответственно.
    S входной сигнал
    Опорный сигнал
SU1971870A 1973-11-16 1973-11-16 Частотно-фазовый дискриминатор SU523508A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU1971870A SU523508A1 (ru) 1973-11-16 1973-11-16 Частотно-фазовый дискриминатор

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU1971870A SU523508A1 (ru) 1973-11-16 1973-11-16 Частотно-фазовый дискриминатор

Publications (1)

Publication Number Publication Date
SU523508A1 true SU523508A1 (ru) 1976-07-30

Family

ID=20568110

Family Applications (1)

Application Number Title Priority Date Filing Date
SU1971870A SU523508A1 (ru) 1973-11-16 1973-11-16 Частотно-фазовый дискриминатор

Country Status (1)

Country Link
SU (1) SU523508A1 (ru)

Similar Documents

Publication Publication Date Title
SU523508A1 (ru) Частотно-фазовый дискриминатор
SU585608A1 (ru) Делитель частоты
SU1095349A1 (ru) Фазовый дискриминатор
SU506888A1 (ru) Преобразователь скорости перемещени в код
SU471663A1 (ru) Селектор импульсов
SU1404972A1 (ru) Устройство счета фазовых циклов
SU822034A1 (ru) Устройство дл определени направ-лЕНи ВРАщЕНи
SU484629A1 (ru) Генератор одиночных импульсов
SU391750A1 (ru) Устройство дискретной фазовой синхронизации
SU665400A1 (ru) Селектор импульсов по длительности
SU411388A1 (ru)
SU1312743A1 (ru) Устройство дл декодировани кода Миллера
SU667966A1 (ru) Устройство дл сравнени чисел
SU671034A1 (ru) Делитель частоты импульсов на семь
SU369582A1 (ru) УСТРОЙСТВО дл МОДЕЛИРОВАНИЯ КАНАЛОВ СВЯЗИ
SU455468A1 (ru) Формирователь импульсов по переднему и заднему фронту входного импульса
SU1003321A1 (ru) Устройство задержки пр моугольных импульсов
SU566336A1 (ru) Селектор импульсов
SU900458A1 (ru) Регистр
SU790210A1 (ru) Многофазный цифровой фазовращатель
SU490132A1 (ru) Двухканальный генератор образцовых случайных сигналов
SU1170604A1 (ru) Устройство дл формировани одиночных импульсов
SU409145A1 (ru) Индикатор отклонения частоты
SU481128A1 (ru) Селектор импульсов
SU894600A1 (ru) Устройство дл сравнени фаз