SU471663A1 - Селектор импульсов - Google Patents

Селектор импульсов

Info

Publication number
SU471663A1
SU471663A1 SU1945421A SU1945421A SU471663A1 SU 471663 A1 SU471663 A1 SU 471663A1 SU 1945421 A SU1945421 A SU 1945421A SU 1945421 A SU1945421 A SU 1945421A SU 471663 A1 SU471663 A1 SU 471663A1
Authority
SU
USSR - Soviet Union
Prior art keywords
output
counter
input
trigger
pulse
Prior art date
Application number
SU1945421A
Other languages
English (en)
Inventor
Иван Александрович Летин
Иван Матвеевич Жовтис
Михаил Юрьевич Евдаков
Original Assignee
Предприятие П/Я А-7284
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я А-7284 filed Critical Предприятие П/Я А-7284
Priority to SU1945421A priority Critical patent/SU471663A1/ru
Application granted granted Critical
Publication of SU471663A1 publication Critical patent/SU471663A1/ru

Links

Description

пульсами заполн етс  импульсами тактовой частоты, поступающими с первого делител  частоты формировател  1, и запоминаетс  на первом счетчике импульсов 2. Начина  с второго входного импульса, в схеме формировател  1 вырабатываетс  блапкирующий сигнал, запрещающий прохождение тактовых импульсов на первый счетчик 2 до окончани  пикла работы селектора, и одновременно с поступлением каждого последующего входного импульса вырабатываютс  сигналы, разрещающие поступление на третий счетчик 4 тактовых импульсов с второго делител  формировател  1 с частотой следовани  несколько выще, чем частота тактовых импульсов, записанных в первом счетчике 2. Коэффициенты делени  первого и второго делител  частоты формировател  1 выбираютс  таким образом, чтобы при одинаковом числе импульсов, записанных в счетчиках 2, 4, окончание заполнени  третьего счетчика 4 соответствовало бы выбранному времени начала формировапи  селекторпого строба. При поступлении импульсов тактовой частоты на третий счетчик 4, равных числу импульсов , занисаппых в первом счетчике 2, сработает втора  схема равпозначности 11. Первый импульс с выхода второй схемы равнозначности 11 опрокидывает триггер 6 со счетным входом, устанавливает третий счетчик 4 в исходное состо ние и одновременно перебрасывает триггер 5, формирующий строб. Импульс с выхода триггера 5 поступает на вход второго счетчика 3 и разрещает прохождение тактовых импульсов с третьего делител  частоты формировател  импульсов 1. При равенстве числа импульсов, записанных во втором счетчике 3, числу импульсов, записанных в нервом счетчике 2, сработает перва  схема равнозначности 10, импульс с выхода которой перебросит триггер 5. При срабатывании триггера 6 с пр мого выхода его поступает сигнал на вторую схему совпадени  9, разрещающий прохождение тактовых импульсов с четвертого делител  частоты формировател  импульсов 1 на третий счетчик 4 с частотой заполнени , в два раза иревыщающей частоту заполнени  тактовых импульсов, поступающих с третьего делител  частоты формировател  1. Выбор коэффициентов делени  третьего и четвертого делителей частоты формировател  импульсов 1 определ етс  из услови , чтобы момент окончани  заполнени  тактовыми импульсами третьего счетчика 4 соответствовал времени формировани  половины строба. Когда число импульсов, записанных в третьем счетчике 4, будет равно числу импульсов , записанных в первом счетчике 2, за период между двум  селектирующими импульсами втора  схема равнозначности 11 сработает вторично. Второй импульс с выхода второй схемы равнозпачности 11 воздействовать на триггер 5 не будет, так как поступит на одно и то же плечо, что и первый импульс, а триггер 6 перебросит в исходное состо ние. При формировании переднего фронта строба имнульс с выхода второго счетчика 3 перебросит триггер 7 и с его выхода на вход первой схемы совпадени  8 поступит разрещающий сигнал. Таким образом, на входах первой схемы совпадени  8 будут одновременно действовать запрещающий сигнал с выхода триггера 6, разрещающие сигналы с выхода триггера 7, триггера 5, пересчетной схемы 12 и в момент отсутстви  входного импульса разрещающий потенциал со входа селектора. При поступлении входного импульса триггер управлени  7 перебрасываетс  и снимаетс  разрещающий сигнал с входа нервой схемы совпадени  8, а с выхода второй схемы совпадени  9 поступит разрещающий сигнал. При пропадании импульсов в селектируемой последовательности триггер 7 не будет перебрасыватьс  и с его выхода на входе первой схемы совпадени  8 будет действовать разрещающий сигнал. По окончании действи  запрещающего импульса па выходе первой схемы совпадепи  8 выработаетс  сигнал, по которому сформируетс  селекторный строб. Воспроизведение строба при пропадании входных импульсов будет производитьс  числом, определ емым коэффициентом пересчета пересчетной схемы 12, носле чего формирование строба прекращаетс . Предмет изобретени  Селектор импульсов, содержащий пересчетную схему, управл ющий триггер, формирователь импульсов, триггер, формирующий строб, входы которого соединены с выходами двух схем равнозначности, первые входы которых подключены к выходу первого счетчика , а вторые - к выходам второго ь1 третьего счетчиков, причем вход сброса на нуль третьего счетчика подключен к выходу триггера, формирующего строб, отличающийс  тем, что, с целью повыщени  точности формировапи  селекторного строба, в селектор введены триггер со счетным входом и две схемы совнадепн , причем входна  последовательность импульсов подаетс  на управл ющий триггер, первую схему совпадени  и формирователь импульсов, выходы которого соединены с входами первого и второго счетчиков , а также через вторую схему совпадени  - с входом третьего счетчика, вход сброса на нуль которого соединен с выходом второй схемы равнозначности и с входом триггера со счетным входом, единичный выход которого подключен к другому входу второй схемы совнадени , а нулевой выход соединен с одним из входов первой схемы совпадени , другие входы которой соединены с нулевым выходом управл ющего триггера, выходом пересчетной схемы и выходом триггера, формирующего строб, а выход первой схемы совпадени  подключен к входу пересчетной схемы.
Выход
SU1945421A 1973-07-17 1973-07-17 Селектор импульсов SU471663A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU1945421A SU471663A1 (ru) 1973-07-17 1973-07-17 Селектор импульсов

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU1945421A SU471663A1 (ru) 1973-07-17 1973-07-17 Селектор импульсов

Publications (1)

Publication Number Publication Date
SU471663A1 true SU471663A1 (ru) 1975-05-25

Family

ID=20560408

Family Applications (1)

Application Number Title Priority Date Filing Date
SU1945421A SU471663A1 (ru) 1973-07-17 1973-07-17 Селектор импульсов

Country Status (1)

Country Link
SU (1) SU471663A1 (ru)

Similar Documents

Publication Publication Date Title
US3696303A (en) Process and apparatus for producing trigger pulses
SU471663A1 (ru) Селектор импульсов
GB1482038A (en) Counters
SU860317A1 (ru) Резервированный счетчик импульсов
SU917172A1 (ru) Цифровой измеритель временных интервалов
SU970255A1 (ru) Цифровой частотомер
SU610297A1 (ru) Устройство экстрапол ции временного интервала
SU523508A1 (ru) Частотно-фазовый дискриминатор
SU1238194A1 (ru) Умножитель частоты
SU443327A1 (ru) Устройство дл измерени средней частоты пачки импульсов
SU529554A1 (ru) Устройство дл задержки импульсов
SU983574A1 (ru) Цифровой фазометр среднего значени
SU480996A1 (ru) Цифровой фазометр с врем импульсным преобразованием
SU1622926A2 (ru) Формирователь временных интервалов
SU834936A1 (ru) Делитель частоты следовани иМпульСОВ C пЕРЕМЕННыМ КОэффициЕНТОМдЕлЕНи
SU445161A1 (ru) Делитель количества импульсов
SU425359A1 (ru) Управляемый делитель частоты
SU413482A1 (ru)
SU1312571A1 (ru) Частотное множительно-делительное устройство
SU1129542A1 (ru) Способ измерени частоты импульсов и устройство дл его осуществлени
SU913578A1 (ru) Селектор импульсов по длительности 1
SU1525606A1 (ru) Устройство дл измерени расхождени периодов у двух импульсных генераторов с близкими частотами
SU612414A1 (ru) Делитель частоты
SU684452A1 (ru) Цифровой фазометр
SU408229A1 (ru) Цифровой измеритель