SU413482A1 - - Google Patents
Info
- Publication number
- SU413482A1 SU413482A1 SU1799758A SU1799758A SU413482A1 SU 413482 A1 SU413482 A1 SU 413482A1 SU 1799758 A SU1799758 A SU 1799758A SU 1799758 A SU1799758 A SU 1799758A SU 413482 A1 SU413482 A1 SU 413482A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- inputs
- outputs
- circuits
- frequency
- input
- Prior art date
Links
Landscapes
- Feedback Control In General (AREA)
Description
1
Изобретение относитс к области вычислительной техники и может быть использовано дл выполнени миожительно-делительны.х операций над переменными, представленными частотой повторени импульсов, как в качестве автономного узла, так и в качестве составной части замкнутых частотно-импульсных моделей.
Известно частотно-импульсное мгюжительпо-делительное устройство, содержащее триггер , вход которого подключен к первому входу устройства, а выходы соединены с первыми входами первой и второй схем «И, вторые входы которых присоединены к второму входу устройства, и первыми входами третьей и четвертой схем «И, вторые входы которых подключены к третьему входу устройства.
Однако такое устройство невозможно использовать при независимо измен ющихс величинах делимого и делител .
Цель изобретени - расширение функциональных возможностей устройства.
Это достигаетс тем, что в устройство введены две группы схем «И, схемы «ИЛИ и два счетчика импульсов, входы которых подключены к выходам соответственно первой и второй схем «И, а входы «Установка О счетчиков - к выходам триггера. Выходы первого счетчика соединены с первыми входами схем «И первой группы, вторые входы которых подключены к выходам третьей схемы «И, а выходы второго счетчика - с первыми входами схем «И второй группы, вторые входы которых подключены к выходам четвертой схемы «И. Выходы схем «И первой группы присоединены к первым входам схем «ИЛИ, к вторым входам которых подключены выходы схем «И второй группы, а выходы схем «ИЛИ - к выходам устройства.
На чертеже показана схема предлагаемого устройства.
Частотно-импульсное миожительно-делительное устройство содержит первую и вторую схемы «И 1 и 2, триггер 3, счетчики 4
и 5 импульсов, две группы схем «И 6i-6,, и 7i-7п, третью и четвертую схемы «И 8 и 9 и схемы «ИЛИ lOi-lO,,.
В предлагаемом устройстве шина ВХОДЕЮЙ частоты F подключена к входам схем «И 1
и 2, у которых другие входы соединены с вы .ходами триггера 3, входом подключеиного к шине входной частоты FZ, и входами «Установка О счетчиков 4 и 5, а выходы схем «И 1 и 2 св заны с входами счетчиков. Выходы
счетчиков подключены к входам схем «И 6i-6„ и 7i-7„, у которых к другим входам подсоединены выходы схем «И 8 и 9, св занные одними входами с выходами триггера 3, а другими - с шиной входной частоты FZ. Выходы схем «И ,г и 7i-7„ соединены с
входами схе -«ИЛИ lOi - 10,г, а выходы последних- с: зь ходными шинами устройства.
Рассмо1рим работу устройства в двух режимах , обусловленных соотношением частот 1 и faВ режиме имиульсы частоты F поступают на счетный вход триггера 3, в результате чего на его выходах образуютс последовательности пр моугольных импульсов с коэффициентом заполнени /(0,5. Затем сигналы подаютс на схемы «И 1 и 2, поочередно разреша прохождение импульсов частоты FI на счелчики 4 и 5. Каждый импульс частоты FI через схемы «И 1 и 2 вызывает запись в счетчике 4 или 5. В последующем периоде частоты А через схемы «И 6i--6,г или -7„, управл емые первыми разр дами счетчиков, проходит частота fs с выхода схем «И 8 или 9, управление которых проводитс с противоположных плеч триггера 3. В зависимости от записи «1 в счетчик 4 или 5 импульсы частоты FS проход т на выход через схемы 6i-6п или 7i-7„. По окончании периода частоты FZ фронтом перепада напр жени с выходов триггера счетчики 4 и 5 поочередно обнул ютс . Таким образом, на выходе схемы «ИЛИ образуетс последовательность серий импульсов, средн частота которой
Г , f f J
Z13,-.
fz
Режим отличаетс от предыдущего тем, что в счетчиках 4 и 5 записываютс числа N, причем запись эта происходит в каждом периоде сигнала F. В соответствии
Установка)
с записанным числом в счетчике 4 или 5 дл прохождени частоты FZ на выходные схемы «ИЛИ lOi-lOn открываютс те из схем «И 6i-6п или , где на выходе триггеров счетчиков 4 или 5 записаны «1.
Предмет изобретени
Частотно-импульсное множительно-делительное устройство, содержаол,ее триггер, вход которого подключен к первому входу устройства , а выходы соединены с первыми входами первой и второй схем «И, вторые входы которых присоединены к второму входу устройства , и первыми входами третьей и четвертой схем «И, вторые входы которых присоединены к третьему входу устройства, отличающеес тем, что, с целью расширени функциональных возможностей, оно содержит две группы схем «И, схемы «ИЛИ и два счетчика импульсов, входы которых подключены к выходам соответственно первой и второй схем «И, а входы «Установка О указанных счетчиков присоединены к выходам триггера; выходы первого счетчика соединены с первыми входами схем «И первой группы, вторые входы которых подключены к выходам третьей схемы выходы второго счетчика соединены с первыми входами схем «И второй группы, вторые входы которых подключены к выходам четвертой схемы выходы схем «И первой группы присоединены к первым входам схем «ИЛИ, к вторым входам которых присоединены выходы схем «И второй группы, а выходы схем «ИЛИ подключены к выходам устройства.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU1799758A SU413482A1 (ru) | 1972-06-23 | 1972-06-23 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU1799758A SU413482A1 (ru) | 1972-06-23 | 1972-06-23 |
Publications (1)
Publication Number | Publication Date |
---|---|
SU413482A1 true SU413482A1 (ru) | 1974-01-30 |
Family
ID=20518706
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU1799758A SU413482A1 (ru) | 1972-06-23 | 1972-06-23 |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU413482A1 (ru) |
-
1972
- 1972-06-23 SU SU1799758A patent/SU413482A1/ru active
Similar Documents
Publication | Publication Date | Title |
---|---|---|
GB1283705A (en) | Improvements in or relating to pulse-counting circuits | |
SU413482A1 (ru) | ||
US3340387A (en) | Integrating device | |
SU738101A1 (ru) | Умножитель частоты следовани импульсов | |
SU430372A1 (ru) | Устройство формирования временной последовательности импульсов | |
SU479256A1 (ru) | Многовходовой счетчик импульсов | |
SU425359A1 (ru) | Управляемый делитель частоты | |
SU374722A1 (ru) | УСТРОЙСТВО дл ФОРА1ИРОВАНИЯ ИМПУЛЬСОВ ПРИ ДИСКРЕТНОМ ИЗМЕРЕНИИ ЧАСТОТЫ | |
SU640323A1 (ru) | Амплитудный анализатор | |
SU866719A1 (ru) | Формирователь пилообразного напр жени | |
SU674208A1 (ru) | Формирователь импульса огибающего серию импульсов | |
SU1420648A1 (ru) | Формирователь импульсных последовательностей | |
SU362194A1 (ru) | Устройство для измерения средней разности периода двух сигналов | |
SU1341634A1 (ru) | Генератор импульсов со случайной длительностью | |
SU961140A1 (ru) | Интегрирующий преобразователь частоты следовани импульсов в код | |
SU407334A1 (ru) | К^ал•^ | |
SU1205050A1 (ru) | Устройство дл измерени абсолютного отклонени частоты | |
SU471663A1 (ru) | Селектор импульсов | |
SU690405A2 (ru) | Цифровой процентный частотомер | |
SU1280610A1 (ru) | Устройство дл сравнени чисел | |
SU362447A1 (ru) | Всесоюзная | |
SU436359A1 (ru) | ||
SU435524A1 (ru) | Множительно-делительное устройство | |
SU632063A1 (ru) | Устройство дл формировани серий импульсов | |
SU750708A1 (ru) | Цифровой генератор инфранизкой частоты |