SU529554A1 - Устройство дл задержки импульсов - Google Patents

Устройство дл задержки импульсов

Info

Publication number
SU529554A1
SU529554A1 SU2125405A SU2125405A SU529554A1 SU 529554 A1 SU529554 A1 SU 529554A1 SU 2125405 A SU2125405 A SU 2125405A SU 2125405 A SU2125405 A SU 2125405A SU 529554 A1 SU529554 A1 SU 529554A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
counter
trigger
pulse
clock pulses
Prior art date
Application number
SU2125405A
Other languages
English (en)
Inventor
Вадим Петрович Лихачев
Original Assignee
Предприятие П/Я А-7133
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я А-7133 filed Critical Предприятие П/Я А-7133
Priority to SU2125405A priority Critical patent/SU529554A1/ru
Application granted granted Critical
Publication of SU529554A1 publication Critical patent/SU529554A1/ru

Links

Landscapes

  • Pulse Circuits (AREA)

Description

(54) УСТРОЙСТВО ДЛЯ ЗАДЕР 1 3 И ИМИУЛЬСОЗ входом запоминающего устройства и кулевым входом второго триггера. На чертеже приведена структурна  электрическа  схема устройства дл  задержки импульсов. Оно содержит генератор 1 тактовых импульсов , счетчики 2 и 3. Счетчик 2 св зан со схемой сравнени  кодов 4 через запоминающее устройство 5, а счетчик 3 со схемой сравнени  кодов 4 непосредственно. Триггеры б и 7 управл ют элементами И 8 и 9 соответственно. Выходы элементов И 8 и 9 подсоединены к счетчикам 2 и 3 соответственно . Входы элемента И 1О соединены с соответствующими поразр дными выходами счетчика 3, выход элемента И 10 - с единичным входом триггера 6, выход генератора тактовых импульсов - со свободными входами элементов И 8 и 9. Нулевой вход триггера 6, единичный вход триггера 7, разрешающий вход запоминающего устройства 5, сбросовый вход счетчика 3 соединены со вх дом 11 устройства непосредственно, а сбросовый вход счетчика 2 - через формировате задержки 12. Выход схемы сравнени  кодов 4 соединен со сбросовым входом запоминающего устройства .5 и нулевым входом триггера 7. Вы ход 13 подключен к выходу схемы сравнени  кодов 4. Устройство дл  задержки импульсов рабо тает следующим образом. В исходном состо нии триггер 6 находит с  в единичном состо нии, а триггер 7 - в нулевом, элемент И 8 открыт, а элемент И 9 закрыт. Тактовые импульсы с выхода генератора 1 тактовых импульсов поступают на счетный вход счетчика 2 через элемент И 8. Счетчик 2 находитс  в состо нии сче та импульсов, запоминающее устройство 5 в нулевом состо нии. В счетчике 3 записан -июло тактовых импульсов, которое укладываетс  в интервале времени Т- Т равном времени задержки выходногоимпульса относительно входного, гпе Т- период следовани
входных импульсов, . С - посто нна  величина , равна  времени опережени  .задержанного импульса относительно последующего входного импульса. При числе тактовых импульсов , соответствующих времени Т , на выходе элемента И 10 по вл етс  импульс.
К моменту прихода входного импульса в счетчике 2 записываетс  число тактовых импульсов, соответствующих времени Т-Т.
При приходе импульса счетчик 3 и триггер 6 устанавливаютс  в нулевое состо ние. При этом элемент И 8 закрываетс  и поступление тактовых импульсов на вход счетчика 2 прекращаетс . Триггер 7 устанавливаетс  в единичное состо ние, при котором
управл емых первым и вторым триггерами соответственно элемента И, выход каждого из которых подключен к соответствующему счетчику импульсов, отличающеес   тем, что, с целью формировани  задержки входных имтгульсов, завис щей от частоты их следовани  так, чтобы задержанный импульс опережал последующий периодический входной импульс на посто нную велишну , оно содержит дополнительно третий элемент И, входы которого соединены с соответствующими поразр дными выходами второго счетчика, в выход-с единичным входом первого триггера, выход генератора тактовых импульсов

Claims (2)

  1. соединен со свободными входами первого и втоэлементИ 9 открываетс  и на вход счетчика 3 начинают поступать тактовые импульсы . При этом прои.зводитс  разрещение записи числа, соответствующего времени Т- Т/ из счетчика 2 в .запоминающее устройство 5. По окончании входного импульса формирователь задержки 12 сбрасывает на нуль счетчик 2, а счетчик 3, который до этого был заперт, начинает считать тактовые импульсы . При наборе счетчиком 3 числа тактовых импульсов, соответствующих времени tcpa6aтьшает элемент И Юн на его выходе по вл етс  импульс, который устанавливает триггер 6 в единичное состо ние. Тактовые импульсы с генератора тактовых импульс ов через элемент И 8 начнут поступать на вход счетчика 2, который будет работать в течение времени Т-Г, При наборе счетчиком 2 числа тактовых имйульсов , соответствующих этому -времени, равного записанному в запоминающем устройстве 5, срабатывает схема сравнени  кодов 4, и на выходе 13 зстройства по вл етс  задержанный импульс, который устанавливает запоминающее устройство 5 и триггер 7 Б нулевое состо ние, в результате чего на вход счетчика 3 прекращаетс  подача тактовых импульсов через элемент И 9. Далее процессы повтор ютс . Таким образом, с выхода 13 устройства будут сниматьс  импульсы, задержанные на врем  Т- Т , причем Г - посто нна  величина , определ ема  частотой генератора тактовьгх импульсов 1 и числом, дещифрируемым элементом И 10, и не завис ща  от частоты следовани  входных импульсов. Формула изобретени  Устройство дл  задержки импульсов, содержащее генератор тактовых импульсов, два счетчика, первый из которых св зан со схемой сравнени  кодов через .запоминающее устройство, а второй -непосредственно, два рого элемента И, нулевой вход первого триггера, единичный вход второго триггера, разрешающий вход запоминающего устройства., сбросовый вход второго счетчика соединены со входом устройства непосредственно, а-сбросовый вход первого счетчика - через введенный формирователь здаержки, при этом выход схемы сравнени  кодов соединен со сбросовым входом запоминающего устройства и нулевым входом второго триггера. 52 54 Источники инфорьгации, прин тые во внимание при экспертизе: 1.Авторское свидетельство СССР, № 295194, М. кл.Н 03 К 5/153 от 26.09. 69 г. (аналог).
  2. 2.Авторское свидетельство СССР №206892 , М.Кл.НОЗК 5/153от 1 9.05.66г. (прототип).
SU2125405A 1975-04-15 1975-04-15 Устройство дл задержки импульсов SU529554A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU2125405A SU529554A1 (ru) 1975-04-15 1975-04-15 Устройство дл задержки импульсов

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU2125405A SU529554A1 (ru) 1975-04-15 1975-04-15 Устройство дл задержки импульсов

Publications (1)

Publication Number Publication Date
SU529554A1 true SU529554A1 (ru) 1976-09-25

Family

ID=20616556

Family Applications (1)

Application Number Title Priority Date Filing Date
SU2125405A SU529554A1 (ru) 1975-04-15 1975-04-15 Устройство дл задержки импульсов

Country Status (1)

Country Link
SU (1) SU529554A1 (ru)

Similar Documents

Publication Publication Date Title
US3096483A (en) Frequency divider system with preset means to select countdown cycle
US3413452A (en) Variable presetting of preset counters
SU529554A1 (ru) Устройство дл задержки импульсов
SU771861A1 (ru) Устройство дл задержки импульсов
SU542336A1 (ru) Генератор импульсов
SU512571A1 (ru) Генератор пачек импульсов
ES440381A1 (es) Un circuito para la supervision sin posible fallo de impul- sos periodicos.
SU1238194A1 (ru) Умножитель частоты
SU1385283A1 (ru) Селектор последовательности импульсов
SU819968A1 (ru) Делитель частоты следовани импульсовС дРОбНыМ КОэффициЕНТОМ дЕлЕНи
SU584281A1 (ru) Измеритель временных интервалов
SU553735A1 (ru) Формирователь импульсов
SU471663A1 (ru) Селектор импульсов
SU798773A2 (ru) Устройство дл формировани временныхиНТЕРВАлОВ
SU409145A1 (ru) Индикатор отклонения частоты
SU610307A1 (ru) Счетчик импульсов по модулю семь
SU1338019A1 (ru) Генератор случайного потока импульсов
SU917172A1 (ru) Цифровой измеритель временных интервалов
SU508920A1 (ru) Устройство дл синхронизации случай-ных импульсных последовательностей
SU785978A1 (ru) Устройство дл допускового контрол частоты следовани импульсов
SU1173554A2 (ru) Управл емый делитель частоты
SU632063A1 (ru) Устройство дл формировани серий импульсов
SU617839A1 (ru) Устройство дл задержки импульсов
SU902237A1 (ru) Устройство дл задержки импульсов
SU426326A1 (ru) ДЕЛИТЕЛЬ ЧАСТОТЫtkmh S PlliJ^.?^'*=-5Тр|» fim