SU1404972A1 - Устройство счета фазовых циклов - Google Patents

Устройство счета фазовых циклов Download PDF

Info

Publication number
SU1404972A1
SU1404972A1 SU864145492A SU4145492A SU1404972A1 SU 1404972 A1 SU1404972 A1 SU 1404972A1 SU 864145492 A SU864145492 A SU 864145492A SU 4145492 A SU4145492 A SU 4145492A SU 1404972 A1 SU1404972 A1 SU 1404972A1
Authority
SU
USSR - Soviet Union
Prior art keywords
phase
inputs
output
measuring
flop
Prior art date
Application number
SU864145492A
Other languages
English (en)
Inventor
Иван Васильевич Троцишин
Original Assignee
Винницкий политехнический институт
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Винницкий политехнический институт filed Critical Винницкий политехнический институт
Priority to SU864145492A priority Critical patent/SU1404972A1/ru
Application granted granted Critical
Publication of SU1404972A1 publication Critical patent/SU1404972A1/ru

Links

Landscapes

  • Measuring Phase Differences (AREA)

Abstract

Изобретение относитс  к фазоиз- мерительной технике и может быть использовано при разработке и построении фазометрических устройств и систем, измер ющих углы фазового сдвига больше 21. Устройство содержит формирующие блоки 1 и 2, D-триггер 3, формирователи 4 и 5 импульсов, элементы 6 и 7 совпадени  и реверсивный счетчик 8. Введение формировател  9 импульсов и образование новых функциональных св зей расшир ют частотный диапазон и упрощают устройства . 1 ил.

Description

-;
А -
4;
СО
ч|
to
Изобретение относитс  к фазоизме- рительной технике и может найти применение при разработке и построении фазометрических устройств и систем, измер ющих углы фазового сдвига больше 2 (кумул тивных фазометрах).
Цель изобретени  - расширение частотного диапазона и упрощение устройства счета фазовых циклов.
На чертеже изображена функциональна  схема устройства счета фазовых циклов.
Устройство содержит входные формирующие блоки 1 и 2, выходы которых подключены к D- и С-входам синхронного D-триггера 3, выход его подключен к входам формирователей 4 и 5 имйуль- сов, выходы последних соответственно подключены через логические элемен- ты 6 и 7 совпадени  к суммирующему и вычитающему входам реверсивного счетчика 8, а ,выход первого формирующего блока 1 через третий форми- рователь 9 импульсов подключен к вторым входам логических элементов 6 и 7
Устройство работает следующим образом .
Входные сигналы, подаваемые на вход устройства, преобразуютс  формирующими блоками 1 и 2 в пр моугольные импульсы (меандр). При этом импульсы опорного канала подаютс  на D-вход си нх ронного триггера 3. Передним фронтом сигнала измерительного канала производитс  периодическое считывание значений сигнала опорного канала, т.е. производитс  его строби- рование. Таким образом, при изменении во времени угла фазового сдвига фронт импульса измерительного канала стро- бируетс  по сигналу опорного канала, при этом его значени  1 или О переписываютс  на выход D-триггера 3. Если прин ть за начало цикла положительный фронт сигнала опорного канала , то при его стробировании импульсом измерительного канала и при увеличении угла фазового сдвига на выходе D-триггера 3 получают положительный переход из О в 1, при обрат- ном направлении изменени  угла фазового сдвига на выходе D-триггера 3 - переход из 1 в О. Положительньш или отрицательный фронты импульса на выходе D-триггера 3 указывают на изме нение числа фазовых циклов и знак этого изменени . Формирователи 4 и 5 формируют счетные импульсы дл  сум
Q
5 0 5
,. 0 5
0
5
мирующего и вычитающего входов реверсивного счетчика 8, при этом формирователь 4 формирует положительный импульс по положительному фронту, а формирователь 5 положительный импульс по отрицательному фронту сигнала с выхода D-триггера 3. Но в св зи с тем, что из отрицательных фронтов опорного сигнала формируютс  ложные импульсы, несущие информацию о прохождении значени  180, то дл  их исключени  используетс  третий формирователь 9 импульсов, который формирует отрицательные импульсы по отрицательному фронту импульсов опорного канала. Это позвол ет блокировать прохождение ложных импульсов через элементы 6 и 7 совпадени  на входы реверсивного счетчика 8.
При выборе точки отсчета фазовых циклов опорного канала по отрид-атель- ному фронту сигнала формирователи 4 и 5 импульсов нужно помен ть местами , а третий формирователь 9 импульсов запускать по положительному фронту сигнала опорного канала.
Необходимым условием устойчивой работы устройства в широком диапазоне частот  вл етс  необходимость выбирать длительность отрицательного импульса, формируемого формирователем 9, большим, чем длительность счетных импульсов на величину времени задержки D-триггера 3.
Устройство счета фазовых циклов может найти широкое применение в измерител х кумул тивных (больше 21Г) Уфе, например, в интерференционных .измерител х перемещени , радиолокации , радионавигации и т.п.

Claims (1)

  1. Формула изобретени 
    Устройство счета фазовых циклов, содержащее два входных формирующих блока, выходы которых подключены к D- и С-входам синхронного D-триггера, выход которого подключен к входам двух формирователей импульсов, выходы которых соответственно подключены через первый и второй элементы сов- падени  к суммирующему и вычитающему входам реверсивного счетчика фазовых циклов, отличающеес  тем, что, с целью расширени  частотного диапазона и упрощени  устройства
    31404972
    счета фазовых циклов, оно снабжено формирующего блока, а выходом - к третьим формирователем импульсов, вторым входам элементов совпаде- входом подключенным к выходу первого ни .
SU864145492A 1986-11-12 1986-11-12 Устройство счета фазовых циклов SU1404972A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU864145492A SU1404972A1 (ru) 1986-11-12 1986-11-12 Устройство счета фазовых циклов

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU864145492A SU1404972A1 (ru) 1986-11-12 1986-11-12 Устройство счета фазовых циклов

Publications (1)

Publication Number Publication Date
SU1404972A1 true SU1404972A1 (ru) 1988-06-23

Family

ID=21266901

Family Applications (1)

Application Number Title Priority Date Filing Date
SU864145492A SU1404972A1 (ru) 1986-11-12 1986-11-12 Устройство счета фазовых циклов

Country Status (1)

Country Link
SU (1) SU1404972A1 (ru)

Similar Documents

Publication Publication Date Title
SU1404972A1 (ru) Устройство счета фазовых циклов
DK158982A (da) Udnyttelseskredsloeb til en digital omdrejningstalgiver
SU1709235A1 (ru) Устройство дл измерени сдвига фаз
SU1003321A1 (ru) Устройство задержки пр моугольных импульсов
SU1238194A1 (ru) Умножитель частоты
SU1411680A1 (ru) Цифровой измеритель скорости
RU2044405C1 (ru) Умножитель частоты
SU1511706A1 (ru) Цифровой фазометр
SU376772A1 (ru) Гибридный функциональный преобразователь
SU849096A1 (ru) Фазометр
SU1659909A1 (ru) Измерительный преобразователь дл емкостного датчика
SU790210A1 (ru) Многофазный цифровой фазовращатель
SU523508A1 (ru) Частотно-фазовый дискриминатор
SU1337819A1 (ru) Устройство счета фазовых циклов
SU1506553A1 (ru) Преобразователь частота-код
SU402824A1 (ru) Двухполупериодный цифровой фазометр
SU1483466A1 (ru) Кусочно-линейный интерпол тор
SU1277141A1 (ru) Делительное устройство
SU398879A1 (ru) Процентный частотомер
SU393694A1 (ru)
SU553588A1 (ru) Цифровой измеритель центра пр моугольных видеоимпульсов
SU1046922A1 (ru) Генератор опорной частоты
SU1679399A1 (ru) Измеритель амплитуды гармонического сигнала
SU1041947A1 (ru) Электронно-счетный частотомер
SU705371A1 (ru) Цифровой фазометр