SU523453A1 - Накопитель запоминающего устройства - Google Patents

Накопитель запоминающего устройства

Info

Publication number
SU523453A1
SU523453A1 SU1827274A SU1827274A SU523453A1 SU 523453 A1 SU523453 A1 SU 523453A1 SU 1827274 A SU1827274 A SU 1827274A SU 1827274 A SU1827274 A SU 1827274A SU 523453 A1 SU523453 A1 SU 523453A1
Authority
SU
USSR - Soviet Union
Prior art keywords
windings
read
cores
storage device
write
Prior art date
Application number
SU1827274A
Other languages
English (en)
Inventor
Вячеслав Анатольевич Мац
Георгий Владимирович Милославский
Original Assignee
Предприятие П/Я Р-6269
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я Р-6269 filed Critical Предприятие П/Я Р-6269
Priority to SU1827274A priority Critical patent/SU523453A1/ru
Application granted granted Critical
Publication of SU523453A1 publication Critical patent/SU523453A1/ru

Links

Landscapes

  • Amplifiers (AREA)

Description

ней точке разр дной обмотки записи, а выводы разр дной Обмотки записи через резисторы 12 соединены с источником 13 питани . Работа накопител  осуществл етс  следующим образом. В исходном состо нии все запоминающие сердечники 2  чеек накопител  устанавливаютс  в нулевое состо ние, а все компенсационные сердечники 3- в единичное состо ние , например, по специальной (не показанной на чертеже) обмотке установки накопител  в исходное состо ние. При за иси информации по какому-либо адресу в соответствующую числовую обмотку 4 записи от числового формировател  S тока записи поступает импульс затиси и уста авливает запоминающие сердечники данного адреса в единичное состо ние, а компенсационные сердечники - в нулевое состо ние в тех разр дах, по разр дным обмоткам записи в которых не поступают от формирователей разр дного тока записи импульсов запрета переключени  запоминающих и компенсационных сердечников. Дл  считывани  информации по како.му-либо адресу от числового формировател  тока считывани  по числовой обмотке 7 считывани  на все компенсационные сердечники данного адреса поступает импульс опроса. При этом в обмотках 5 считывани  тех разр дов, сердечники которых находились в единичном состо нии , возникают импульсы считывани , поступающие далее на усилители воспроизведени . Возможен режим работы накопител , когда одновременно по одному адресу происходит запись информации в накопитель, а по другому адресу - считывание. Возникающие при этом индуктивные наводки от записываемого адресного тока по какому-либо другому адресу и от разр дных токов записи взаимно уничтожаютс  на разр дных обмотках считывани  благодар  соответствующей прощивке адресной и разр дных обмоток. Вли ние емкости наводки на разр дные Обмотки считывани  от разр дного тока записи может быть уменьщено с помощью специальных мер, например введением на концах разр дных обмоток записи двух встречно включенных об .моток одного трансформатора и т. д. С при .менением в качестве усилител  воспроизведени  дифференциального усилител  величина емкостной синфазной помехи на разр дных обмотках считывани  может достигать достаточно больщих величин, при которых еще возможно выделение полезных считанных сигналов на фоне этой синфазной емкостной поФормула изобретени  Накопитель запоминающего устройства, содержащий в каждой Ячейке запоминающий и компенсационный сердечники, прощитые числовыми обмотками записи в противоположных направлени х, разр дными обмотками считывани  - в одинаковых направлени х и разр дными обмотками записи, отличающийс   тем, что с целью повыщени  -быстродействи  накопител , он содержит числовые обмотки считывани , прощивающие компенсационные сердечники в направлении, противоположном направлению из прощивки числовыми обмотками записи, а разр дные обмотки записи прошивают запоминающие и компенсационные сердечники в противоположных направлени х .
SU1827274A 1972-08-09 1972-08-09 Накопитель запоминающего устройства SU523453A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU1827274A SU523453A1 (ru) 1972-08-09 1972-08-09 Накопитель запоминающего устройства

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU1827274A SU523453A1 (ru) 1972-08-09 1972-08-09 Накопитель запоминающего устройства

Publications (1)

Publication Number Publication Date
SU523453A1 true SU523453A1 (ru) 1976-07-30

Family

ID=20526679

Family Applications (1)

Application Number Title Priority Date Filing Date
SU1827274A SU523453A1 (ru) 1972-08-09 1972-08-09 Накопитель запоминающего устройства

Country Status (1)

Country Link
SU (1) SU523453A1 (ru)

Similar Documents

Publication Publication Date Title
US6344990B1 (en) DRAM for storing data in pairs of cells
JPH059878B2 (ru)
KR19990002657A (ko) 강유전 메모리 장치
KR910006992A (ko) 메모리
KR0150494B1 (ko) 다이나믹 반도체 기억장치
GB1064063A (en) Improvements in digital data storage devices
KR920010624A (ko) 반도체기억장치
SU523453A1 (ru) Накопитель запоминающего устройства
JP2980368B2 (ja) ダイナミック型半導体記憶装置
JPS6366793A (ja) ダイナミツク・ランダム・アクセス・メモリ
GB1213011A (en) Improvements in and relating to magnetic recording
US4757476A (en) Dummy word line driving circuit for a MOS dynamic RAM
KR100442183B1 (ko) 메모리 셀 및 기준 셀로 구성된 집적 메모리 및 상응하는동작 방법
KR100368133B1 (ko) 메모리 셀 정보 저장 방법
SU809371A1 (ru) Запоминающее устройство
SU436389A1 (ru) Запоминающее устройствосй1ч '^
GB1025838A (en) Improvements relating to data storage systems
SU622168A2 (ru) Устройство дл выборки информации из блоков пам ти на магнитных сердечников
SU841040A1 (ru) Запоминающее устройство на ферри-ТОВыХ СЕРдЕчНиКАХ C МОдул циЕй МАг-НиТНОгО СОпРОТиВлЕНи
US3462748A (en) Memory using sense amplifiers with gated feedback
GB1000246A (en) Memory arrays
SU395899A1 (ru) Матричное феррит-диодное запоминающее устройство
SU517935A1 (ru) Запоминающее устройство
SU377875A1 (ru) Запоминающее устройство типа 2,§ д
SU1062787A1 (ru) Запоминающее устройство