SU499654A1 - Clock Generator - Google Patents

Clock Generator

Info

Publication number
SU499654A1
SU499654A1 SU2046876A SU2046876A SU499654A1 SU 499654 A1 SU499654 A1 SU 499654A1 SU 2046876 A SU2046876 A SU 2046876A SU 2046876 A SU2046876 A SU 2046876A SU 499654 A1 SU499654 A1 SU 499654A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
output
inputs
selector
frequency
Prior art date
Application number
SU2046876A
Other languages
Russian (ru)
Inventor
Александр Александрович Елисеев
Анатолий Павлович Кондратьев
Original Assignee
Предприятие П/Я М-5339
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я М-5339 filed Critical Предприятие П/Я М-5339
Priority to SU2046876A priority Critical patent/SU499654A1/en
Application granted granted Critical
Publication of SU499654A1 publication Critical patent/SU499654A1/en

Links

Landscapes

  • Pulse Circuits (AREA)

Description

состо ние и блокирует формирование следующего импульса до тех пор, пока он не установитс  в ноль имнульса с выхода селектора 5. Продолжительность пребывани  триггера 3 в единичном состо нии онредел етс  временем задержки между выводами линии 1, логически подключенными к селектору 4 и к селектору 5. Переключение генератора на формирование импульсов длительностью / и частотой следовани производитс  подачей соответствующих потенциалов на входы 6 и 7, чтобы селекторы 4 и 5 пропускали на входы триггера 3 сигналы с выходов линии 1 со временем задержки t и Т-t соответственно.state and blocks the formation of the next pulse until it is set to zero pulse from the output of the selector 5. The duration of the trigger 3 in a single state is determined by the delay between the terminals of line 1, logically connected to the selector 4 and to the selector 5. Switching the generator to the formation of pulses with a duration of 1 and a following frequency is made by applying the corresponding potentials to inputs 6 and 7, so that selectors 4 and 5 pass signals to the inputs of trigger 3 from the outputs of line 1 with time supports t and t-t respectively.

Claims (1)

Формула изобретени Invention Formula Генератор синхроимпульсов, содержащий линию задержки, имеющую, по крайней мере.A clock generator containing a delay line having at least. первую и вторую секции, двухвходовый элемент «ИЛИ-НЕ и триггер управлени , отл ц ч а ю щ и и с   тем, что, с целью обеспечени  возможности электронной перестройки длительБОсти и частоты следовани  импульсов, он дополнительно содержит селектор длительности импульсов, входы которого подключены к выходам первой секции линии задержки и входам управлени  длительностью импульсовthe first and second sections, the two-input OR-NOT element and the control trigger, are distinguished so that, in order to enable electronic tuning of the duration and pulse frequency, it additionally contains a pulse width selector whose inputs are connected to the outputs of the first section of the delay line and the control inputs of the pulse duration генератора, а также селектор частоты следовани , входы которого подключены к выходам второй секции линии задержки и входам уп-. равленн  частотой генератора, причем выход селектора частоты соединен со входом установки в иуль триггера управлени , а выход селектора длительности импульса - со входом установки в единицу триггера управлени  и с первым входом элемента «ИЛИ-НЕ, к второму входу которого подключен единичный выход триггера управлени .generator, as well as a selector frequency following, the inputs of which are connected to the outputs of the second section of the delay line and the inputs of the pack. equal to the oscillator frequency, the output of the frequency selector is connected to the installation input to the control trigger trigger, and the output of the pulse width selector output is connected to the installation input to the control trigger unit and to the first input of the OR-NOT element, to the second input of which the single control trigger output is connected.
SU2046876A 1974-07-18 1974-07-18 Clock Generator SU499654A1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU2046876A SU499654A1 (en) 1974-07-18 1974-07-18 Clock Generator

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU2046876A SU499654A1 (en) 1974-07-18 1974-07-18 Clock Generator

Publications (1)

Publication Number Publication Date
SU499654A1 true SU499654A1 (en) 1976-01-15

Family

ID=20591922

Family Applications (1)

Application Number Title Priority Date Filing Date
SU2046876A SU499654A1 (en) 1974-07-18 1974-07-18 Clock Generator

Country Status (1)

Country Link
SU (1) SU499654A1 (en)

Similar Documents

Publication Publication Date Title
SU499654A1 (en) Clock Generator
SU497718A1 (en) Device for generating pseudo-random signals of complex structure
SU1660144A1 (en) Random time-interval sequence generator
SU1660142A1 (en) Pulse generator
SU511589A1 (en) Tunable pulse phase multistable unit
SU489227A1 (en) Variable division counting device
SU568151A1 (en) Digital filter
SU545075A1 (en) Variable Time Shaper Driver
SU788346A1 (en) Low-pass filter for pulse signals
SU542337A1 (en) Discrete Random Timer
SU482898A1 (en) Variable division ratio frequency divider
SU1170608A1 (en) Pulse repetition frequency divider with variable countdown
SU504298A1 (en) Pulse shaper
SU556551A1 (en) Device for discrete phase synchronization
SU467453A1 (en) Clock Generator
SU487462A1 (en) Frequency multiplier
SU1160550A1 (en) Single pulse shaper
SU1755366A1 (en) Pulse sequence generator
SU1095440A1 (en) Phase-shift keyer
SU610178A1 (en) Shift register
SU604177A1 (en) Frequency manipulator
SU515288A1 (en) 2.5 frequency divider
SU644031A2 (en) Synchro pulse generator
SU1539976A1 (en) Device for synchronization of pulses
SU964965A1 (en) Frequency spectrum shaping device