SU485454A1 - Random Binary Sequence Analyzer - Google Patents
Random Binary Sequence AnalyzerInfo
- Publication number
- SU485454A1 SU485454A1 SU1883498A SU1883498A SU485454A1 SU 485454 A1 SU485454 A1 SU 485454A1 SU 1883498 A SU1883498 A SU 1883498A SU 1883498 A SU1883498 A SU 1883498A SU 485454 A1 SU485454 A1 SU 485454A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- random binary
- binary sequence
- shift register
- sequence analyzer
- input
- Prior art date
Links
Landscapes
- Manipulation Of Pulses (AREA)
Description
через схему сброса регистра сдвига-к цепам сброса всех разр дов регистра сдвига, выходы каждого разр да регистра сдвига подключены ко вторым входам соответствующих элементов И, а выходы элементов И срединен 1 со счетчиками импульсовthrough the reset register of the shift register - to the reset circuits of all bits of the shift register, the outputs of each bit of the shift register are connected to the second inputs of the corresponding AND elements, and the outputs of the AND elements are 1 with pulse counters
На чертеже представлена блок-схема предлагаемого анализатора случайных двоичных последовательностей.The drawing shows the block diagram of the proposed analyzer random binary sequences.
Устройство содержит регистр сдвига 1, 1 ...Д ) l-ft элементы И 2, счетчики 3 элемент НЕ4, I-.., схему 5, 5,.--,5„.,5 , сброса регистра сдвига, информационный вход 6 анализатора .The device contains a shift register 1, 1 ... D) l-ft elements AND 2, counters 3 element HE4, I - .., circuit 5, 5, .--, 5 „., 5, reset the shift register, information input 6 analyzers.
Входна последовательность единиц поступает в регистр сдвига 1 по входу 6 до по влени символа О.The input sequence of units is supplied to shift register 1 at input 6 until the appearance of the symbol O.
При поступлении символа О на выходе элемента НЕ 4 формируетс сигнал, который опрашивает все элементы И 2. В зависимости от числа единиц, записанных в регистре сдвига 1 к моментупоступлени символа О, на выходах соответствующих элементов И 2 по вл ютс сигналы, которые записываютс в определенные счетчики комбинаций 3. Аналогично- можно регистрировать и количество нулей в последовательности. Дл этого нужно лишь помен тьместами выход элемента НЕ 4 и нход регистра сдвига 1.When the character O arrives at the output of the element NOT 4, a signal is generated that polls all the elements AND 2. Depending on the number of units recorded in shift register 1 to the moment the character O arrives, the outputs that correspond to the elements AND 2 appear counters combinations 3. Similarly, you can register and the number of zeros in the sequence. To do this, you only need to change the location of the element HE 4 and the shift register 1 entry.
Предмет изобретени Subject invention
Анализатор случайных двоичных последовательностей , содержащий регистр сдвига , вход которого.соединецрвходом анали-iA random binary sequence analyzer containing a shift register whose input is a junction of the analy-i
затора, а каждый разр д регистра сдвига подключен к первому входу соответственно элемента И, выход которого соединен со счетчиком, отличающийс тем, что, с целью сокращени оборудовани , анализатор содержит схему сбросаthe jam, and each bit of the shift register is connected to the first input of the AND element, respectively, whose output is connected to a counter, characterized in that, in order to reduce the equipment, the analyzer contains a reset circuit
и элемент НЕ, соединенный входом с входом анализатора, а выходом со вторыми входами элементов И и схемой сброса регистра сдвига.and the element NOT connected to the input to the analyzer input, and the output to the second inputs of the AND elements and the shift register reset circuit.
4four
с: hfrom: h
ll
,5 ,five
((
rr
.«N . "N
hh
s.s.
UU
«N"N
II
«o“O
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU1883498A SU485454A1 (en) | 1973-02-06 | 1973-02-06 | Random Binary Sequence Analyzer |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU1883498A SU485454A1 (en) | 1973-02-06 | 1973-02-06 | Random Binary Sequence Analyzer |
Publications (1)
Publication Number | Publication Date |
---|---|
SU485454A1 true SU485454A1 (en) | 1975-09-25 |
Family
ID=20542640
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU1883498A SU485454A1 (en) | 1973-02-06 | 1973-02-06 | Random Binary Sequence Analyzer |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU485454A1 (en) |
-
1973
- 1973-02-06 SU SU1883498A patent/SU485454A1/en active
Similar Documents
Publication | Publication Date | Title |
---|---|---|
GB1023029A (en) | Circuitry for reducing the number of bits required to represent a given sequence of data | |
US3530284A (en) | Shift counter having false mode suppression | |
US3873815A (en) | Frequency division by an odd integer factor | |
SU485454A1 (en) | Random Binary Sequence Analyzer | |
US3648275A (en) | Buffered analog converter | |
SU409386A1 (en) | DECIMAL COUNTER | |
SU1591192A1 (en) | Code checking device | |
SU367540A1 (en) | DIGITAL FUNCTIONAL TRANSFORMER OF A SERIAL TYPE | |
GB1267079A (en) | ||
SU450168A1 (en) | Batch multiplier | |
SU437061A1 (en) | Markov Chain Generator | |
SU473181A1 (en) | Device for comparing binary numbers | |
SU1513435A1 (en) | Device for synchronizing signal transmission | |
SU381171A1 (en) | BINARY PULSE COUNTER | |
SU395988A1 (en) | DECIMAL COUNTER | |
GB1343643A (en) | Apparatus for shifting digital data in a register | |
SU1667121A1 (en) | Data input device | |
SU1007096A1 (en) | Information input device | |
SU799148A1 (en) | Counter with series shift | |
SU651483A1 (en) | Pulse counter with visual indication | |
SU394772A1 (en) | TIME SENSOR | |
SU444330A1 (en) | High-speed counter | |
SU1016784A1 (en) | Address forming device | |
SU521565A1 (en) | Device for converting binary to decimal | |
SU378833A1 (en) | DEVICE FOR INPUT OF INFORMATION |