SU476701A1 - Устройство определени состо ни приборов разговорного тракта в атс малой емкости - Google Patents
Устройство определени состо ни приборов разговорного тракта в атс малой емкостиInfo
- Publication number
- SU476701A1 SU476701A1 SU1734714A SU1734714A SU476701A1 SU 476701 A1 SU476701 A1 SU 476701A1 SU 1734714 A SU1734714 A SU 1734714A SU 1734714 A SU1734714 A SU 1734714A SU 476701 A1 SU476701 A1 SU 476701A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- switch
- devices
- information
- determining
- state
- Prior art date
Links
Landscapes
- Exchange Systems With Centralized Control (AREA)
- Data Exchanges In Wide-Area Networks (AREA)
Description
I
Изобретение относитс к телефонии, может быть применено в электронных и квазиэлектронных автоматических телефонных станци х .
Известно устройство определени состо ни приборов разговорного тракта АТС малой емкости , содержащее счетные схемы, адресные усилители, запоминающий и логический блоки и датчик состо ни приборов, представл ющий собой ферродную матрицу. Цель изобретени - упрощение схемы. Предлагаемое устройство отличаетс тем, что выход логического блока подключен к одному из входов запоминающего блока; логический блок содержит блоки фиксации промежуточных линий, выходы которых соединены со входами схемы сравнени , а также схему выбора, входы которой соединены с выходом схемы сравнени .
На чертеже представлена блок-схема устройства .
Устройство содержит запоминающий блок 1, счетные схемы 2 и 3, адресные усилители 4 и 5 и логический блок 6.
Счетные схемы, соединенные через адресные усилители с адресными входами запоминающего блока, предназначены дл периодического сканировани его чеек пам ти. Количество счетных схем определ етс емкостью запоминающего блока. Адресные усилители выполн ют функцию усилени сигналов сканировани . Логический блок, построенный дл иолнодоступной трехзвенпой (звень А, В, С) коммутационной системы, состоит из блоков фиксации промелсуточных линий 7 и 8, схемы сравнени 9 и схемы выбора 10. Он предназначен дл фиксации зан тых приборов входного коммутатора коммутационной системы, анализа на основании информации о зан тых ириборах свободных промежуточных путей соединени и выбора одного из свободных промежуточны .х путей.
Емкость запоминающего блока определ етс количеством выходов коммутационной системы . В каждую чейку пам ти запоминающего блока записываютс номера зан тых промежуточных линий между звень ми АВ, ВС, а также координаты входного коммутатора (номер блока и номер коммутатора), т. е. чейка пам ти несет полную информацию о зан тых соединительных приборах от входа к выходу или от выхода ко входу коммутационной системы.
Предлагае.мое устройство работает следующим образом.
Рассмотрим три типа запросов и определение соединительного пути.
При по влении запроса от входного коммутатора на основе его координат, т. е. номера блока коммутационной системы и коммутатоpa в блоке, информаци о зан тых промежуточных лини х АВ, соответствующих координате вызова (первый цикл обращени к запоминающему устройству), считываетс из запоминающего блока 1 и фиксируетс в блоке 7. На втором цикле обращени к запоминающему блоку информаци о зан тых промежуточных лини х ВС, соответствующих номеру запрашивающего блока, считываетс с чеек пам ти одного выходного коммутатора и фиксируетс в блоке 8.
Информаци , наход ща с в блоках 7 и 8, сравниваетс , как только обнаруживаетс , что опрошенный выходной коммутатор перспективный , т. е. имеетс хот бы одна свободна промежуточна лини ВС к этому коммутатору . В противном случае информаци блока 8 сбрасываетс , и осматриваютс чейки пам ти следующего выходного коммутатора.
При но вленип запроса от выходного коммутатора , когда имеютс координаты запрашивающего коммутатора и координаты запращиваемого входного коммутатора, информаци о зан тых промежуточных лини х АВ, соответствующих координатам вызываемого входного коммутатора (первый цикл обращени к запоминающему блоку 1), считываетс из запоминающего блока 1 и фиксируетс в блоке 7 фиксации промежуточных линий АВ. На втором цикле обращени к запоминающему блоку информаци о зан тых промежуточных лини х ВС, соответствующих номеру блока , куда относитс запрашиваемый коммутатор , считываетс с чеек пам ти одного выходного коммутатора и фиксируетс в блоке 8 фиксации промежуточных линий ВС. После этого информаци из блоков 7 и 8 сравниваетс . При по влении запроса от выходного коммутатора , когда имеютс координаты запрашивающего коммутатора и номер направлени входного комплекта, информаци о зан тых промежуточных лини х чеек пам ти одного входного коммутатора запрашиваетс из запоминающего блока 1 и фиксируетс в блоке 7 фиксации промежуточных линий АВ. Затем, в случае, если опрошенный входной коммутатор перспективный, т. е. в него включен комплект данного направлени и имеетс хот бы одна свободна промежуточна лини АВ, информаци считываетс с чеек пам ти вызывающего выходного коммутатора и фиксируетс в блоке 8 фиксации промежуточных линий ВС.
Дл нолнодоступной трехзвеньевой системы от определенного входного коммутатора к определенному выходному коммутатору можно подключитьс лишь в том случае, если свободны одинаковые номера вертикалей выходного коммутатора. Следовательно, чтобы обнаружить промежуточный путь соединени , достаточно знать номер свободной промежуточной линии звеньев АВ, совпадающей с номером свободной горизонтали выходного коммутатора .
На основании зафиксированной информации о зан тых промежуточных лини х коммутаторов из блоков фиксации 7 и 8 выдаетс информаци о наличии свободных промежуточных линий между звень ми А, В и В, С, котора поступает в схему сравнени 9. Промежуточный путь соединени свободен в том случае , если в результате сравнени свободных промежуточных линий звеньев А, В и В, С по вл ютс сигналы свободности. Таких свободных промежуточных путей соединени может быть одновременно несколько. Схема выбора 10 выдает команду о наличии свободных промежуточных линий коммутационной системы и свободных комплектов в центральное управл ющее устройство АТС. После подключени и контрол коммутационного пол АТС из центрального управл ющего устройства выдаетс комапда иа разрешение записи
в чейку пам ти, закрепленную за запрашиваемым выходным коммутатором - в случае первого запроса или за запрашиваемым выходным коммутатором в случае остальных двух запросов, информации о номере зан тых
подключением промежуточных линий АВ и ВС.
В случае отсутстви сигнала свободности со схемы сравнени 9, т. е. отсутстви свободного промежуточного пути, информаци с блока
фиксации 8 в случае первого запроса снимаетс и осматриваютс чейки пам ти следующего выходного коммутатора; в случае второго запроса выдаетс команда отсутстви соединительных приборов, а в случае третьего
запроса снимаетс информаци с блоков фиксации 7 и 8 и опрашиваютс чейки пам ти следующего входного коммутатора.
Продолжительность поиска промежуточных путей при работе определител в худшем случае определ етс циклом работы счетных схем, повторением т раз, где т - максимальное число входных комплектов одного номера направлени . Дл АТС малой емкости вследствие малой
емкости запоминающего устройства это врем вполне удовлетвор ет.
Предмет изобретени
Claims (2)
1.Устройство определени состо ни приборов разговорного тракта в АТС малой емкости, содержащее счетные схемы, адресные усилители , запоминающий и логический блоки, отличающеес тем, что, с целью упрощени схемы, выход логического блока подключен к одному из входов запоминающего блока.
2.Устройство по п. 1, отличающеес тем, что логический блок содержит блоки фиксации и промежуточных линий, выходы которых соединены со входами схемы сравнени , а также схему выбора, входы которой соединены с выходом схемы сравнени .
Janf/ffc из цуу
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU1734714A SU476701A1 (ru) | 1972-01-05 | 1972-01-05 | Устройство определени состо ни приборов разговорного тракта в атс малой емкости |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU1734714A SU476701A1 (ru) | 1972-01-05 | 1972-01-05 | Устройство определени состо ни приборов разговорного тракта в атс малой емкости |
Publications (1)
Publication Number | Publication Date |
---|---|
SU476701A1 true SU476701A1 (ru) | 1975-07-05 |
Family
ID=20499177
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU1734714A SU476701A1 (ru) | 1972-01-05 | 1972-01-05 | Устройство определени состо ни приборов разговорного тракта в атс малой емкости |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU476701A1 (ru) |
-
1972
- 1972-01-05 SU SU1734714A patent/SU476701A1/ru active
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US3532827A (en) | Scanner arrangement for identifying circuits changing their states,storing the times of such change,and determining the character of the change in a communication switching system | |
KR840003371A (ko) | 분할 요구 버스에 호출을 할당하기 위한 시스템 | |
KR850004684A (ko) | 반도체 기억 장치 | |
JP2591010B2 (ja) | シリアルアクセスメモリ装置 | |
JPS6411967B2 (ru) | ||
US3870826A (en) | Tone control system for a time division switching system | |
US3187312A (en) | Circuit arrangement for binary storage elements | |
SU476701A1 (ru) | Устройство определени состо ни приборов разговорного тракта в атс малой емкости | |
US3533080A (en) | Digital control and memory block-of-access arrangement,particularly for a communication switching system | |
US4032721A (en) | Stored program logic system using a common exchange circuit | |
GB1279330A (en) | Switching system controlled by a stored program | |
US3378818A (en) | Data processing system | |
GB1221151A (en) | Data processing equipment | |
SU1580380A1 (ru) | Устройство дл сопр жени абонентов | |
US4504947A (en) | PCM Supervision data reformatting circuit | |
US3988718A (en) | Logic control system | |
SU479104A1 (ru) | Устройство обмена вычислительной машины | |
US3591726A (en) | Method of translation between a subscriber directory number and a subscriber equipment number in a telecommunication system | |
SU1481854A1 (ru) | Динамическое запоминающее устройство | |
JPS56143582A (en) | Storage device | |
GB1494629A (en) | Time division switching system | |
JP2545719Y2 (ja) | メモリ試験データ選択回路 | |
SU934553A2 (ru) | Устройство дл контрол пам ти | |
SU1405064A1 (ru) | Устройство дл сопр жени двух вычислительных машин | |
SU1689951A1 (ru) | Устройство дл обслуживани запросов |