SU475660A1 - Разр дна цепь долговременного запоминающего устройства - Google Patents
Разр дна цепь долговременного запоминающего устройстваInfo
- Publication number
- SU475660A1 SU475660A1 SU1869619A SU1869619A SU475660A1 SU 475660 A1 SU475660 A1 SU 475660A1 SU 1869619 A SU1869619 A SU 1869619A SU 1869619 A SU1869619 A SU 1869619A SU 475660 A1 SU475660 A1 SU 475660A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- long
- storage device
- term storage
- additional
- input
- Prior art date
Links
Landscapes
- Techniques For Improving Reliability Of Storages (AREA)
Description
1
Илобретение относитс к области вычис. (.;льиой техники.
Известны разр дные цепи долговремеииы.х запоминаюи1их устройств, построенных на элементах пам ти ММС (модул ци магнитного сопротивлени ), в которых элементы пам ти ММС прошиты шпиой записи и выходной шипой, разделенной па две гюследовательио и встречно соединенные секции. Выходна шина в этих запом наюи 1,х устройствах соединена с входом усилител считывани , который имеет дополнительный вход, св занный с шиной стробироваии .
Недостатком известных устройств вл етс невысока надежность считывани информации . Цель изобретени состоит в повышении функциональной надежности долговремеипого заиомипаюн его устройства па элелтептах пам ти ММС.
Повышеиие надежности считывани достигаетс за счет того, что разр дна цепь долговременного запомипаюгцего устройства содержит дополнительную выходную шину, прошитую через элементы пам ти встречно по отношению к основной шине и соединенную со входом дополнительного усилител считывани , второй вход которого соединен с дополнительной шииой стробпровани .
На чертеже представлена схема предложепной разр дной цепи.
Сердечники 1 прошиты шиной записи 2, выходиой шииой, состо и1,ей из последовательно и встречно включенных секций 3 н 4, дополнительной ВЫХОДНО шииой, СОСТОЯШб ИЗ
секций 5 и 6, и прошиваюших элемепты пам ти встречно по отпошеппю к основной шине. Обе выходных шипы подключепы соответственпо ко входа.м осповного 7 н дополнительного 8 усилителей считывани , вторые входы
которых соединены с соответствуюн1,пмн шинами стробировани 9 и 10.
При записи ипформации помехи, наводи лые от тока заииси на секци х основной и дополнительной выходных шпн, компенсируютс
за счет встречного включени секций, в результате чего входные каскады усилителей сч1;тыванн ие перегружаютс .
При считывании информации на шины стробпровани усилителей считывани подаютс сигналы стробировани поочередно в зависимости от того, с каким усилителем св зана секци выходной шины, прошиваюша опрашнваюший элемент пам ти в пр мом паправлении .
Например, при считывании информации с элементов иам тн, прошитых секцией 3, стробируетс только усилитель считывани 7, а при считывании информации с элементов пам ти , проп1итых секцией 5, стробируетс
только усилитель считывани 8. Благодар
этому усиливаютс только сигналы неразрушенной «1, что повышает надежность считывани .
Предмет изобретени
Разр дна цепь долговременного запоминаюшего устройства, содержаш,а элементы пам ти ММС (модул ци магнитного сопротивлени ), прошитые шиной записи, выходной шиной, разделенной на две последовательно
и встречно соединенные секции и соединенной со входом усилител считывани , другой вход которого св зан с шиной стробировани , отличающа с тем, что, с целью повышени надежности считывани , она содержит дополнительную выходную шину, прошитую через элементы пам ти встречно по отношению к основной шине и соединенную со входом дополнительного усилител считывани ,
второй вход которого соединен с дополнительной шпной стробировани .
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU1869619A SU475660A1 (ru) | 1973-01-03 | 1973-01-03 | Разр дна цепь долговременного запоминающего устройства |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU1869619A SU475660A1 (ru) | 1973-01-03 | 1973-01-03 | Разр дна цепь долговременного запоминающего устройства |
Publications (1)
Publication Number | Publication Date |
---|---|
SU475660A1 true SU475660A1 (ru) | 1975-06-30 |
Family
ID=20538565
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU1869619A SU475660A1 (ru) | 1973-01-03 | 1973-01-03 | Разр дна цепь долговременного запоминающего устройства |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU475660A1 (ru) |
-
1973
- 1973-01-03 SU SU1869619A patent/SU475660A1/ru active
Similar Documents
Publication | Publication Date | Title |
---|---|---|
FR2189796B1 (ru) | ||
SU475660A1 (ru) | Разр дна цепь долговременного запоминающего устройства | |
US3191013A (en) | Phase modulation read out circuit | |
US3501751A (en) | High speed core memory with low level switches for sense windings | |
GB1125099A (en) | Arrangement for minimizing noise in a plated wire memory | |
SU363212A1 (ru) | Инвертор | |
SU404127A1 (ru) | Устройство для усиления и селекции сигналов | |
SU377874A1 (ru) | Матрица запоминающего устройства | |
KR960001999A (ko) | 메모리 뱅크 선택회로 | |
SU411607A1 (ru) | ||
SU964649A1 (ru) | Устройство дл сопр жени блоков пам ти | |
KR890008847A (ko) | 불휘발성 메모리 | |
SU511627A1 (ru) | Блок считывани информации из накопител | |
SU559415A2 (ru) | Устройство дл защиты от импульсных помех | |
SU743031A1 (ru) | Запоминающее устройство | |
SU407390A1 (ru) | ||
SU392551A1 (ru) | Оперативное запоминающее устройство | |
SU551702A1 (ru) | Буферное запоминающее устройство | |
SU573134A3 (ru) | Формирователь бипол рных импульсов | |
SU1022216A1 (ru) | Устройство дл контрол доменной пам ти | |
SU1185327A1 (ru) | Устройство дл определени экстремумов функций | |
JPS5641600A (en) | Detection system for memory capacity | |
SU642878A1 (ru) | Устройство дл селекции видеосигнала заданной фигуры сложной формы | |
KR0172381B1 (ko) | 사이클 타임을 줄인 싱크 파이프 라인 출력 버퍼 | |
SU421028A1 (ru) | Устройство воспроизведения |