SU473285A1 - Trigger device - Google Patents

Trigger device

Info

Publication number
SU473285A1
SU473285A1 SU1976504A SU1976504A SU473285A1 SU 473285 A1 SU473285 A1 SU 473285A1 SU 1976504 A SU1976504 A SU 1976504A SU 1976504 A SU1976504 A SU 1976504A SU 473285 A1 SU473285 A1 SU 473285A1
Authority
SU
USSR - Soviet Union
Prior art keywords
trigger
cells
inputs
trigger device
outputs
Prior art date
Application number
SU1976504A
Other languages
Russian (ru)
Inventor
Вячеслав Владимирович Куванов
Виктор Иванович Редченко
Original Assignee
Предприятие П/Я А-7160
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я А-7160 filed Critical Предприятие П/Я А-7160
Priority to SU1976504A priority Critical patent/SU473285A1/en
Application granted granted Critical
Publication of SU473285A1 publication Critical patent/SU473285A1/en

Links

Landscapes

  • Tests Of Electronic Circuits (AREA)

Description

по витс  ВЫСОКИ vpOBCHb, тактовый ил1;:ульс, поступающий на входы триггера /, уста;1авлпвает этот триггер в очередное состо ние.on Wits HIGH vpOBCHb, clock il1;: pulse arriving at the trigger inputs /, mouth; this trigger flies to the next state.

По окончании действи  тактового и-млульса его задний фронт формирует на выходе инвертора 7 уровень, закрывающий  чейки «И - НЕ 2 и 3 триггера 1. После полного закрыти  этих  чеек на их выходе присутствует высокий уровень, который разрешает иерезапись информации с триггера / на триггер 4. В случае необходимости триггсрное устройство можно устащовнть IB исходное состо inie подачей соответствуюп их сигналов на установочные входы «УСТ. 1 и «УСТ. О.At the end of the clock i-mluls, its falling edge forms at the output of inverter 7 a level that covers the AND – HE 2 and 3 trigger 1 cells. After these cells are completely closed, there is a high level at their output, which allows the recording of information from the trigger / trigger 4. If necessary, the trigger device can be installed IB initial state inie supplying the corresponding signals to the installation inputs “SET. 1 and “SET ABOUT.

Предмет изобретен и  The subject is invented and

Триггерное устройство, содержащее инвертор , всио.могательный триггер и основной триггер , единичный и нулевой выходы которО оA trigger device containing an inverter, a trigger trigger and a main trigger, single and zero outputs of which

через иервую и втоэую  чейки «И - ПЕ вспомогательного триггера соответствен};о иодк.тючеиы к иулевому и едииичному входам всиомогательного три1ч-ера, единичный и нулевой выходы которого через первую и  чейки «И - НЕ осиовного триггера иодключеиы ; единичному и нулевому входал основного триггера, ир1гчем выход и}1вертора соединен со вторыми входами первой и второй  чеок «I-i-НЕ основного триггера, а вход со вто)ыми входами первой и второй  чеек «П - НЕ всио.могательного триггера и с ш);ной тактовых жмиульсов, отличающеес  тем, что, с целью Новыщен1   надежности работы устройства выходы первой и второй  чеек «И - НЕ вcиo гoгaтeльнoгo триггера соединены соответственно с третьими входами второй и первой  чеек «И - НЕ основного триггера , выходы которых соединены с третьими входами второй и первой  чеек «П -НЕ вспомогательиого триггера соответствеиио.through the home and second cells “AND - PE of the auxiliary trigger, respectively}; iod.coupling to the input and single inputs of the trigger three-timers, the unit and zero outputs of which through the first and the cells“ AND - NOT the axis trigger and the key; single and zero entered the main trigger, irgchem the output and} of the inverter is connected to the second inputs of the first and second checks "Ii-NOT the main trigger, and the input with the second inputs of the first and second cells" P - NOT a universal trigger and with w) ; Noise clock clocks, characterized in that, for the purpose of Novisch1 reliability of the device, the outputs of the first and second cells of the AND-NOT of the all-powerful trigger are connected respectively to the third inputs of the second and first cells of the AND-NOT main trigger, the outputs of which are connected to the third inputs second and first th cells “P -NON auxiliary trigger sootvetsiiio.

SU1976504A 1973-12-11 1973-12-11 Trigger device SU473285A1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU1976504A SU473285A1 (en) 1973-12-11 1973-12-11 Trigger device

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU1976504A SU473285A1 (en) 1973-12-11 1973-12-11 Trigger device

Publications (1)

Publication Number Publication Date
SU473285A1 true SU473285A1 (en) 1975-06-05

Family

ID=20569568

Family Applications (1)

Application Number Title Priority Date Filing Date
SU1976504A SU473285A1 (en) 1973-12-11 1973-12-11 Trigger device

Country Status (1)

Country Link
SU (1) SU473285A1 (en)

Similar Documents

Publication Publication Date Title
SU473285A1 (en) Trigger device
JPS6418315A (en) Phase comparator
SU902249A1 (en) Time interval-to-digital code converter
SU1656512A1 (en) Self-monitoring recursive sequence generator
SU1465985A1 (en) Pulse width modulator
SU799135A2 (en) Device for majority decoding of binary codes at triple doubling of messages
SU1187259A1 (en) Device for converting pulse train to rectangular pulse
SU1503065A1 (en) Single pulse shaper
SU1185644A1 (en) Device for detecting errors
SU993478A1 (en) Three-valued conjunction element
SU1163478A1 (en) Binary code-to-bipulse code converter
SU1495998A1 (en) Code converter
SU1308933A1 (en) Digital phase-shifting device
GB1158759A (en) Impulse-Pair Detector
SU612236A1 (en) Information input arrangement
SU599348A1 (en) Pulse-code-modulated-to-pulse-width-modulated signal converter
SU708527A1 (en) Binary sequence-to-duobinary sequence converter
SU1064435A2 (en) Device for forming pulse burst
SU1277357A1 (en) Flip-flop
SU1510088A2 (en) Code-to-time interval converter
SU1363181A1 (en) Device for comparing numbers within tolerance zone
SU1474853A1 (en) Parallel-to-serial code converter
SU1282073A1 (en) Time interval-to-digital converter
SU828385A1 (en) M-sequence generator
SU1022149A2 (en) Device for comparing numbers