SU449444A1 - Device for converting a digital code to a pulse frequency - Google Patents

Device for converting a digital code to a pulse frequency

Info

Publication number
SU449444A1
SU449444A1 SU1830713A SU1830713A SU449444A1 SU 449444 A1 SU449444 A1 SU 449444A1 SU 1830713 A SU1830713 A SU 1830713A SU 1830713 A SU1830713 A SU 1830713A SU 449444 A1 SU449444 A1 SU 449444A1
Authority
SU
USSR - Soviet Union
Prior art keywords
counter
input
converting
output
digital code
Prior art date
Application number
SU1830713A
Other languages
Russian (ru)
Inventor
Юрий Петрович Бурченко
Константин Иванович Диденко
Анатолий Николаевич Конарев
Анатолий Григорьевич Ларин
Игорь Степанович Шандрин
Original Assignee
Специальное Конструкторское Бюро Систем Автоматического Управления
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Специальное Конструкторское Бюро Систем Автоматического Управления filed Critical Специальное Конструкторское Бюро Систем Автоматического Управления
Priority to SU1830713A priority Critical patent/SU449444A1/en
Application granted granted Critical
Publication of SU449444A1 publication Critical patent/SU449444A1/en

Links

Landscapes

  • Stabilization Of Oscillater, Synchronisation, Frequency Synthesizers (AREA)

Description

1one

Изобретение относитс  к импульсной технике.The invention relates to a pulse technique.

Известны устройства дл  преобразовани  цифрового кода в частоту импульсов, содерзрсашйе генератор эталонной частоты, клапаны и счетчики.Devices are known for converting a digital code to a pulse frequency, containing a reference frequency generator, valves, and counters.

Цель изобретени  - повышение быстродействи  и упрощение устройства - достигаетс  благодар  исключению из известного устройства схемы формировани  временных интервалов, введению в него дешиф ратора и управл емого делител  частоты, а также изменению св зей между элементами.The purpose of the invention — improving the speed and simplifying the device — is achieved by excluding from the known device a scheme for forming time slots, introducing a decoder and a controlled frequency divider into it, as well as changing the links between the elements.

На чертеже изображена функциональна  схема предлагаемого устройства.The drawing shows a functional diagram of the proposed device.

Устройство содержит генератор эталонной частоты 1, клапан 2, счетчик линейных значений 3, дешифратор 4, управл емый делитель 5, счетчик об эатных значений 6, схему сравнени  7, счетчик эталонной частоты 8, клапан 9.The device contains a reference frequency generator 1, a valve 2, a linear value counter 3, a decoder 4, a controlled divider 5, a value counter 6, a comparison circuit 7, a reference frequency counter 8, a valve 9.

Устройство работает следующим образом Преобразуемый код заноситс  в счетчик 3. В соответствии с состо ни ми его старших разрадов значение выбранной опорной точки занос т через дешифратор 4 в счетчик 6. Весь диапазон изменений кода в счетчике 3 разбит на р$щ поддиапазонов, каждому из которых соответствует определенное значение опорной точки. Количество поддиапазонов и, следовательно,, опорных точек выбирают в зависимости от заданной погрешности преобразовани .The device works as follows. The code to be converted is entered into counter 3. In accordance with the states of its higher order, the value of the selected reference point is entered through the decoder 4 into counter 6. The entire range of code changes in counter 3 is divided into p $ 5 sub-bands, each of which corresponds to a certain value of the reference point. The number of subranges and, therefore, reference points is chosen depending on the specified conversion error.

Чтобы получить в счетчике 6 не только значени , соответствующие опорным точкам но к все промежуточные значени , соблюда  при этом обратно пропорциональную зависимость между величинами кодов, записанных в счетчики, досчитывают импульсы в счетчике 6. Это происходит следующим образом После установки значени  опорной точки в счетчике 6 подают команду на вход Ю. При этом импульсы эталонной частоты от генератора 1 поступают через клапан 2 в счетчик 3 и делитель 5, управл емый tieшифратором 4 и младшими разр дами счетчика 3. В счетчике 3 происходит дос4ёт;до заполнени  младших разр дов. После этого прохождение импульсов через делитель з1апрешаетс , а в счетчике 6 формируетс  код, обратно пропорциональный входному, и-импульсы эталонной частоты получают возможность пройти через клапан,. 9 в счет  ик 8. Схема сравнени  7 делит эталонную частоту на значение кода, записанное в счетчике 6, а импульсы, полученные в результате делени , {сбрасывают- в нулевое состо ние счетчик 8. Таким образом на выходе схемы сравнени  7, а следовательно и на выходе устройства формируютс  импульсы, частоты которых пр мо пропорциональны значению кода на входе устройства . Предмет изобретени  Устройство дл  преобразовани  цифрового кода в частоту импульсов, содержащее генератор эталонной частоты, 1ва кла пана, счетчик эталонной частоты, счетчик обратных значений, счетчик линейных значений , схему сравнени , причем выход гё- HepaTofja эталонной частоты через первый клапан и счетчик эталонной частоты соединен с первым входом схемы сравнени , второй вход которой св зан с выходом счетчика обратных значений и через второй клапан - со входом счетчика линейных значений, отличающеес  тем, что, с целью повышени  быстродействи  и упрощени  устройства, в него введены ; ешифратор и управл емый делитель частоты , причем вход дешифратора соединен с первым выходом счетчика линейных значений , первый выход дешифратора подключен к первому входу счетчика обратных значени а, второй выход - к первому входу управл емого делител  частоты, второй вход которого соединен со вторым выходом счетчика линейных значений, третий вход - с выходом второго клапана, первый выход - с управл ющим входам первого клапана, а второй его выход - со вторым входом счетчика обратных значений.In order to obtain in the counter 6 not only the values corresponding to the reference points but to all intermediate values, observe inversely proportional relationship between the values of the codes recorded in the counters, calculate the pulses in the counter 6. This occurs as follows. After setting the value of the reference point in the counter 6 a command is sent to input Y. In this case, the pulses of the reference frequency from generator 1 are fed through valve 2 into counter 3 and divider 5, controlled by tie-encoder 4 and the lower bits of counter 3. In counter 3, os4ot; prior to filling LSBs. After that, the passage of pulses through the divider is allowed, and in counter 6 a code is formed that is inversely proportional to the input, and the reference frequency pulses are able to pass through the valve. 9 is counted by IR 8. Comparison circuit 7 divides the reference frequency by the code value recorded in counter 6, and the pulses received as a result of dividing the counter into the zero state 8. Thus, at the output of the comparator circuit 7, and therefore pulses are generated at the device output, the frequencies of which are directly proportional to the code value at the device input. Object of the Invention A device for converting a digital code to a pulse frequency comprising a reference frequency generator, 1V valve, a reference frequency counter, a reverse value counter, a linear value counter, a comparison circuit, the output of the reference frequency HepaTofja through the first valve and the reference frequency counter with the first input of the comparison circuit, the second input of which is connected with the output of the counter of return values and through the second valve with the input of the counter of linear values, characterized in that, in order to increase the speed the simplifications and simplifications of the device are introduced into it; the decoder and controlled frequency divider, the decoder input connected to the first output of the linear value counter, the first output of the decoder connected to the first input of the counter return value a, the second output to the first input of the controlled frequency divider, the second input of which is connected to the second output of the linear counter values, the third input is with the output of the second valve, the first output is with the control inputs of the first valve, and its second output is with the second input of the counter of return values.

SU1830713A 1972-09-25 1972-09-25 Device for converting a digital code to a pulse frequency SU449444A1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU1830713A SU449444A1 (en) 1972-09-25 1972-09-25 Device for converting a digital code to a pulse frequency

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU1830713A SU449444A1 (en) 1972-09-25 1972-09-25 Device for converting a digital code to a pulse frequency

Publications (1)

Publication Number Publication Date
SU449444A1 true SU449444A1 (en) 1974-11-05

Family

ID=20527647

Family Applications (1)

Application Number Title Priority Date Filing Date
SU1830713A SU449444A1 (en) 1972-09-25 1972-09-25 Device for converting a digital code to a pulse frequency

Country Status (1)

Country Link
SU (1) SU449444A1 (en)

Similar Documents

Publication Publication Date Title
SU449444A1 (en) Device for converting a digital code to a pulse frequency
US4400692A (en) Method for periodic digital to analog conversion
US3387118A (en) Static counter having main and aluxiliary stores and controlled by staggered counting and auxiliary counting signals
GB1341969A (en) Electrical signal waveform generators
SU462283A1 (en) Multichannel device for converting frequency signals to digital code
SU410433A1 (en)
SU1506553A1 (en) Frequency to code converter
SU834936A1 (en) Repetition rate scaller with variable countdown
SU516036A1 (en) Ring Type Binary Coder
SU425358A1 (en) RECORDING DEVICE
SU692092A1 (en) Variable division ratio frequency divider
SU371681A1 (en) DEVICE FOR TRANSFORMING DIGITAL CODES IN FREQUENCY
SU599328A1 (en) Arrangement for shaping linearly switched frequencies
SU472474A1 (en) Frequency manipulator
SU1341590A1 (en) Method of frequency-to-voltage conversion
SU437229A1 (en) Frequency divider
SU390361A1 (en)
SU450155A1 (en) Digital generator
SU489087A1 (en) Multichannel automatic calibration device
SU512580A1 (en) Pulse counter
SU552704A1 (en) Frequency divider with automatically variable division factor
SU1019639A1 (en) Frequency divider with variable division ratio
SU463100A1 (en) Device for setting the program
SU389507A1 (en) FUNCTIONAL VOLTAGE CONVERTER OF THE STEPPED FORM
SU450154A1 (en) Constant weight binary code generator