SU427387A1 - SHIFT REGISTER - Google Patents
SHIFT REGISTERInfo
- Publication number
- SU427387A1 SU427387A1 SU1680870A SU1680870A SU427387A1 SU 427387 A1 SU427387 A1 SU 427387A1 SU 1680870 A SU1680870 A SU 1680870A SU 1680870 A SU1680870 A SU 1680870A SU 427387 A1 SU427387 A1 SU 427387A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- register
- input
- trigger
- shift register
- elements
- Prior art date
Links
Landscapes
- Synchronisation In Digital Transmission Systems (AREA)
Description
Изобретение относитс к области вычислительной теишки и может быть использовано в различных устройствах дискретного действи .The invention relates to the field of computational theory and can be used in various discrete devices.
Известны сдвигающие регистры трехтактного действи , каждый разр д которого построен на п ти элементах «И-ИЕ.The shift registers of the three-stroke action are known, each bit of which is built on five “AND-IE.
Недостатком .известного регистра вл етс относительно большое число логических схем на разр д, управление разнопол рнымн тактами и инверсна передача информацин нз разр да в разр д.A disadvantage of a known register is a relatively large number of logic circuits per bit, control of different-time clock cycles, and inverse transmission of information about bit bits into a bit.
Целью изобретени вл етс упрощение схемы регистра.The aim of the invention is to simplify the register scheme.
Зта цель достигаетс тем, что в предложенном регистре каждый разр д репистра построен на двух триггерах, одно плечо которых образовано элементом «2И-|2ИЛИ-НЕ, а другое - элементом «И-НЕ у первого триггера и элементом «2И-НЕ у второго. При этом выход элемента «2И-2ИЛИ-НЕ первого триггера подключен к первому входу первой схемы «И элемента «2-2ИЛИ-НЕ второго триггера, вход первой схемы «И элемента «2И-2ИЛИ-НЕ первого триггера соединен со входом второй схемы «И элемента «2И-2ИЛИ-НЕ второго триггера.This goal is achieved by the fact that, in the proposed register, each category of the repistor is built on two triggers, one shoulder of which is formed by the element "2I- | 2ILI NOT, and the other - the element" AND-NOT on the first trigger and the element . At the same time, the output of the element “2I-2ILI-NOT of the first trigger is connected to the first input of the first circuit“ AND the element “2-2IL-NO of the second trigger; And the element "2I-2ILI-NOT second trigger.
Функциональна схема регистра лриведека на чертеже.The functional scheme of the register of the explode in the drawing.
Регистр содержит триггеры /, 2, элементы «2И-12ИЛИ-НЕ 3, 4 элемент «И-НЕ 5, элемент «2И-НЕ 6 и элемент «И 7, 8.The register contains the triggers /, 2, the elements “2И-12ИЛИ-НЕ 3, 4 the element“ I-NOT 5, the element “2-И Не 6 and the element“ И 7, 8.
Каждый разр д регистра содержит дваEach register bit contains two
триггера 1 н 2, реализованных на элементах «2И-2:ИЛИ-НЕ 3, 4 1л элементах «И-НЕ 5 и «2И-НЕ 6. Рассмотрим работу регистра на примере двух разр дов. Преднолол ;им,. что в исходном положении в регистре зафиксирова ,н код 00.trigger 1 n 2, implemented on the elements “2И-2: OR-NOT 3, 4 1l elements“ AND-NOT 5 and “2-NOT 6. Consider the operation of the register using the example of two bits. Predolol; them. that in the initial position in the register is fixed, n code 00.
При этом на тактовых входах 9-11 сигналы отсутствуют (отсутствие тактирующего сигнала равносильно наличию на входах высоких уровней). Сдвиг .информации в такомAt the same time, there are no signals at clock inputs 9-11 (the absence of a clock signal is equivalent to the presence of high levels at the inputs). Shift .information in such
регистре осуществл етс за три не совпадающих во времени такта. С ириходом сигнала на вход W триггеры 2 н 2 устанавливаютс в «О. Сигнал по входу W устанавливает триггеры / и / в «1, поскольку закрыты обеthe register is executed in three clock cycles that do not coincide in time. With the signal input to input W, triggers 2 and 2 are set to "O. The signal at the input W sets the triggers / and / to "1, since both are closed
схемы «И 7 и S элементов 3.schemes "And 7 and S elements 3.
С поступлением тактирующего сигнала на вход 11 состо ние триггеров 2 и 2 не измен етс , носкольку открыты схемы «И 8 элементов 3 и 4.With the arrival of the clock signal at the input 11, the state of the flip-flops 2 and 2 does not change, so that the AND 8 elements 3 and 4 are open.
Таким образом, при нулевом сигнале нл информационном входе 12 осуществл етс за-пись «О в первый разр д регистра и его тюдтверждение во втором. Пусть на входе 12 действует уровень логической 1. В этом случае на выходе триггера 13 элемента 3 форThus, when the signal is zero, informational input 12 is recorded as “On the first digit of the register and its confirmation in the second. Let the input level 12 is a logic level 1. In this case, the output of the trigger 13 of the element 3 forms
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU1680870A SU427387A1 (en) | 1971-07-09 | 1971-07-09 | SHIFT REGISTER |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU1680870A SU427387A1 (en) | 1971-07-09 | 1971-07-09 | SHIFT REGISTER |
Publications (1)
Publication Number | Publication Date |
---|---|
SU427387A1 true SU427387A1 (en) | 1974-05-05 |
Family
ID=20482788
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU1680870A SU427387A1 (en) | 1971-07-09 | 1971-07-09 | SHIFT REGISTER |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU427387A1 (en) |
-
1971
- 1971-07-09 SU SU1680870A patent/SU427387A1/en active
Similar Documents
Publication | Publication Date | Title |
---|---|---|
SU427387A1 (en) | SHIFT REGISTER | |
US3339145A (en) | Latching stage for register with automatic resetting | |
GB1294758A (en) | Program control devices | |
US2973511A (en) | Code converter | |
US2930902A (en) | Primed gate using binary cores | |
SU387525A1 (en) | SIGNAL DISTRIBUTOR | |
SU394922A1 (en) | N-STABLE ASYNCHRONOUS TRIGGER | |
SU437061A1 (en) | Markov Chain Generator | |
SU451203A2 (en) | Push pull binary counter | |
SU398947A1 (en) | DEVICE FOR | |
SU741322A1 (en) | Shifting memory | |
SU1003359A1 (en) | One-cycle circular counter of unitary code | |
SU364964A1 (en) | ALL-UNION PAT? 111110-1 SHYAP? | |
RU1783616C (en) | Converter of fibonachi code to golden proportion cod | |
SU1315997A1 (en) | Device for generating coordinates of net area | |
SU507927A1 (en) | Scale converter | |
SU945997A1 (en) | Binary ternary t flip-flop | |
SU113928A1 (en) | Device for fixing input pulses in binary and binary reflex codes | |
SU361525A1 (en) | RECORDING DEVICE | |
SU364089A1 (en) | UNION h; ~~:; - ;: • -; '- • h / yy ^ -' ^^ tm / ^ s. ; : L: ;; - y '^; - ^ l; ^:' ^ "C ^ .h ^^ hi | |
SU769629A1 (en) | Shift register | |
SU369715A1 (en) | THIRD POTENTIAL TRIGGER | |
SU372698A1 (en) | REVERSIBLE PULSE COUNTER> & cecoioz ^ f. ^ I__] | |
SU432478A1 (en) | DEVICE FOR PLAYING SIGNALS OF PULSE | |
SU524312A1 (en) | Pulse delay device |