SU387525A1 - SIGNAL DISTRIBUTOR - Google Patents

SIGNAL DISTRIBUTOR

Info

Publication number
SU387525A1
SU387525A1 SU1727576A SU1727576A SU387525A1 SU 387525 A1 SU387525 A1 SU 387525A1 SU 1727576 A SU1727576 A SU 1727576A SU 1727576 A SU1727576 A SU 1727576A SU 387525 A1 SU387525 A1 SU 387525A1
Authority
SU
USSR - Soviet Union
Prior art keywords
trigger
multistable
valves
signal
signal distributor
Prior art date
Application number
SU1727576A
Other languages
Russian (ru)
Inventor
В. И. Гор чев Ю. Ф. Алексеев Е. М. Калиничев В. Г. Маркин Б. М. Мансуров
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed filed Critical
Priority to SU1727576A priority Critical patent/SU387525A1/en
Application granted granted Critical
Publication of SU387525A1 publication Critical patent/SU387525A1/en

Links

Landscapes

  • Logic Circuits (AREA)

Description

1one

Изобретение относитс  к вычислительной технике и может быть использовано в различных устройствах дискретной обработки информации .The invention relates to computing and can be used in various devices for discrete information processing.

В известном распределителе сигналов, содержащем два асинхронных триггера с установочными вентил ми, выполненный на потенциальных логических элементах «И - ИЛИ -НЕ, «И -НЕ, «ИЛИ -НЕ, возможны сбои и сравнительно велика потребл ема  мощность.In the well-known signal distributor, which contains two asynchronous triggers with set-up gates, performed on potential logic elements “AND – OR – NOT,” AND – NOT, “OR — NO, failures and relatively high power consumption are possible.

Цель изобретени  - повышение надежности работы и уменьшение потребл емой мощности.The purpose of the invention is to increase reliability and reduce power consumption.

Дл  этого асинхронные триггеры выполнены в виде многостабильных схем, причем каждый выход .первого многостабильного триггера подключен к первому входу соответствующего установочного вент1ил  второго многостабильного триггера, выходы второго многостабильного триггера со сдвигом на один подключены к первому входу соответствующего установочного вентил  первого многостабильного триггера , вторые входы установочных вентилей многостабильных триггеров объединены и подключены к нечетным и четным переключающим входам устройства.For this, asynchronous triggers are made in the form of multistable circuits, with each output of the first multistable trigger connected to the first input of the corresponding installation vent1il of the second multi-stable trigger, outputs of the second multi-stable trigger shifted by one are connected to the first input of the corresponding setting valve of the first multistandable bells that have been installed. valves of multistable triggers are combined and connected to odd and even switching inputs of the device.

На чертеже представлена функциональна  схема предлагаемого устройства.The drawing shows a functional diagram of the device.

Устройство содержит два асинхронных триггера 1 т 2 с установочными вентил ми 3i-Зь The device contains two asynchronous triggers 1 t 2 with installation valves 3i-3b

и соответственно на потенциальных логических элементах «И-ИЛИ-НЕ, «И- НЕ, «ИЛИ-НЕ и с выходами 5i-5 и 6i- 6ь. Кроме того, устройство содержит триггер 7 схемы управлени , формирующий сигналы 8 и Р - «Перенос и «Заем. Сигнал 8 «Перенос формируетс  при переходе триггера 7 из «1 в «О, а сигнал 9 «Заем - при переходе из «О в «1.and, respectively, on potential logical elements “AND-OR-NOT,” AND-NOT, “OR-NOT and with outputs 5i-5 and 6i-6b. In addition, the device contains a trigger 7 of the control circuit, which generates signals 8 and P - "Transfer and" Loan. Signal 8 "Transfer is formed when the trigger 7 transitions from" 1 to "O, and the signal 9" Loan - when switching from "O to" 1.

Допустим, оба триггера 1 н 2 наход тс  в первом состо нии «01111, т. е. на выходах 5i   6i состо ние «О, а на выходах и 6& - состо ние «1.. С приходом первого переключающего импульса с уровнем «О, подаваемого на счетный вход W триггера 7, сформируетс  сигнал 9 «Заем также с уровнем «О. В результате вентиль 82 будет заперт и на его выходе сформируетс  высокий уровень, а триггер 1 установитс  во второе состо ние «10111. При этом на вентил х 3i, Зз-3 и будет уровень «О, поскольку они будут открыты. С приходом второго переключающего импульса сформируетс  сигнал 8 «Перенос с уровнем «О и высокий уровень установитс  на выходе элемента 42, в результате чего триггер 2 установитс  во второе состо ние с кодом «10111. Третьим переключающим импульсом вновь сформируетс  сигнал 9 «Заем с уровнем «О, высокий уровень установитс  на выходе элемента Зз, и триггер / установитс  в третье состо ние с кодом «11011. В дальнейшем носледовательно будут включатьс  и выключатьс  вентили 4з, 3/ 4, 3, 4ъ, 5ь 4i, 3z. 4z и .т. д.Let us assume that both triggers 1 and 2 are in the first state, "01111, i.e., at the outputs 5i 6i, the state" O, and at the outputs and 6 & - state "1 .. With the arrival of the first switching pulse with the level" O supplied to the counting input W of the trigger 7, the signal 9 "Loan also with the level" O is formed. As a result, the valve 82 will be locked and a high level will be formed at its output, and the trigger 1 will be set to the second state "10111. In this case, the valves 3i, Z3-3 will be the level “Oh, since they will be open. With the arrival of the second switching pulse, a signal 8 "Transfer with the level" O is formed and a high level is established at the output of the element 42, as a result of which the trigger 2 is set to the second state with the code "10111. By the third switching impulse, the signal 9 "Loan with the level" O will be formed again, a high level will be established at the output of the element Z3, and the trigger / will be set to the third state with the code "11011. In the future, valves 4h, 3/4, 3, 4, 5, 4i, 3z will subsequently be turned on and off. 4z and. T. d.

Таким образом, в предлагаемом устройстве отсутствует веро тность сбоев в схеме, а реализаци  его на потенциальных логических элементах при незначительном количестве вентилей снижает потребл емую мощность.Thus, in the proposed device, there is no probability of failures in the circuit, and its implementation on potential logic elements with a small number of valves reduces power consumption.

Предмет изобретени Subject invention

Распределитель сигналов, содержащий два асинхро-нных триггера с установочными вентил ми , выполненных «а потенциальных логических элементах «И - ИЛИ-НЕ, «И-НЕ,Signal distributor, containing two asynchronous trigger with installation valves, made "and potential logic elements" AND-OR-NOT, "AND-NO,

«ИЛИ-НЕ, отличающийс  тем, что, с целью повыщени  надежности работы и уменьщени  потребл емой мощности, асинхронные триггеры выполнены в виде многостабильных схем, причем каждый выход первого многостабильного триггера подключен к первому входу соответствующего установочного вентил  второго многостабильного триггера, выходы второго многостабильного триггера со сдвигом на один подключены к первому входу соответствующего установочного вентил  первого многостабильного триггера, вторые входы установочных вентилей м«огостабильных триггеров объединены и подключены к нечетным и четным переключающим входам устройства ."OR NOT, characterized in that, in order to increase operational reliability and reduce power consumption, asynchronous triggers are made in the form of multistable circuits, each output of the first multistable trigger is connected to the first input of the corresponding installation valve of the second multistable trigger, the outputs of the second multistable trigger with a shift by one connected to the first input of the corresponding installation valve of the first multistable trigger, the second inputs of the installation valves of m "instable tr Iggers are combined and connected to odd and even switching inputs of the device.

4 , ДД I I I I I I brd 1 Т 1 7 Л   4, DD I I I I I I brd 1 T 1 7 L

SU1727576A 1971-12-21 1971-12-21 SIGNAL DISTRIBUTOR SU387525A1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU1727576A SU387525A1 (en) 1971-12-21 1971-12-21 SIGNAL DISTRIBUTOR

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU1727576A SU387525A1 (en) 1971-12-21 1971-12-21 SIGNAL DISTRIBUTOR

Publications (1)

Publication Number Publication Date
SU387525A1 true SU387525A1 (en) 1973-06-21

Family

ID=20496984

Family Applications (1)

Application Number Title Priority Date Filing Date
SU1727576A SU387525A1 (en) 1971-12-21 1971-12-21 SIGNAL DISTRIBUTOR

Country Status (1)

Country Link
SU (1) SU387525A1 (en)

Similar Documents

Publication Publication Date Title
GB1101851A (en) Generalized logic circuitry
GB1573661A (en) Digital logic circuit
US3567968A (en) Gating system for reducing the effects of positive feedback noise in multiphase gating devices
SU387525A1 (en) SIGNAL DISTRIBUTOR
US3051848A (en) Shift register using bidirectional pushpull gates whose output is determined by state of associated flip-flop
US3513329A (en) N-nary counter
US3393298A (en) Double-rank binary counter
GB1497753A (en) Data storage devices
GB1294758A (en) Program control devices
US3324456A (en) Binary counter
US3870897A (en) Digital circuit
US3339145A (en) Latching stage for register with automatic resetting
US3509366A (en) Data polarity latching system
GB1419271A (en) Blanking circuits
US5280596A (en) Write-acknowledge circuit including a write detector and a bistable element for four-phase handshake signalling
SU427387A1 (en) SHIFT REGISTER
SU392485A1 (en) INKJET SHIFT REGISTER
KR850004669A (en) Selection and locking circuits in arithmetic function circuits
SU402002A1 (en) DEVICE FOR CONTROLLING THE COUNTER
GB1289251A (en)
SU374663A1 (en) ALL-UNION
SU364965A1 (en) ONE-TACTIFIER SvJfcUUfUciltAifl
SU945997A1 (en) Binary ternary t flip-flop
SU594529A1 (en) N-digit shift register
US3185859A (en) Delayed-response signal transfer circuit