SU423254A1 - АДАПТИВНЫЙ КОРРЕКТОР ДЛЯ ДИСКРЕТНОГС КАНАЛА СВЯЗИФО!1Д mm - Google Patents

АДАПТИВНЫЙ КОРРЕКТОР ДЛЯ ДИСКРЕТНОГС КАНАЛА СВЯЗИФО!1Д mm

Info

Publication number
SU423254A1
SU423254A1 SU1801336A SU1801336A SU423254A1 SU 423254 A1 SU423254 A1 SU 423254A1 SU 1801336 A SU1801336 A SU 1801336A SU 1801336 A SU1801336 A SU 1801336A SU 423254 A1 SU423254 A1 SU 423254A1
Authority
SU
USSR - Soviet Union
Prior art keywords
output
input
inputs
discret
channel connection
Prior art date
Application number
SU1801336A
Other languages
English (en)
Original Assignee
С. Б. Клейбанов, М. И. Максенков, В. И. Седов, М. Д. Фридман ,
Д. А. Цирельсон
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by С. Б. Клейбанов, М. И. Максенков, В. И. Седов, М. Д. Фридман ,, Д. А. Цирельсон filed Critical С. Б. Клейбанов, М. И. Максенков, В. И. Седов, М. Д. Фридман ,
Priority to SU1801336A priority Critical patent/SU423254A1/ru
Application granted granted Critical
Publication of SU423254A1 publication Critical patent/SU423254A1/ru

Links

Landscapes

  • Transceivers (AREA)

Description

1
Устройство может быть использовано дл  коррекции фазочастотных и амплитудно-частотных характеристик каналов св зи, предназначенных дл  передачи данных.
Известен адаптивный корректор дл  дискретного канала св зи, содержащий линию задержки с регул торами, четыре пороговых элемента, приемник, датчик программы работы , электронные ключи, регистр пам ти, блок сравнени , распределитель, схему «ИЛИ и счетчик.
Цель изобретени  - повышение достоверности передачи информации. В предлагаемом корректоре выход .первого порогового элемента подсоединен к запрещающим входам последующих , а выход второго - к первому входу схемы «ИЛИ и к запрещающим входам последующих, выход третьего порогового элемента - к запрещающему входу четвертого, иыход которого подключен ко второму входу Схемы «ИЛИ.
Блок-схема предлагаемого устройства изображена на чертеже.
Адаптивный корректор содержит передатчик АПД 1, канал св зи 2, линию задержки (ЛЗ) 3, распределитель 4, регул торы 5 в отводах ЛЗ, сумматор 6, приемник АПД 7, пороговые элементы 8--11, схему «ИЛИ 12, счетчик 2 13, блок сравнени  14, датчик 15 программы работы САП, электронные ключи 16, регистр пам ти 17,
Передатчик АПД 1 подключен к каналу св зи 2. На приемной станции к выходу блока 2 подключена лини  задержки .3, отводы 5 которой соединены со входом сумматора 6, а регул торы коэффициентов усилени  в отводах соединены через распределитель 4 с выходом 6vTOKa сравнени  14.
К выходу блока 6 подключены ПЭ 8-11 и приемник АПД 7, соединенный с одним из входов блоков элементов 8-11 и со входом датчика 15 программы работы САП.
Выход порогового элемента 8 соединен со входами элементов 9-11, выход элемента
9- со входами элементов 10, и входом схемы «ИЛИ 12. Выход порогового элемента
10соединен со входом элемента 11, выход которого подключен ко второму входу схемы «ИЛИ 12. Выход последнего соединен со входом счетчика 13, один из выходов которого св зан с блоком сравнени  14, а другие выходы через электронные ключи 16 соединены с регистром пам ти 17, выход которого подключен ко второму входу блока 14, выход которого соединен через распределитель
с регул тором 5, св занным с блоками 4, 14, 16 и 17.
Работает устройство следующим образом. Сигнал рабочей информации через блоки 2, 3, 5 и 6 поступает на входы блоков 8-11,
которые образуют зоны разрешенных уровней, расположенные симметрично относительно
уровней сигналов рабочей информации системы АФМ-ОБП. Рабочий сигна.т поступает в блок 7, откуда тактова  частота поступает на другие входы блоков , определ   моменты считывани  аналоговой величины, и на вход датчика 15 дл  запуска программы.
В зависимости от того, какой из блоков срабатывает к моменту считывани , по вл етс  сигнал на одном из входов схемы «ИЛИ 12, который несет информацию об уровне аналогового сигнала, прошедшего за врем  усреднени  (N отсчетов). После N отсчетов в счетчике 13 формируетс  код числа отсчетов, попавших в разрешенную зону. Через электронные ключи 16 этот код по команде датчика 15 переписываетс  в регистр пам ти 17 и запоминаетс  в виде числа Q, а в счетчике 13 код стираетс .
Ио команде датчика 15 в регул торе 5 одного из отводов делаетс  пробный шаг, т. е. коэффициент а; измен етс  на величину А. После этого снова анализируютс  N отсчетов, и в счетчике 13 по вл етс  новый код Qi, соогветствуюпдий коэффициенту aj-|-A. Вблоке 14 оба числа сравниваютс . Если Q Qi, это значит, что направление изменени  коэффициента а; выбрано правильно. Если Q QI выбираетс  обратное направление, прин тое решение запоминаетс  в триггере знака, величина коэффициента принимает исходное значение, и в счетчике 13 стираетс  код QI.
Затем пробный шаг происходит в другом отводе и, как и раньше, определ етс  направление изменени  коэффициента. Когда иаправление изменени  коэффициентов определено во всех отводах, во всех отводах одновременно делаетс  шаг в соответствии с выбранным направлением. По команде датчика 15 в регистре пам ти 17 стираетс  число Q и
вновь анализируютс  Л отсчетов. Число Qb соответствуюш,ее новым коэффициентам в отводах , нереписываетс  из счетчика 13 в регистр 17, где запоминаетс  на врем  цикла,
и т. д.
Предмет изобретени 
Адаптивный корректор дл  дискретного
канала св зи, содержаш,ий линию задержки с регул торами, выходы которых через сумматор подключены к первым входам четырех пороговых элемептов и к приемнику, выход которого подключен ко вторым входам пороговых элементов и ко входу датчика программы работы, первый выход датчика подсоединен к управл юш,им входам электронных ключей, второй - к тактовому входу регистра пам ти, третий - к управл ющему
входу блока сравнени , четвертый - к первому входу распределител , выходы последнего подключены к регул торам линии задержки , и схему «ИЛИ, выход которой подключен ко входу счетчика, выход старшего
разр да которого подключен к первому входу блока сравпени , а выходы остальных разр дов св заны через электронные ключи с установочными входами регистра пам ти, выход которого подключен ко второму
входу блока сравнени , а выход блока сравнени  - ко второму входу распределител , отличающийс  тем, что, с целью повышени  достоверности нередачи, пороговые элементы соединены так, что выход первого подключен к запрещающим входам последующих, выход второго - к первому входу схемы «ИЛИ и к запрещающим входам последующих , выход третьего - к запрещающему входу четвертого, выход которого подключен ко
второму входу схемы «ИЛИ.
SU1801336A 1972-06-26 1972-06-26 АДАПТИВНЫЙ КОРРЕКТОР ДЛЯ ДИСКРЕТНОГС КАНАЛА СВЯЗИФО!1Д mm SU423254A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU1801336A SU423254A1 (ru) 1972-06-26 1972-06-26 АДАПТИВНЫЙ КОРРЕКТОР ДЛЯ ДИСКРЕТНОГС КАНАЛА СВЯЗИФО!1Д mm

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU1801336A SU423254A1 (ru) 1972-06-26 1972-06-26 АДАПТИВНЫЙ КОРРЕКТОР ДЛЯ ДИСКРЕТНОГС КАНАЛА СВЯЗИФО!1Д mm

Publications (1)

Publication Number Publication Date
SU423254A1 true SU423254A1 (ru) 1974-04-05

Family

ID=20519161

Family Applications (1)

Application Number Title Priority Date Filing Date
SU1801336A SU423254A1 (ru) 1972-06-26 1972-06-26 АДАПТИВНЫЙ КОРРЕКТОР ДЛЯ ДИСКРЕТНОГС КАНАЛА СВЯЗИФО!1Д mm

Country Status (1)

Country Link
SU (1) SU423254A1 (ru)

Similar Documents

Publication Publication Date Title
GB1267840A (en) Dissolver networks for video signals
GB1469465A (en) Detection of errors in digital information transmission systems
US3979680A (en) Channel selector
SU423254A1 (ru) АДАПТИВНЫЙ КОРРЕКТОР ДЛЯ ДИСКРЕТНОГС КАНАЛА СВЯЗИФО!1Д mm
GB2268296A (en) Digital signal comparison circuitry.
SU815926A1 (ru) Устройство автоматической настройкигАРМОНичЕСКОгО KOPPEKTOPA
US4249254A (en) Arrangement for restituting selection signals
SU408332A1 (ru) УСТРОЙСТВО дл МОДЕЛИРОВАНИЯ НАРУШЕНИЯ
SU1013922A2 (ru) Многоканальный регул тор тепловых процессов
US4881242A (en) Circuit arrangement for the transmission of data signals
SU1187197A1 (ru) Устройство дл приема телесигналов
SU613509A1 (ru) Устройство приема дискретных сигналов
SU1177927A2 (ru) Устройство дл исправлени ошибок в системе передачи дискретной информации
SU902306A2 (ru) Электронный тастатурный номеронабиратель
SU544154A1 (ru) Декодирующее устройство системы передачи дискретной информации
SU1376246A1 (ru) Устройство дл исправлени стираний
SU1160245A1 (ru) "диckpethый дatчиk уpobhя жидkoctи"
SU873436A1 (ru) Устройство дл приема трехкратно повтор емых команд управлени
SU930335A2 (ru) Устройство дл предотвращени ошибок в системах передачи данных
SU656193A1 (ru) Устройство дл определени параметров выбросов
JPS60254845A (ja) リモ−トコントロ−ルによるデ−タ通信方式
SU1104655A2 (ru) Устройство задержки сигналов
SU1150625A1 (ru) Устройство дл определени локальных экстремумов
SU1080132A1 (ru) Устройство дл ввода информации
SU907846A1 (ru) Декодирующее устройство