SU413488A1 - - Google Patents

Info

Publication number
SU413488A1
SU413488A1 SU1721653A SU1721653A SU413488A1 SU 413488 A1 SU413488 A1 SU 413488A1 SU 1721653 A SU1721653 A SU 1721653A SU 1721653 A SU1721653 A SU 1721653A SU 413488 A1 SU413488 A1 SU 413488A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
output
binary element
information inputs
divider
Prior art date
Application number
SU1721653A
Other languages
English (en)
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed filed Critical
Priority to SU1721653A priority Critical patent/SU413488A1/ru
Application granted granted Critical
Publication of SU413488A1 publication Critical patent/SU413488A1/ru

Links

Landscapes

  • Complex Calculations (AREA)

Description

I
Изобретение относитс  к области вычислительной техники и может быть использовано дл  получени  средних арифметических оценок случайных процессов.
Известны устройства дл  вычислени  средних арифметических оценок случайных процессов , содержащие первый веро тностный двоичный элемент, вход которого соединен с шиной тактовых импульсов, подключенной через линию задержки к первому входу первого вентил , соединенного со входом первого делител , второй веро тпостный двоичный элемент , информационные входы которого подключены к первой группе информационных входов устройства, второй делитель, сумматор и второй вентиль.
Известные устройства имеют ограниченные функциональные возможности, так как они осуществл ют осреднение путем делени  накопленной суммы на Л, где N представл ет собой число, кратпое степени двойки.
В предлагаемом устройстве втора  группа информационных входов устройства соединена с информационными входами первого веро тностного двоичного элемента, выход которого соединен со вторым входом первого вентил  и со входом второго веро тностного двоичного элемента, выход которого подключен ко входу сумматора, соединенного выходом с первым входом второго вентил , выход
которого подключен к выходу устройства, а второй вход - к выходу второго делител , вход которого подключен к выходу первого делител  и ко второму выходу устройства. Эти отличи  позвол ют использовать устройство дл  получени  среднего арифметического N чисел, когда Л может принимать значени , не равные 2, где т - целое число.
На чертеже представлена блок-схема предлагаемого ycipoiicTBa.
Устройство состоит из первого веро тностного двоичного элемента 1, второго веро тностного двоичного элемента 2, первого делител  3, сумматора 4, второго делител  5, первого вентил  6. второго вентил  7 и линии задержки 8.
Работает устройство следующим образом. Число Л дл  его обращени  у.множаетс  на
, где т - разр дность числа и подаетс  по второй группе информационных входов 9 устройства на информационные входы первого веро тностного двоичного элемента 1. Получивщеес  дробное число Л 2-™ получаетс 
обращенным на выходе первого веро тностного двоичного элемента. Поток импульсов, пропорциональный числу Л по щине тактовых импульсов 10 через первый веро тностHbifi двоичный элемент поступает на вход второго веро тностного двоичного элемента 2, на
информационные входы которого по nepBoii группе информационных входов 11 поступают ссредпиемые числа Xi, . . ., Хх. Каждое число AJ (г. 1. 2, . . ., yV) присутствует на информационных входах второго веро тностного двоичного элемента Л испытаний. В данном случае одно испытание длитс  столько тактовых отсчетог,, сколвко раз подр д на выходе первого веро тностного двоичного элеме1гга но вл ютс  импулвсы. Число Л всегда может бытв выбрано равным 2, где «--целое число, что позвол ет в дальнейшем унростить операцию делени  па Л
Такч«г образом, в течение одного испытани  на выходе второго веро тностного двоичиого элемента по витс  в среднем A;A 2 импульсов; за .-V-; 2- кснытапий - соответственно /(;Л-2 + импульсов. В течение всего цикла вычислений, занимающего в среднем 2+ тактов, в сумматоре 4 будет зафиксировано в среднем 2 +«Л- дА,- импульсов.
Поэтому дл  нолучемп  искомого среднего арифметического необходимо в числе, списываемом с сумматора 4, зап тую перенести вправо, начина  с младшего разр да, па in -- п разр дов.
Предмет изобретени 
Устройство дл  вычислени  средиих арифметических оценок случай:1ых процессов, содержащее первый веро тносшый двоичный элемент, вход которого соедииеп с шиной тактовых импульсов, подключенной через линию задержки к первому входу первого вентил , соединенного со входом первого делител ,
второй веро тностный двоичный элемент, информациоиные входы которого подключены к первой группе информационных входов устройства , второй делитель, сумматор и второй вентиль, отличающеес  тем, что, с целью
расщирени  функциональных возможностей, втора  группа РН1форл;ационных входов устройства соединена с информационными входами первого веро тностного двоичного элемента , выход которого соединен со вторым
входом первого веитил  и со входом второго веро тностного двоичного элемента, выход которого нодключен ко входу сумматора, соединенного выходом с первым входом второго вентил , выход которого подключен к выходу
устройства, а второй вход - к выходу второго делител , вход которого подк.тючен к выходу первого делител  и ко второму выходу ус ройства.
N 2 Xi i1
SU1721653A 1971-12-06 1971-12-06 SU413488A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU1721653A SU413488A1 (ru) 1971-12-06 1971-12-06

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU1721653A SU413488A1 (ru) 1971-12-06 1971-12-06

Publications (1)

Publication Number Publication Date
SU413488A1 true SU413488A1 (ru) 1974-01-30

Family

ID=20495247

Family Applications (1)

Application Number Title Priority Date Filing Date
SU1721653A SU413488A1 (ru) 1971-12-06 1971-12-06

Country Status (1)

Country Link
SU (1) SU413488A1 (ru)

Similar Documents

Publication Publication Date Title
SU413488A1 (ru)
SU643884A1 (ru) Цифровое сглаживающее устройство
SU436352A1 (ru) УСТРОЙСТВО ДЛЯ НАХОЖДЕНИЯ ОТНОШЕНИЯ ДВУХчислоимпульсных кодов
SU489114A1 (ru) Стохастический делитель
SU427331A1 (ru) Цифровой интегратор с контролем
SU436359A1 (ru)
SU456293A1 (ru) Устройство дл сглаживани "сжатой" телеметрической информации
SU1129610A1 (ru) Устройство дл извлечени квадратного корн из суммы квадратов двух чисел
SU392494A1 (ru) I ВСЕСОЮЗНАЯ|j;rn-:-fVi|O.TF)inHMFnMMАвторыЗа вительКиевска экспедици Украинского научно-исследовательскогогеологоразведоуного институтаSHSJiHOTEKA
SU532859A1 (ru) Устройство дл поразр дного сложени чисел
SU815726A1 (ru) Цифровой интегратор
SU491129A1 (ru) Устройство дл возведени двоичных чисел в третью степень
SU445161A1 (ru) Делитель количества импульсов
SU450166A1 (ru) Вычислитель разности двух чисел
SU477420A1 (ru) Процессор дл оперативного коррел ционно-спектрального анализа
SU365704A1 (ru)
SU572786A1 (ru) Множительно-делительное устройство
SU374634A1 (ru) УСТРОЙСТВО дл АППРОКСИМАЦИИ КОДА ПРИРАЩЕНИЯ
SU714404A1 (ru) Дифференцирующе-сглаживающее устройство
SU546884A1 (ru) Устройство дл делени
SU783975A1 (ru) Устройство декодировани импульсной последовательности
SU1689969A1 (ru) Многоканальное устройство дл вычислени инвертированной модульной функции взаимокоррел ции
SU1239708A1 (ru) Устройство дл вычислени пор дковых статистик последовательности двоичных чисел
SU491947A1 (ru) Дес тичный сумматор
SU396689A1 (ru) Устройство для деления