SU402870A1 - УСТРОЙСТВО дл КОДИРОВАНИЯ И ДЕКОДИРОВАНИЯ - Google Patents

УСТРОЙСТВО дл КОДИРОВАНИЯ И ДЕКОДИРОВАНИЯ

Info

Publication number
SU402870A1
SU402870A1 SU1705606A SU1705606A SU402870A1 SU 402870 A1 SU402870 A1 SU 402870A1 SU 1705606 A SU1705606 A SU 1705606A SU 1705606 A SU1705606 A SU 1705606A SU 402870 A1 SU402870 A1 SU 402870A1
Authority
SU
USSR - Soviet Union
Prior art keywords
register
analysis
decoding
elements
input
Prior art date
Application number
SU1705606A
Other languages
English (en)
Inventor
В. И. Корнейчук А. В. Городний витель
Original Assignee
Киевский ордена Ленина нолитехническнй институт лети Великой Окт брьской социалистической революции
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Киевский ордена Ленина нолитехническнй институт лети Великой Окт брьской социалистической революции filed Critical Киевский ордена Ленина нолитехническнй институт лети Великой Окт брьской социалистической революции
Priority to SU1705606A priority Critical patent/SU402870A1/ru
Application granted granted Critical
Publication of SU402870A1 publication Critical patent/SU402870A1/ru

Links

Landscapes

  • Error Detection And Correction (AREA)
  • Detection And Correction Of Errors (AREA)

Description

1
Изобретение относитс  к вычислительной технике.
Известно устройство дл  кодировани  и декодировани , содержащее блок управлени  и регистр кодировани  - декодировани , выходы информационных разр дов которого через первую группу элементов «И соединены с регистром слова, а выходы контрольных разр дов соединены с блоком анализа и записи непосредственно ИЛИ через вторую группу элементов «И И регистром слова через последовательно соединенные первую группу элементов «И И группу элементов «ИЛИ, входы которой соединены с блоком анализа и записи.
В известном устройстве число из регистра слова поступает в информационные разр ды регистра кодировани -декодировани  (РКД), а блок анализа и записи производит запись контрольной информации в контрольные разр ды РКД в соответствии с алгоритмом кода.
|При декодировании число, поступившее на РКД, провер етс  блоком анализа по алгоритму примен емого кода. В случае обнаружени  оптибки блок анализа определ ет место ошибки И исправл ет ее. Декодированное слово записываетс  в регистр слова.
Такое устройство дл  кодировани  и декодировани  не  вл етс  эффективным, так как применение в устройстве кода, исправл ющего минимальное число ощибок, недостаточно , чтобы скорректировать все ощибки.
С другой стороны, при применении в устройстве мощного кода и небольшом числе отказов часть МОЩНОСТИ будет не использована, что нецелесообразно, так как большой объем
посто нно функционирующего оборудовани  снижает эффективность использовани  мощного корректирующего кода, требует больше времени при обращении непосредственно к информации, что экономически не оправдано.
Целью изобретени   вл етс  устранение указанного недостатка и создание возможности эффективной работы устройства дл  кодировани  И декодировани  при большом диапазоне кратностей ошибок.
Поставленна  цель достигаетс  тем, что в устройство введены регистр, дешифратор и триггер, вход которого соединен с выходом блока анализа и записи, первый выход - со входом блока управлени , второй выход -
со входом регистра, выход регистра через дешифратор соединен со входами первой и второй групп элементов «И и со входом блока анализа и записи, входы разр дов возмущени  регистра кодировани  - декодировани 
соединены с блоком управлени , а их выходы - с блоком анализа и записи.
С щность предлагаемого изобретени  по сн етс  чертежом, изображающим его блоксхему .
Предлагаемое устройство дл  кодировани  И декодировани  состоит из регистра слова 1,
который имеет информационный вход 2 и выход 3. Регистр слова соединен через группу элементов «И 4 с информационными разр дами РКД 5, имеющими вход 6 и выход 7; регистр контрол ных разр дов РКД через св зь 8 соединен с блоком 9 анализа и записи , который св зан через св зь 10 с выходами группы элементов «И 4, а через св зь 11 - с группой элементов «И 12. Выход блока анализа и записи через св зь 13 соединен с триггером 14, который св зан с блоком управлени  15 и с регистром 16. Регистр 16 имеет вход 17 и через дешифратор 18 соединен с блоками 4, 9, 12. Блок управлени  15 имеет вход 19 и выход 20 и соединен с разр дами «возмущени  21 регистра кодировани  - декодировани  5. Блок 9 анализа и записи соединен со входами группы элементов «ИЛИ 22 через св зь 23,
Предлагаемое устройство дл  кодировани  и декодировани  работает следующим образом .
В режиме кодировани  слово поступает на вход 2 регистра 1. В регистре 16 по входу 17 записываетс  мощность корректирующего кода , которым необходимо закодировать информационное слово. Код с регистра 16 подаетс  на дещифратор 18, который выдает разрешающий сигнал на соответствующую данному коду часть элементов «И групп 4 и 12, а также на блок 9 анализа и записи, настраива  его на выполнение алгоритма кодировани  дл  мощности кода, записанной в регистре 16. Информационное слово поступает через заданные дещифратором 18 элементы «И группы 4 в соответствующие разр ды РКД 5. Содержимое информационных разр дов РКД 5 через св зь 10 поступает в блок 9, анализируетс , и через св зь 11, элементы «И группы 12 производитс  запись контрольных цифр в разр ды, определ емые дешифратором 18. Полученное кодовое слово из РКД считываетс  на выход 7.
Дл  повыщени  надежности работы в устройстве дл  кодировани  и декодировани  при ощибках используетс  М(/-|-1), где М - величина мощности корректирующего кода.
После получени  кодового слова в РКД блок управлени  подает еще один имиульс, искусственно вызыва  дополнительную (+1)-ю ошибку, где t - число уже имеющихс  ошибок в информационных разр дах. Блок анализа и записи осуществл ет проверку кодовых соотношений. При этом возможны две ситуации:
1) M i-}-. В этом случае ошибка исправл етс  блоком анализа и записи и изменени  мощности корректирующего кода не происходит .
2) M t. В этом случае ощибка неисправима и блок анализа и записи выдает об этом сигнал в триггер 14. Блок управлени  выдает вторично имлульс на вход разр да воз.мущени . Так как теперь , все ощибки в информационных разр дах исправл ютс . Триггер 14 находитс  в единичном состо нии , происходит добавление «+ в регистр 16. Теперь ( согласно новой величине мощности корректирующего кода М
осуществл етс  перекодировка информации,
т. е. (t-}-). В общем случае M t+S,
где 5 -число разр дов возмущени .
В режиме декодировани  кодовое слово
поступает иа вход 6 регистра 5, регистр 16 через дещифратор 18 управл ет блоками 4, 9, 12 в соответствии с примен емой мощностью корректирующего кода. Блок 9 анализа и залиси через св зь 8 анализирует правильность
выполнени  алгоритма дл  при.мен е.мой мощности кода. При наличии исправимой ошибки
блок 9 производит запись противоиоложной
цифры в контрольные разр ды через св зь 11
и группу элементов «И 12 и запись в информационпые разр ды через св зь 23 в РКД 5. Таким образом, устройство дл  кодировани  и декодировани  мен ет свои корректирующие свойства в зависимости от числа ошибок, т. е. ада птируетс  в имеющей место ситуации,
что позвол ет более гибко использовать оборудование , сопр гаемое с устройством дл  кодировани  и декодировани .
Предмет изобретени 
Устройство дл  кодировани  и декодировани , содержащее блок управлени  и регистр кодировани  - декодировани , выходы информационных разр дов которого соединены
через первую группу элементов «И с регистром слова, а выходы коитрольных разр дов соединены с блоком анализа и записи непосрбДственио и через вторую группу элементов «И и с регистром слова через последовательпо соединенные первую группу элементов «И и группу эле.ментов «ИЛИ, входы которой соединены с блоком анализа и записи, отличающеес  тем, что, с целью повышени  надежности работы устройства, в него введены регистр , дешифратор и триггер, вход которого соединен с выходом блока анализа и записи, Первый выход - со входом блока управлени , второй выход - со входом регистра, выход регистра через дешифратор соединен со входами первой и второй групп элементов «И и со входом блока анализа и записи, входы разр дов возмущени  регистра кодировани - декодировани  соединены с блоком управлени , а их выходы - с блоком анализа и записи .
SU1705606A 1971-10-15 1971-10-15 УСТРОЙСТВО дл КОДИРОВАНИЯ И ДЕКОДИРОВАНИЯ SU402870A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU1705606A SU402870A1 (ru) 1971-10-15 1971-10-15 УСТРОЙСТВО дл КОДИРОВАНИЯ И ДЕКОДИРОВАНИЯ

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU1705606A SU402870A1 (ru) 1971-10-15 1971-10-15 УСТРОЙСТВО дл КОДИРОВАНИЯ И ДЕКОДИРОВАНИЯ

Publications (1)

Publication Number Publication Date
SU402870A1 true SU402870A1 (ru) 1973-10-19

Family

ID=20490366

Family Applications (1)

Application Number Title Priority Date Filing Date
SU1705606A SU402870A1 (ru) 1971-10-15 1971-10-15 УСТРОЙСТВО дл КОДИРОВАНИЯ И ДЕКОДИРОВАНИЯ

Country Status (1)

Country Link
SU (1) SU402870A1 (ru)

Similar Documents

Publication Publication Date Title
DE3583250D1 (de) Schneller decoder fuer reed-solomon-codes, auch als coder verwendbar und aufzeichnungs- und wiedergabegeraet, das einen solchen coder und decoder enthaelt.
US4236247A (en) Apparatus for correcting multiple errors in data words read from a memory
US4417339A (en) Fault tolerant error correction circuit
SU402870A1 (ru) УСТРОЙСТВО дл КОДИРОВАНИЯ И ДЕКОДИРОВАНИЯ
JPS568946A (en) Coding-decoding system for concatenate code
SU1283860A2 (ru) Запоминающее устройство с коррекцией информации
SU454554A1 (ru) Устройство дл контрол передачи информации
SU767845A1 (ru) Запоминающее устройство с самоконтролем
SU982099A1 (ru) Запоминающее устройство с контролем цепей коррекции ошибок
SU972589A1 (ru) Логическое запоминающее устройство
RU1798804C (ru) Устройство дл управлени объектом
SU1283743A1 (ru) Устройство дл контрол преобразовани информации
SU443413A1 (ru) Запоминающее устройство с автономным контролем
SU951407A1 (ru) Устройство дл контрол блоков коррекции ошибок в пам ти
RU175054U1 (ru) Устройство хранения и передачи данных с обнаружением одиночных и двойных ошибок
SU702410A1 (ru) Посто нное запоминающее устройство
RU169207U1 (ru) Устройство хранения и передачи данных с обнаружением ошибок
SU1167659A1 (ru) Запоминающее устройство с самоконтролем
SU1195393A1 (ru) Запоминающее устройство
SU1649614A1 (ru) Запоминающее устройство с самоконтролем
SU918947A1 (ru) Устройство дл автоматического контрол и коррекции ошибок
SU922877A1 (ru) Запоминающее устройство с автономным контролем 1
SU560255A2 (ru) Запоминающее устройство
SU1133624A1 (ru) Запоминающее устройство с исправлением ошибок
SU964736A1 (ru) Запоминающее устройство с исправлением ошибок