SU377776A1 - Всесоюзная - Google Patents
ВсесоюзнаяInfo
- Publication number
- SU377776A1 SU377776A1 SU1456569A SU1456569A SU377776A1 SU 377776 A1 SU377776 A1 SU 377776A1 SU 1456569 A SU1456569 A SU 1456569A SU 1456569 A SU1456569 A SU 1456569A SU 377776 A1 SU377776 A1 SU 377776A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- norm
- signal
- positive
- negative
- result
- Prior art date
Links
Landscapes
- Feedback Control In General (AREA)
Description
1
Изобретение относитс к области контрольно-измерительной техники и может быть использовано в системах автоматического контрол .
Известно устройство дл формировани результатов проверок системы автоматического контрол , содержащее блоки формировани положительного и отрицательного результатов , св занные с программным блоком, и формирователи сигналов «Норма и «Нет нормы.
В известном устройстве на блоки формировани положительного и отрицательного результатов приход т команды от компараторов, анализаторов « командных выходов провер емого объекта. Эти узлы в соответствии с видом проверки подготавливаютс к работе сигналами от программного устройства.
Сигналы блоков формировани положительного и отрицательного результатов воздействуют соответственно на формирователи сигналов «Норма и «Нет нормы. Формирователь сигнала «Норма вырабатывает команду на переход к следующей проверке, формирователь сигнала «Нет нормы выдает команду на остановку процесса контрол и на индикацию .
Таким образом, при положительном результате проверки («Норма) формируетс команда автоматического перехода к следующей проверке, а при получении отрицательного результата («Нет нормы) автоматический цикл проверок прерываетс до прин ти рещени оператором.
Недостаток известного устройства заключаетс в том, что при проведении самоконтрол системы автоматического контрол дл проверки трактов формировани отрицательного результата специально программируютс проверки, в которых отрицательный результат свидетельствует о нормальной работе системы. При использовании в составе системы автоматического контрол известного устройства формировани результата проверки, такие проверки привод т к остановке цикла самоконтрол и невозможности автоматического перехода к следующей проверке.
Целью изобретени вл етс расщирение функциональных возможностей устройства, а именно - обеспечение самоконтрол трактов формировани отрицательного результата в автоматическом режиме.
Указанна цель достигаетс путем введени в устройство блока переключени , управл ющий и сигнальные входы которого соединены соответственно с программным блоком и блоками формировани положительного и отрицательного результатов, а выходы - с формировател ми сигналов «Норма и «Нет нормы.
На чертеже изображена блок-схема предлагаемого устройства, содержащего формирователь / сигнала «Норма, формирователь 2 сигнала «Нет нормы, блок 3 формировани положительного результата, блок 4 формировани отрицательного результата, программный блок 5, блок переключени 6.
Управл ющий вход блока переключени 6 соединен с программным блоком 5, сигнальные входы соединены с выходами блоков 5 и 4, а выходы - со входами формирователей / и 2 сигналов «Норма и «Нет нормы.
При проведении самоконтрол системы автоматического контрол , когда отрицательный результат запрограммирован и свидетельствует о нормальной работе трактов формировани отрицательного результата, блок 4 формировани отрицательного результата с помощью блока переключени 6 по программе подключаетс к формирователю / сигнала «Норма, а блок В формировани положительного результата - к формирователю 2 сигнала «Нет нормы.
Нри этом в случае нормальной работы трактов формировани отрицательного результата , формирователем 1 сигнала «Норма вырабатываетс команда на автоматический пе5 реход к следующей проверке.
Предмет изобретени
Устройство дл формировани результатов проверок системы автоматического контрол ,
0 содержащее блоки формировани положительного и отрицательного результатов, св занные с программным блоком, и формирователи сигналов «Норма и «Нет нормы, отличающеес тем, что, с целью расширени функциональных возможностей устройства, в него дополнительно введен блок переключени , управл ющий и сигнальные входы которого соединены соответственно с программным блоком и блоками формировани положительного и отрицательного результатов, а выходы - с формировател ми сигналов «Норма и «Нет нормы.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU1456569A SU377776A1 (ru) | 1970-06-29 | 1970-06-29 | Всесоюзная |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU1456569A SU377776A1 (ru) | 1970-06-29 | 1970-06-29 | Всесоюзная |
Publications (1)
Publication Number | Publication Date |
---|---|
SU377776A1 true SU377776A1 (ru) | 1973-04-17 |
Family
ID=20454887
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU1456569A SU377776A1 (ru) | 1970-06-29 | 1970-06-29 | Всесоюзная |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU377776A1 (ru) |
-
1970
- 1970-06-29 SU SU1456569A patent/SU377776A1/ru active
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US3886413A (en) | Presence sensing and self-checking control system | |
US3908117A (en) | Method and apparatus for monitoring and diagnosing troubles in sequential control operations | |
GB1513173A (en) | Detector apparatus | |
SU377776A1 (ru) | Всесоюзная | |
US3573445A (en) | Device for programmed check of digital computers | |
SU1019324A1 (ru) | Устройство дл акустико-эмиссионного контрол материалов | |
SU535575A1 (ru) | Устройство дл контрол логических схем | |
SU869052A1 (ru) | Устройство дл контрол последовательности импульсов | |
SU1054695A1 (ru) | Балансировочное устройство | |
SU881678A1 (ru) | Устройство дл контрол терминалов | |
SU813432A1 (ru) | Устройство дл контрол микро-пРОгРАММНОгО ABTOMATA | |
SU920545A1 (ru) | Устройство дл контрол работы цифровых чеек | |
JPS52106080A (en) | Failure diagnosis system | |
SU545996A1 (ru) | Устройство дл индикации | |
SU615492A1 (ru) | Устройство дл обнаружени и диагностики неисправностей логических блоков | |
JPS5413236A (en) | Bus control system | |
SU1029146A1 (ru) | Устройство дл контрол интегральных схем | |
JPS53131374A (en) | Abnormality detecting apparatus of automatic control apparatus | |
SU608125A1 (ru) | Устройство дл контрол параметров | |
SU962913A1 (ru) | Устройство дл фиксации сбоев электронно-вычислительной машины | |
SU370609A1 (ru) | Программное устройство для обнаружения неисправностей в цифровых вычислительных | |
SU547769A1 (ru) | Устройство дл автоматической диагностики неисправностей сеточных моделей | |
SU666546A1 (ru) | Устройство дл допускового контрол параметров | |
GB1338241A (en) | Apparatus for testing delay units | |
SU384714A1 (ru) | УСТРОЙСТВО дл КОНТРОЛЯ ЗАНЯТОСТИ |